blob: 91ae7a2af9f886c85f80d6ece64b4e885f66e4d3 [file] [log] [blame]
Jeff DiCorpo31f73182021-12-03 09:00:27 +00001/* Generated by Yosys 0.9+3621 (git sha1 84e9fa7, gcc 8.3.1 -fPIC -Os) */
2
3module caravel(vddio, vddio_2, vssio, vssio_2, vdda, vssa, vccd, vssd, vdda1, vdda1_2, vdda2, vssa1, vssa1_2, vssa2, vccd1, vccd2, vssd1, vssd2, gpio, mprj_io, clock, resetb, flash_csb, flash_clk, flash_io0, flash_io1);
4 wire caravel_clk;
5 wire caravel_clk2;
6 wire caravel_rstn;
7 input clock;
8 wire clock_core;
9 wire debug_in;
10 wire debug_mode;
11 wire debug_oeb;
12 wire debug_out;
13 wire ext_clk_sel;
14 wire ext_reset;
15 output flash_clk;
16 wire flash_clk_core;
17 wire flash_clk_frame;
18 wire flash_clk_ieb;
19 wire flash_clk_ieb_core;
20 wire flash_clk_oeb;
21 wire flash_clk_oeb_core;
22 output flash_csb;
23 wire flash_csb_core;
24 wire flash_csb_frame;
25 wire flash_csb_ieb;
26 wire flash_csb_ieb_core;
27 wire flash_csb_oeb;
28 wire flash_csb_oeb_core;
29 output flash_io0;
30 wire flash_io0_di;
31 wire flash_io0_di_core;
32 wire flash_io0_do;
33 wire flash_io0_do_core;
34 wire flash_io0_ieb;
35 wire flash_io0_ieb_core;
36 wire flash_io0_oeb;
37 wire flash_io0_oeb_core;
38 output flash_io1;
39 wire flash_io1_di;
40 wire flash_io1_di_core;
41 wire flash_io1_do;
42 wire flash_io1_do_core;
43 wire flash_io1_ieb;
44 wire flash_io1_ieb_core;
45 wire flash_io1_oeb;
46 wire flash_io1_oeb_core;
47 wire flash_io2_di_core;
48 wire flash_io2_do_core;
49 wire flash_io2_ieb_core;
50 wire flash_io2_oeb_core;
51 wire flash_io3_di_core;
52 wire flash_io3_do_core;
53 wire flash_io3_ieb_core;
54 wire flash_io3_oeb_core;
55 inout gpio;
56 wire \gpio_clock_1[0] ;
57 wire \gpio_clock_1[10] ;
58 wire \gpio_clock_1[11] ;
59 wire \gpio_clock_1[12] ;
60 wire \gpio_clock_1[13] ;
61 wire \gpio_clock_1[14] ;
62 wire \gpio_clock_1[15] ;
63 wire \gpio_clock_1[16] ;
64 wire \gpio_clock_1[17] ;
65 wire \gpio_clock_1[18] ;
66 wire \gpio_clock_1[1] ;
67 wire \gpio_clock_1[2] ;
68 wire \gpio_clock_1[3] ;
69 wire \gpio_clock_1[4] ;
70 wire \gpio_clock_1[5] ;
71 wire \gpio_clock_1[6] ;
72 wire \gpio_clock_1[7] ;
73 wire \gpio_clock_1[8] ;
74 wire \gpio_clock_1[9] ;
75 wire \gpio_clock_1_shifted[0] ;
76 wire \gpio_clock_1_shifted[10] ;
77 wire \gpio_clock_1_shifted[11] ;
78 wire \gpio_clock_1_shifted[12] ;
79 wire \gpio_clock_1_shifted[13] ;
80 wire \gpio_clock_1_shifted[14] ;
81 wire \gpio_clock_1_shifted[15] ;
82 wire \gpio_clock_1_shifted[16] ;
83 wire \gpio_clock_1_shifted[17] ;
84 wire \gpio_clock_1_shifted[18] ;
85 wire \gpio_clock_1_shifted[1] ;
86 wire \gpio_clock_1_shifted[2] ;
87 wire \gpio_clock_1_shifted[3] ;
88 wire \gpio_clock_1_shifted[4] ;
89 wire \gpio_clock_1_shifted[5] ;
90 wire \gpio_clock_1_shifted[6] ;
91 wire \gpio_clock_1_shifted[7] ;
92 wire \gpio_clock_1_shifted[8] ;
93 wire \gpio_clock_1_shifted[9] ;
94 wire \gpio_clock_2[0] ;
95 wire \gpio_clock_2[10] ;
96 wire \gpio_clock_2[11] ;
97 wire \gpio_clock_2[12] ;
98 wire \gpio_clock_2[13] ;
99 wire \gpio_clock_2[14] ;
100 wire \gpio_clock_2[15] ;
101 wire \gpio_clock_2[16] ;
102 wire \gpio_clock_2[17] ;
103 wire \gpio_clock_2[18] ;
104 wire \gpio_clock_2[1] ;
105 wire \gpio_clock_2[2] ;
106 wire \gpio_clock_2[3] ;
107 wire \gpio_clock_2[4] ;
108 wire \gpio_clock_2[5] ;
109 wire \gpio_clock_2[6] ;
110 wire \gpio_clock_2[7] ;
111 wire \gpio_clock_2[8] ;
112 wire \gpio_clock_2[9] ;
113 wire \gpio_clock_2_shifted[0] ;
114 wire \gpio_clock_2_shifted[10] ;
115 wire \gpio_clock_2_shifted[11] ;
116 wire \gpio_clock_2_shifted[12] ;
117 wire \gpio_clock_2_shifted[13] ;
118 wire \gpio_clock_2_shifted[14] ;
119 wire \gpio_clock_2_shifted[15] ;
120 wire \gpio_clock_2_shifted[16] ;
121 wire \gpio_clock_2_shifted[17] ;
122 wire \gpio_clock_2_shifted[18] ;
123 wire \gpio_clock_2_shifted[1] ;
124 wire \gpio_clock_2_shifted[2] ;
125 wire \gpio_clock_2_shifted[3] ;
126 wire \gpio_clock_2_shifted[4] ;
127 wire \gpio_clock_2_shifted[5] ;
128 wire \gpio_clock_2_shifted[6] ;
129 wire \gpio_clock_2_shifted[7] ;
130 wire \gpio_clock_2_shifted[8] ;
131 wire \gpio_clock_2_shifted[9] ;
132 wire \gpio_defaults[0] ;
133 wire \gpio_defaults[100] ;
134 wire \gpio_defaults[101] ;
135 wire \gpio_defaults[102] ;
136 wire \gpio_defaults[103] ;
137 wire \gpio_defaults[104] ;
138 wire \gpio_defaults[105] ;
139 wire \gpio_defaults[106] ;
140 wire \gpio_defaults[107] ;
141 wire \gpio_defaults[108] ;
142 wire \gpio_defaults[109] ;
143 wire \gpio_defaults[10] ;
144 wire \gpio_defaults[110] ;
145 wire \gpio_defaults[111] ;
146 wire \gpio_defaults[112] ;
147 wire \gpio_defaults[113] ;
148 wire \gpio_defaults[114] ;
149 wire \gpio_defaults[115] ;
150 wire \gpio_defaults[116] ;
151 wire \gpio_defaults[117] ;
152 wire \gpio_defaults[118] ;
153 wire \gpio_defaults[119] ;
154 wire \gpio_defaults[11] ;
155 wire \gpio_defaults[120] ;
156 wire \gpio_defaults[121] ;
157 wire \gpio_defaults[122] ;
158 wire \gpio_defaults[123] ;
159 wire \gpio_defaults[124] ;
160 wire \gpio_defaults[125] ;
161 wire \gpio_defaults[126] ;
162 wire \gpio_defaults[127] ;
163 wire \gpio_defaults[128] ;
164 wire \gpio_defaults[129] ;
165 wire \gpio_defaults[12] ;
166 wire \gpio_defaults[130] ;
167 wire \gpio_defaults[131] ;
168 wire \gpio_defaults[132] ;
169 wire \gpio_defaults[133] ;
170 wire \gpio_defaults[134] ;
171 wire \gpio_defaults[135] ;
172 wire \gpio_defaults[136] ;
173 wire \gpio_defaults[137] ;
174 wire \gpio_defaults[138] ;
175 wire \gpio_defaults[139] ;
176 wire \gpio_defaults[13] ;
177 wire \gpio_defaults[140] ;
178 wire \gpio_defaults[141] ;
179 wire \gpio_defaults[142] ;
180 wire \gpio_defaults[143] ;
181 wire \gpio_defaults[144] ;
182 wire \gpio_defaults[145] ;
183 wire \gpio_defaults[146] ;
184 wire \gpio_defaults[147] ;
185 wire \gpio_defaults[148] ;
186 wire \gpio_defaults[149] ;
187 wire \gpio_defaults[14] ;
188 wire \gpio_defaults[150] ;
189 wire \gpio_defaults[151] ;
190 wire \gpio_defaults[152] ;
191 wire \gpio_defaults[153] ;
192 wire \gpio_defaults[154] ;
193 wire \gpio_defaults[155] ;
194 wire \gpio_defaults[156] ;
195 wire \gpio_defaults[157] ;
196 wire \gpio_defaults[158] ;
197 wire \gpio_defaults[159] ;
198 wire \gpio_defaults[15] ;
199 wire \gpio_defaults[160] ;
200 wire \gpio_defaults[161] ;
201 wire \gpio_defaults[162] ;
202 wire \gpio_defaults[163] ;
203 wire \gpio_defaults[164] ;
204 wire \gpio_defaults[165] ;
205 wire \gpio_defaults[166] ;
206 wire \gpio_defaults[167] ;
207 wire \gpio_defaults[168] ;
208 wire \gpio_defaults[169] ;
209 wire \gpio_defaults[16] ;
210 wire \gpio_defaults[170] ;
211 wire \gpio_defaults[171] ;
212 wire \gpio_defaults[172] ;
213 wire \gpio_defaults[173] ;
214 wire \gpio_defaults[174] ;
215 wire \gpio_defaults[175] ;
216 wire \gpio_defaults[176] ;
217 wire \gpio_defaults[177] ;
218 wire \gpio_defaults[178] ;
219 wire \gpio_defaults[179] ;
220 wire \gpio_defaults[17] ;
221 wire \gpio_defaults[180] ;
222 wire \gpio_defaults[181] ;
223 wire \gpio_defaults[182] ;
224 wire \gpio_defaults[183] ;
225 wire \gpio_defaults[184] ;
226 wire \gpio_defaults[185] ;
227 wire \gpio_defaults[186] ;
228 wire \gpio_defaults[187] ;
229 wire \gpio_defaults[188] ;
230 wire \gpio_defaults[189] ;
231 wire \gpio_defaults[18] ;
232 wire \gpio_defaults[190] ;
233 wire \gpio_defaults[191] ;
234 wire \gpio_defaults[192] ;
235 wire \gpio_defaults[193] ;
236 wire \gpio_defaults[194] ;
237 wire \gpio_defaults[195] ;
238 wire \gpio_defaults[196] ;
239 wire \gpio_defaults[197] ;
240 wire \gpio_defaults[198] ;
241 wire \gpio_defaults[199] ;
242 wire \gpio_defaults[19] ;
243 wire \gpio_defaults[1] ;
244 wire \gpio_defaults[200] ;
245 wire \gpio_defaults[201] ;
246 wire \gpio_defaults[202] ;
247 wire \gpio_defaults[203] ;
248 wire \gpio_defaults[204] ;
249 wire \gpio_defaults[205] ;
250 wire \gpio_defaults[206] ;
251 wire \gpio_defaults[207] ;
252 wire \gpio_defaults[208] ;
253 wire \gpio_defaults[209] ;
254 wire \gpio_defaults[20] ;
255 wire \gpio_defaults[210] ;
256 wire \gpio_defaults[211] ;
257 wire \gpio_defaults[212] ;
258 wire \gpio_defaults[213] ;
259 wire \gpio_defaults[214] ;
260 wire \gpio_defaults[215] ;
261 wire \gpio_defaults[216] ;
262 wire \gpio_defaults[217] ;
263 wire \gpio_defaults[218] ;
264 wire \gpio_defaults[219] ;
265 wire \gpio_defaults[21] ;
266 wire \gpio_defaults[220] ;
267 wire \gpio_defaults[221] ;
268 wire \gpio_defaults[222] ;
269 wire \gpio_defaults[223] ;
270 wire \gpio_defaults[224] ;
271 wire \gpio_defaults[225] ;
272 wire \gpio_defaults[226] ;
273 wire \gpio_defaults[227] ;
274 wire \gpio_defaults[228] ;
275 wire \gpio_defaults[229] ;
276 wire \gpio_defaults[22] ;
277 wire \gpio_defaults[230] ;
278 wire \gpio_defaults[231] ;
279 wire \gpio_defaults[232] ;
280 wire \gpio_defaults[233] ;
281 wire \gpio_defaults[234] ;
282 wire \gpio_defaults[235] ;
283 wire \gpio_defaults[236] ;
284 wire \gpio_defaults[237] ;
285 wire \gpio_defaults[238] ;
286 wire \gpio_defaults[239] ;
287 wire \gpio_defaults[23] ;
288 wire \gpio_defaults[240] ;
289 wire \gpio_defaults[241] ;
290 wire \gpio_defaults[242] ;
291 wire \gpio_defaults[243] ;
292 wire \gpio_defaults[244] ;
293 wire \gpio_defaults[245] ;
294 wire \gpio_defaults[246] ;
295 wire \gpio_defaults[247] ;
296 wire \gpio_defaults[248] ;
297 wire \gpio_defaults[249] ;
298 wire \gpio_defaults[24] ;
299 wire \gpio_defaults[250] ;
300 wire \gpio_defaults[251] ;
301 wire \gpio_defaults[252] ;
302 wire \gpio_defaults[253] ;
303 wire \gpio_defaults[254] ;
304 wire \gpio_defaults[255] ;
305 wire \gpio_defaults[256] ;
306 wire \gpio_defaults[257] ;
307 wire \gpio_defaults[258] ;
308 wire \gpio_defaults[259] ;
309 wire \gpio_defaults[25] ;
310 wire \gpio_defaults[260] ;
311 wire \gpio_defaults[261] ;
312 wire \gpio_defaults[262] ;
313 wire \gpio_defaults[263] ;
314 wire \gpio_defaults[264] ;
315 wire \gpio_defaults[265] ;
316 wire \gpio_defaults[266] ;
317 wire \gpio_defaults[267] ;
318 wire \gpio_defaults[268] ;
319 wire \gpio_defaults[269] ;
320 wire \gpio_defaults[26] ;
321 wire \gpio_defaults[270] ;
322 wire \gpio_defaults[271] ;
323 wire \gpio_defaults[272] ;
324 wire \gpio_defaults[273] ;
325 wire \gpio_defaults[274] ;
326 wire \gpio_defaults[275] ;
327 wire \gpio_defaults[276] ;
328 wire \gpio_defaults[277] ;
329 wire \gpio_defaults[278] ;
330 wire \gpio_defaults[279] ;
331 wire \gpio_defaults[27] ;
332 wire \gpio_defaults[280] ;
333 wire \gpio_defaults[281] ;
334 wire \gpio_defaults[282] ;
335 wire \gpio_defaults[283] ;
336 wire \gpio_defaults[284] ;
337 wire \gpio_defaults[285] ;
338 wire \gpio_defaults[286] ;
339 wire \gpio_defaults[287] ;
340 wire \gpio_defaults[288] ;
341 wire \gpio_defaults[289] ;
342 wire \gpio_defaults[28] ;
343 wire \gpio_defaults[290] ;
344 wire \gpio_defaults[291] ;
345 wire \gpio_defaults[292] ;
346 wire \gpio_defaults[293] ;
347 wire \gpio_defaults[294] ;
348 wire \gpio_defaults[295] ;
349 wire \gpio_defaults[296] ;
350 wire \gpio_defaults[297] ;
351 wire \gpio_defaults[298] ;
352 wire \gpio_defaults[299] ;
353 wire \gpio_defaults[29] ;
354 wire \gpio_defaults[2] ;
355 wire \gpio_defaults[300] ;
356 wire \gpio_defaults[301] ;
357 wire \gpio_defaults[302] ;
358 wire \gpio_defaults[303] ;
359 wire \gpio_defaults[304] ;
360 wire \gpio_defaults[305] ;
361 wire \gpio_defaults[306] ;
362 wire \gpio_defaults[307] ;
363 wire \gpio_defaults[308] ;
364 wire \gpio_defaults[309] ;
365 wire \gpio_defaults[30] ;
366 wire \gpio_defaults[310] ;
367 wire \gpio_defaults[311] ;
368 wire \gpio_defaults[312] ;
369 wire \gpio_defaults[313] ;
370 wire \gpio_defaults[314] ;
371 wire \gpio_defaults[315] ;
372 wire \gpio_defaults[316] ;
373 wire \gpio_defaults[317] ;
374 wire \gpio_defaults[318] ;
375 wire \gpio_defaults[319] ;
376 wire \gpio_defaults[31] ;
377 wire \gpio_defaults[320] ;
378 wire \gpio_defaults[321] ;
379 wire \gpio_defaults[322] ;
380 wire \gpio_defaults[323] ;
381 wire \gpio_defaults[324] ;
382 wire \gpio_defaults[325] ;
383 wire \gpio_defaults[326] ;
384 wire \gpio_defaults[327] ;
385 wire \gpio_defaults[328] ;
386 wire \gpio_defaults[329] ;
387 wire \gpio_defaults[32] ;
388 wire \gpio_defaults[330] ;
389 wire \gpio_defaults[331] ;
390 wire \gpio_defaults[332] ;
391 wire \gpio_defaults[333] ;
392 wire \gpio_defaults[334] ;
393 wire \gpio_defaults[335] ;
394 wire \gpio_defaults[336] ;
395 wire \gpio_defaults[337] ;
396 wire \gpio_defaults[338] ;
397 wire \gpio_defaults[339] ;
398 wire \gpio_defaults[33] ;
399 wire \gpio_defaults[340] ;
400 wire \gpio_defaults[341] ;
401 wire \gpio_defaults[342] ;
402 wire \gpio_defaults[343] ;
403 wire \gpio_defaults[344] ;
404 wire \gpio_defaults[345] ;
405 wire \gpio_defaults[346] ;
406 wire \gpio_defaults[347] ;
407 wire \gpio_defaults[348] ;
408 wire \gpio_defaults[349] ;
409 wire \gpio_defaults[34] ;
410 wire \gpio_defaults[350] ;
411 wire \gpio_defaults[351] ;
412 wire \gpio_defaults[352] ;
413 wire \gpio_defaults[353] ;
414 wire \gpio_defaults[354] ;
415 wire \gpio_defaults[355] ;
416 wire \gpio_defaults[356] ;
417 wire \gpio_defaults[357] ;
418 wire \gpio_defaults[358] ;
419 wire \gpio_defaults[359] ;
420 wire \gpio_defaults[35] ;
421 wire \gpio_defaults[360] ;
422 wire \gpio_defaults[361] ;
423 wire \gpio_defaults[362] ;
424 wire \gpio_defaults[363] ;
425 wire \gpio_defaults[364] ;
426 wire \gpio_defaults[365] ;
427 wire \gpio_defaults[366] ;
428 wire \gpio_defaults[367] ;
429 wire \gpio_defaults[368] ;
430 wire \gpio_defaults[369] ;
431 wire \gpio_defaults[36] ;
432 wire \gpio_defaults[370] ;
433 wire \gpio_defaults[371] ;
434 wire \gpio_defaults[372] ;
435 wire \gpio_defaults[373] ;
436 wire \gpio_defaults[374] ;
437 wire \gpio_defaults[375] ;
438 wire \gpio_defaults[376] ;
439 wire \gpio_defaults[377] ;
440 wire \gpio_defaults[378] ;
441 wire \gpio_defaults[379] ;
442 wire \gpio_defaults[37] ;
443 wire \gpio_defaults[380] ;
444 wire \gpio_defaults[381] ;
445 wire \gpio_defaults[382] ;
446 wire \gpio_defaults[383] ;
447 wire \gpio_defaults[384] ;
448 wire \gpio_defaults[385] ;
449 wire \gpio_defaults[386] ;
450 wire \gpio_defaults[387] ;
451 wire \gpio_defaults[388] ;
452 wire \gpio_defaults[389] ;
453 wire \gpio_defaults[38] ;
454 wire \gpio_defaults[390] ;
455 wire \gpio_defaults[391] ;
456 wire \gpio_defaults[392] ;
457 wire \gpio_defaults[393] ;
458 wire \gpio_defaults[394] ;
459 wire \gpio_defaults[395] ;
460 wire \gpio_defaults[396] ;
461 wire \gpio_defaults[397] ;
462 wire \gpio_defaults[398] ;
463 wire \gpio_defaults[399] ;
464 wire \gpio_defaults[39] ;
465 wire \gpio_defaults[3] ;
466 wire \gpio_defaults[400] ;
467 wire \gpio_defaults[401] ;
468 wire \gpio_defaults[402] ;
469 wire \gpio_defaults[403] ;
470 wire \gpio_defaults[404] ;
471 wire \gpio_defaults[405] ;
472 wire \gpio_defaults[406] ;
473 wire \gpio_defaults[407] ;
474 wire \gpio_defaults[408] ;
475 wire \gpio_defaults[409] ;
476 wire \gpio_defaults[40] ;
477 wire \gpio_defaults[410] ;
478 wire \gpio_defaults[411] ;
479 wire \gpio_defaults[412] ;
480 wire \gpio_defaults[413] ;
481 wire \gpio_defaults[414] ;
482 wire \gpio_defaults[415] ;
483 wire \gpio_defaults[416] ;
484 wire \gpio_defaults[417] ;
485 wire \gpio_defaults[418] ;
486 wire \gpio_defaults[419] ;
487 wire \gpio_defaults[41] ;
488 wire \gpio_defaults[420] ;
489 wire \gpio_defaults[421] ;
490 wire \gpio_defaults[422] ;
491 wire \gpio_defaults[423] ;
492 wire \gpio_defaults[424] ;
493 wire \gpio_defaults[425] ;
494 wire \gpio_defaults[426] ;
495 wire \gpio_defaults[427] ;
496 wire \gpio_defaults[428] ;
497 wire \gpio_defaults[429] ;
498 wire \gpio_defaults[42] ;
499 wire \gpio_defaults[430] ;
500 wire \gpio_defaults[431] ;
501 wire \gpio_defaults[432] ;
502 wire \gpio_defaults[433] ;
503 wire \gpio_defaults[434] ;
504 wire \gpio_defaults[435] ;
505 wire \gpio_defaults[436] ;
506 wire \gpio_defaults[437] ;
507 wire \gpio_defaults[438] ;
508 wire \gpio_defaults[439] ;
509 wire \gpio_defaults[43] ;
510 wire \gpio_defaults[440] ;
511 wire \gpio_defaults[441] ;
512 wire \gpio_defaults[442] ;
513 wire \gpio_defaults[443] ;
514 wire \gpio_defaults[444] ;
515 wire \gpio_defaults[445] ;
516 wire \gpio_defaults[446] ;
517 wire \gpio_defaults[447] ;
518 wire \gpio_defaults[448] ;
519 wire \gpio_defaults[449] ;
520 wire \gpio_defaults[44] ;
521 wire \gpio_defaults[450] ;
522 wire \gpio_defaults[451] ;
523 wire \gpio_defaults[452] ;
524 wire \gpio_defaults[453] ;
525 wire \gpio_defaults[454] ;
526 wire \gpio_defaults[455] ;
527 wire \gpio_defaults[456] ;
528 wire \gpio_defaults[457] ;
529 wire \gpio_defaults[458] ;
530 wire \gpio_defaults[459] ;
531 wire \gpio_defaults[45] ;
532 wire \gpio_defaults[460] ;
533 wire \gpio_defaults[461] ;
534 wire \gpio_defaults[462] ;
535 wire \gpio_defaults[463] ;
536 wire \gpio_defaults[464] ;
537 wire \gpio_defaults[465] ;
538 wire \gpio_defaults[466] ;
539 wire \gpio_defaults[467] ;
540 wire \gpio_defaults[468] ;
541 wire \gpio_defaults[469] ;
542 wire \gpio_defaults[46] ;
543 wire \gpio_defaults[470] ;
544 wire \gpio_defaults[471] ;
545 wire \gpio_defaults[472] ;
546 wire \gpio_defaults[473] ;
547 wire \gpio_defaults[474] ;
548 wire \gpio_defaults[475] ;
549 wire \gpio_defaults[476] ;
550 wire \gpio_defaults[477] ;
551 wire \gpio_defaults[478] ;
552 wire \gpio_defaults[479] ;
553 wire \gpio_defaults[47] ;
554 wire \gpio_defaults[480] ;
555 wire \gpio_defaults[481] ;
556 wire \gpio_defaults[482] ;
557 wire \gpio_defaults[483] ;
558 wire \gpio_defaults[484] ;
559 wire \gpio_defaults[485] ;
560 wire \gpio_defaults[486] ;
561 wire \gpio_defaults[487] ;
562 wire \gpio_defaults[488] ;
563 wire \gpio_defaults[489] ;
564 wire \gpio_defaults[48] ;
565 wire \gpio_defaults[490] ;
566 wire \gpio_defaults[491] ;
567 wire \gpio_defaults[492] ;
568 wire \gpio_defaults[493] ;
569 wire \gpio_defaults[49] ;
570 wire \gpio_defaults[4] ;
571 wire \gpio_defaults[50] ;
572 wire \gpio_defaults[51] ;
573 wire \gpio_defaults[52] ;
574 wire \gpio_defaults[53] ;
575 wire \gpio_defaults[54] ;
576 wire \gpio_defaults[55] ;
577 wire \gpio_defaults[56] ;
578 wire \gpio_defaults[57] ;
579 wire \gpio_defaults[58] ;
580 wire \gpio_defaults[59] ;
581 wire \gpio_defaults[5] ;
582 wire \gpio_defaults[60] ;
583 wire \gpio_defaults[61] ;
584 wire \gpio_defaults[62] ;
585 wire \gpio_defaults[63] ;
586 wire \gpio_defaults[64] ;
587 wire \gpio_defaults[65] ;
588 wire \gpio_defaults[66] ;
589 wire \gpio_defaults[67] ;
590 wire \gpio_defaults[68] ;
591 wire \gpio_defaults[69] ;
592 wire \gpio_defaults[6] ;
593 wire \gpio_defaults[70] ;
594 wire \gpio_defaults[71] ;
595 wire \gpio_defaults[72] ;
596 wire \gpio_defaults[73] ;
597 wire \gpio_defaults[74] ;
598 wire \gpio_defaults[75] ;
599 wire \gpio_defaults[76] ;
600 wire \gpio_defaults[77] ;
601 wire \gpio_defaults[78] ;
602 wire \gpio_defaults[79] ;
603 wire \gpio_defaults[7] ;
604 wire \gpio_defaults[80] ;
605 wire \gpio_defaults[81] ;
606 wire \gpio_defaults[82] ;
607 wire \gpio_defaults[83] ;
608 wire \gpio_defaults[84] ;
609 wire \gpio_defaults[85] ;
610 wire \gpio_defaults[86] ;
611 wire \gpio_defaults[87] ;
612 wire \gpio_defaults[88] ;
613 wire \gpio_defaults[89] ;
614 wire \gpio_defaults[8] ;
615 wire \gpio_defaults[90] ;
616 wire \gpio_defaults[91] ;
617 wire \gpio_defaults[92] ;
618 wire \gpio_defaults[93] ;
619 wire \gpio_defaults[94] ;
620 wire \gpio_defaults[95] ;
621 wire \gpio_defaults[96] ;
622 wire \gpio_defaults[97] ;
623 wire \gpio_defaults[98] ;
624 wire \gpio_defaults[99] ;
625 wire \gpio_defaults[9] ;
626 wire gpio_in_core;
627 wire gpio_inenb_core;
628 wire \gpio_load_1[0] ;
629 wire \gpio_load_1[10] ;
630 wire \gpio_load_1[11] ;
631 wire \gpio_load_1[12] ;
632 wire \gpio_load_1[13] ;
633 wire \gpio_load_1[14] ;
634 wire \gpio_load_1[15] ;
635 wire \gpio_load_1[16] ;
636 wire \gpio_load_1[17] ;
637 wire \gpio_load_1[18] ;
638 wire \gpio_load_1[1] ;
639 wire \gpio_load_1[2] ;
640 wire \gpio_load_1[3] ;
641 wire \gpio_load_1[4] ;
642 wire \gpio_load_1[5] ;
643 wire \gpio_load_1[6] ;
644 wire \gpio_load_1[7] ;
645 wire \gpio_load_1[8] ;
646 wire \gpio_load_1[9] ;
647 wire \gpio_load_1_shifted[0] ;
648 wire \gpio_load_1_shifted[10] ;
649 wire \gpio_load_1_shifted[11] ;
650 wire \gpio_load_1_shifted[12] ;
651 wire \gpio_load_1_shifted[13] ;
652 wire \gpio_load_1_shifted[14] ;
653 wire \gpio_load_1_shifted[15] ;
654 wire \gpio_load_1_shifted[16] ;
655 wire \gpio_load_1_shifted[17] ;
656 wire \gpio_load_1_shifted[18] ;
657 wire \gpio_load_1_shifted[1] ;
658 wire \gpio_load_1_shifted[2] ;
659 wire \gpio_load_1_shifted[3] ;
660 wire \gpio_load_1_shifted[4] ;
661 wire \gpio_load_1_shifted[5] ;
662 wire \gpio_load_1_shifted[6] ;
663 wire \gpio_load_1_shifted[7] ;
664 wire \gpio_load_1_shifted[8] ;
665 wire \gpio_load_1_shifted[9] ;
666 wire \gpio_load_2[0] ;
667 wire \gpio_load_2[10] ;
668 wire \gpio_load_2[11] ;
669 wire \gpio_load_2[12] ;
670 wire \gpio_load_2[13] ;
671 wire \gpio_load_2[14] ;
672 wire \gpio_load_2[15] ;
673 wire \gpio_load_2[16] ;
674 wire \gpio_load_2[17] ;
675 wire \gpio_load_2[18] ;
676 wire \gpio_load_2[1] ;
677 wire \gpio_load_2[2] ;
678 wire \gpio_load_2[3] ;
679 wire \gpio_load_2[4] ;
680 wire \gpio_load_2[5] ;
681 wire \gpio_load_2[6] ;
682 wire \gpio_load_2[7] ;
683 wire \gpio_load_2[8] ;
684 wire \gpio_load_2[9] ;
685 wire \gpio_load_2_shifted[0] ;
686 wire \gpio_load_2_shifted[10] ;
687 wire \gpio_load_2_shifted[11] ;
688 wire \gpio_load_2_shifted[12] ;
689 wire \gpio_load_2_shifted[13] ;
690 wire \gpio_load_2_shifted[14] ;
691 wire \gpio_load_2_shifted[15] ;
692 wire \gpio_load_2_shifted[16] ;
693 wire \gpio_load_2_shifted[17] ;
694 wire \gpio_load_2_shifted[18] ;
695 wire \gpio_load_2_shifted[1] ;
696 wire \gpio_load_2_shifted[2] ;
697 wire \gpio_load_2_shifted[3] ;
698 wire \gpio_load_2_shifted[4] ;
699 wire \gpio_load_2_shifted[5] ;
700 wire \gpio_load_2_shifted[6] ;
701 wire \gpio_load_2_shifted[7] ;
702 wire \gpio_load_2_shifted[8] ;
703 wire \gpio_load_2_shifted[9] ;
704 wire gpio_mode0_core;
705 wire gpio_mode1_core;
706 wire gpio_out_core;
707 wire gpio_outenb_core;
708 wire \gpio_resetn_1[0] ;
709 wire \gpio_resetn_1[10] ;
710 wire \gpio_resetn_1[11] ;
711 wire \gpio_resetn_1[12] ;
712 wire \gpio_resetn_1[13] ;
713 wire \gpio_resetn_1[14] ;
714 wire \gpio_resetn_1[15] ;
715 wire \gpio_resetn_1[16] ;
716 wire \gpio_resetn_1[17] ;
717 wire \gpio_resetn_1[18] ;
718 wire \gpio_resetn_1[1] ;
719 wire \gpio_resetn_1[2] ;
720 wire \gpio_resetn_1[3] ;
721 wire \gpio_resetn_1[4] ;
722 wire \gpio_resetn_1[5] ;
723 wire \gpio_resetn_1[6] ;
724 wire \gpio_resetn_1[7] ;
725 wire \gpio_resetn_1[8] ;
726 wire \gpio_resetn_1[9] ;
727 wire \gpio_resetn_1_shifted[0] ;
728 wire \gpio_resetn_1_shifted[10] ;
729 wire \gpio_resetn_1_shifted[11] ;
730 wire \gpio_resetn_1_shifted[12] ;
731 wire \gpio_resetn_1_shifted[13] ;
732 wire \gpio_resetn_1_shifted[14] ;
733 wire \gpio_resetn_1_shifted[15] ;
734 wire \gpio_resetn_1_shifted[16] ;
735 wire \gpio_resetn_1_shifted[17] ;
736 wire \gpio_resetn_1_shifted[18] ;
737 wire \gpio_resetn_1_shifted[1] ;
738 wire \gpio_resetn_1_shifted[2] ;
739 wire \gpio_resetn_1_shifted[3] ;
740 wire \gpio_resetn_1_shifted[4] ;
741 wire \gpio_resetn_1_shifted[5] ;
742 wire \gpio_resetn_1_shifted[6] ;
743 wire \gpio_resetn_1_shifted[7] ;
744 wire \gpio_resetn_1_shifted[8] ;
745 wire \gpio_resetn_1_shifted[9] ;
746 wire \gpio_resetn_2[0] ;
747 wire \gpio_resetn_2[10] ;
748 wire \gpio_resetn_2[11] ;
749 wire \gpio_resetn_2[12] ;
750 wire \gpio_resetn_2[13] ;
751 wire \gpio_resetn_2[14] ;
752 wire \gpio_resetn_2[15] ;
753 wire \gpio_resetn_2[16] ;
754 wire \gpio_resetn_2[17] ;
755 wire \gpio_resetn_2[18] ;
756 wire \gpio_resetn_2[1] ;
757 wire \gpio_resetn_2[2] ;
758 wire \gpio_resetn_2[3] ;
759 wire \gpio_resetn_2[4] ;
760 wire \gpio_resetn_2[5] ;
761 wire \gpio_resetn_2[6] ;
762 wire \gpio_resetn_2[7] ;
763 wire \gpio_resetn_2[8] ;
764 wire \gpio_resetn_2[9] ;
765 wire \gpio_resetn_2_shifted[0] ;
766 wire \gpio_resetn_2_shifted[10] ;
767 wire \gpio_resetn_2_shifted[11] ;
768 wire \gpio_resetn_2_shifted[12] ;
769 wire \gpio_resetn_2_shifted[13] ;
770 wire \gpio_resetn_2_shifted[14] ;
771 wire \gpio_resetn_2_shifted[15] ;
772 wire \gpio_resetn_2_shifted[16] ;
773 wire \gpio_resetn_2_shifted[17] ;
774 wire \gpio_resetn_2_shifted[18] ;
775 wire \gpio_resetn_2_shifted[1] ;
776 wire \gpio_resetn_2_shifted[2] ;
777 wire \gpio_resetn_2_shifted[3] ;
778 wire \gpio_resetn_2_shifted[4] ;
779 wire \gpio_resetn_2_shifted[5] ;
780 wire \gpio_resetn_2_shifted[6] ;
781 wire \gpio_resetn_2_shifted[7] ;
782 wire \gpio_resetn_2_shifted[8] ;
783 wire \gpio_resetn_2_shifted[9] ;
784 wire \gpio_serial_link_1[0] ;
785 wire \gpio_serial_link_1[10] ;
786 wire \gpio_serial_link_1[11] ;
787 wire \gpio_serial_link_1[12] ;
788 wire \gpio_serial_link_1[13] ;
789 wire \gpio_serial_link_1[14] ;
790 wire \gpio_serial_link_1[15] ;
791 wire \gpio_serial_link_1[16] ;
792 wire \gpio_serial_link_1[17] ;
793 wire \gpio_serial_link_1[18] ;
794 wire \gpio_serial_link_1[1] ;
795 wire \gpio_serial_link_1[2] ;
796 wire \gpio_serial_link_1[3] ;
797 wire \gpio_serial_link_1[4] ;
798 wire \gpio_serial_link_1[5] ;
799 wire \gpio_serial_link_1[6] ;
800 wire \gpio_serial_link_1[7] ;
801 wire \gpio_serial_link_1[8] ;
802 wire \gpio_serial_link_1[9] ;
803 wire \gpio_serial_link_1_shifted[0] ;
804 wire \gpio_serial_link_1_shifted[10] ;
805 wire \gpio_serial_link_1_shifted[11] ;
806 wire \gpio_serial_link_1_shifted[12] ;
807 wire \gpio_serial_link_1_shifted[13] ;
808 wire \gpio_serial_link_1_shifted[14] ;
809 wire \gpio_serial_link_1_shifted[15] ;
810 wire \gpio_serial_link_1_shifted[16] ;
811 wire \gpio_serial_link_1_shifted[17] ;
812 wire \gpio_serial_link_1_shifted[18] ;
813 wire \gpio_serial_link_1_shifted[1] ;
814 wire \gpio_serial_link_1_shifted[2] ;
815 wire \gpio_serial_link_1_shifted[3] ;
816 wire \gpio_serial_link_1_shifted[4] ;
817 wire \gpio_serial_link_1_shifted[5] ;
818 wire \gpio_serial_link_1_shifted[6] ;
819 wire \gpio_serial_link_1_shifted[7] ;
820 wire \gpio_serial_link_1_shifted[8] ;
821 wire \gpio_serial_link_1_shifted[9] ;
822 wire \gpio_serial_link_2[0] ;
823 wire \gpio_serial_link_2[10] ;
824 wire \gpio_serial_link_2[11] ;
825 wire \gpio_serial_link_2[12] ;
826 wire \gpio_serial_link_2[13] ;
827 wire \gpio_serial_link_2[14] ;
828 wire \gpio_serial_link_2[15] ;
829 wire \gpio_serial_link_2[16] ;
830 wire \gpio_serial_link_2[17] ;
831 wire \gpio_serial_link_2[18] ;
832 wire \gpio_serial_link_2[1] ;
833 wire \gpio_serial_link_2[2] ;
834 wire \gpio_serial_link_2[3] ;
835 wire \gpio_serial_link_2[4] ;
836 wire \gpio_serial_link_2[5] ;
837 wire \gpio_serial_link_2[6] ;
838 wire \gpio_serial_link_2[7] ;
839 wire \gpio_serial_link_2[8] ;
840 wire \gpio_serial_link_2[9] ;
841 wire \gpio_serial_link_2_shifted[0] ;
842 wire \gpio_serial_link_2_shifted[10] ;
843 wire \gpio_serial_link_2_shifted[11] ;
844 wire \gpio_serial_link_2_shifted[12] ;
845 wire \gpio_serial_link_2_shifted[13] ;
846 wire \gpio_serial_link_2_shifted[14] ;
847 wire \gpio_serial_link_2_shifted[15] ;
848 wire \gpio_serial_link_2_shifted[16] ;
849 wire \gpio_serial_link_2_shifted[17] ;
850 wire \gpio_serial_link_2_shifted[18] ;
851 wire \gpio_serial_link_2_shifted[1] ;
852 wire \gpio_serial_link_2_shifted[2] ;
853 wire \gpio_serial_link_2_shifted[3] ;
854 wire \gpio_serial_link_2_shifted[4] ;
855 wire \gpio_serial_link_2_shifted[5] ;
856 wire \gpio_serial_link_2_shifted[6] ;
857 wire \gpio_serial_link_2_shifted[7] ;
858 wire \gpio_serial_link_2_shifted[8] ;
859 wire \gpio_serial_link_2_shifted[9] ;
860 wire hk_ack_i;
861 wire \hk_dat_i[0] ;
862 wire \hk_dat_i[10] ;
863 wire \hk_dat_i[11] ;
864 wire \hk_dat_i[12] ;
865 wire \hk_dat_i[13] ;
866 wire \hk_dat_i[14] ;
867 wire \hk_dat_i[15] ;
868 wire \hk_dat_i[16] ;
869 wire \hk_dat_i[17] ;
870 wire \hk_dat_i[18] ;
871 wire \hk_dat_i[19] ;
872 wire \hk_dat_i[1] ;
873 wire \hk_dat_i[20] ;
874 wire \hk_dat_i[21] ;
875 wire \hk_dat_i[22] ;
876 wire \hk_dat_i[23] ;
877 wire \hk_dat_i[24] ;
878 wire \hk_dat_i[25] ;
879 wire \hk_dat_i[26] ;
880 wire \hk_dat_i[27] ;
881 wire \hk_dat_i[28] ;
882 wire \hk_dat_i[29] ;
883 wire \hk_dat_i[2] ;
884 wire \hk_dat_i[30] ;
885 wire \hk_dat_i[31] ;
886 wire \hk_dat_i[3] ;
887 wire \hk_dat_i[4] ;
888 wire \hk_dat_i[5] ;
889 wire \hk_dat_i[6] ;
890 wire \hk_dat_i[7] ;
891 wire \hk_dat_i[8] ;
892 wire \hk_dat_i[9] ;
893 wire hk_stb_o;
894 wire hk_cyc_o;
895 wire \hkspi_sram_addr[0] ;
896 wire \hkspi_sram_addr[1] ;
897 wire \hkspi_sram_addr[2] ;
898 wire \hkspi_sram_addr[3] ;
899 wire \hkspi_sram_addr[4] ;
900 wire \hkspi_sram_addr[5] ;
901 wire \hkspi_sram_addr[6] ;
902 wire \hkspi_sram_addr[7] ;
903 wire hkspi_sram_clk;
904 wire hkspi_sram_csb;
905 wire \hkspi_sram_data[0] ;
906 wire \hkspi_sram_data[10] ;
907 wire \hkspi_sram_data[11] ;
908 wire \hkspi_sram_data[12] ;
909 wire \hkspi_sram_data[13] ;
910 wire \hkspi_sram_data[14] ;
911 wire \hkspi_sram_data[15] ;
912 wire \hkspi_sram_data[16] ;
913 wire \hkspi_sram_data[17] ;
914 wire \hkspi_sram_data[18] ;
915 wire \hkspi_sram_data[19] ;
916 wire \hkspi_sram_data[1] ;
917 wire \hkspi_sram_data[20] ;
918 wire \hkspi_sram_data[21] ;
919 wire \hkspi_sram_data[22] ;
920 wire \hkspi_sram_data[23] ;
921 wire \hkspi_sram_data[24] ;
922 wire \hkspi_sram_data[25] ;
923 wire \hkspi_sram_data[26] ;
924 wire \hkspi_sram_data[27] ;
925 wire \hkspi_sram_data[28] ;
926 wire \hkspi_sram_data[29] ;
927 wire \hkspi_sram_data[2] ;
928 wire \hkspi_sram_data[30] ;
929 wire \hkspi_sram_data[31] ;
930 wire \hkspi_sram_data[3] ;
931 wire \hkspi_sram_data[4] ;
932 wire \hkspi_sram_data[5] ;
933 wire \hkspi_sram_data[6] ;
934 wire \hkspi_sram_data[7] ;
935 wire \hkspi_sram_data[8] ;
936 wire \hkspi_sram_data[9] ;
937 wire \irq_spi[0] ;
938 wire \irq_spi[1] ;
939 wire \irq_spi[2] ;
940 wire \la_data_in_mprj[0] ;
941 wire \la_data_in_mprj[100] ;
942 wire \la_data_in_mprj[101] ;
943 wire \la_data_in_mprj[102] ;
944 wire \la_data_in_mprj[103] ;
945 wire \la_data_in_mprj[104] ;
946 wire \la_data_in_mprj[105] ;
947 wire \la_data_in_mprj[106] ;
948 wire \la_data_in_mprj[107] ;
949 wire \la_data_in_mprj[108] ;
950 wire \la_data_in_mprj[109] ;
951 wire \la_data_in_mprj[10] ;
952 wire \la_data_in_mprj[110] ;
953 wire \la_data_in_mprj[111] ;
954 wire \la_data_in_mprj[112] ;
955 wire \la_data_in_mprj[113] ;
956 wire \la_data_in_mprj[114] ;
957 wire \la_data_in_mprj[115] ;
958 wire \la_data_in_mprj[116] ;
959 wire \la_data_in_mprj[117] ;
960 wire \la_data_in_mprj[118] ;
961 wire \la_data_in_mprj[119] ;
962 wire \la_data_in_mprj[11] ;
963 wire \la_data_in_mprj[120] ;
964 wire \la_data_in_mprj[121] ;
965 wire \la_data_in_mprj[122] ;
966 wire \la_data_in_mprj[123] ;
967 wire \la_data_in_mprj[124] ;
968 wire \la_data_in_mprj[125] ;
969 wire \la_data_in_mprj[126] ;
970 wire \la_data_in_mprj[127] ;
971 wire \la_data_in_mprj[12] ;
972 wire \la_data_in_mprj[13] ;
973 wire \la_data_in_mprj[14] ;
974 wire \la_data_in_mprj[15] ;
975 wire \la_data_in_mprj[16] ;
976 wire \la_data_in_mprj[17] ;
977 wire \la_data_in_mprj[18] ;
978 wire \la_data_in_mprj[19] ;
979 wire \la_data_in_mprj[1] ;
980 wire \la_data_in_mprj[20] ;
981 wire \la_data_in_mprj[21] ;
982 wire \la_data_in_mprj[22] ;
983 wire \la_data_in_mprj[23] ;
984 wire \la_data_in_mprj[24] ;
985 wire \la_data_in_mprj[25] ;
986 wire \la_data_in_mprj[26] ;
987 wire \la_data_in_mprj[27] ;
988 wire \la_data_in_mprj[28] ;
989 wire \la_data_in_mprj[29] ;
990 wire \la_data_in_mprj[2] ;
991 wire \la_data_in_mprj[30] ;
992 wire \la_data_in_mprj[31] ;
993 wire \la_data_in_mprj[32] ;
994 wire \la_data_in_mprj[33] ;
995 wire \la_data_in_mprj[34] ;
996 wire \la_data_in_mprj[35] ;
997 wire \la_data_in_mprj[36] ;
998 wire \la_data_in_mprj[37] ;
999 wire \la_data_in_mprj[38] ;
1000 wire \la_data_in_mprj[39] ;
1001 wire \la_data_in_mprj[3] ;
1002 wire \la_data_in_mprj[40] ;
1003 wire \la_data_in_mprj[41] ;
1004 wire \la_data_in_mprj[42] ;
1005 wire \la_data_in_mprj[43] ;
1006 wire \la_data_in_mprj[44] ;
1007 wire \la_data_in_mprj[45] ;
1008 wire \la_data_in_mprj[46] ;
1009 wire \la_data_in_mprj[47] ;
1010 wire \la_data_in_mprj[48] ;
1011 wire \la_data_in_mprj[49] ;
1012 wire \la_data_in_mprj[4] ;
1013 wire \la_data_in_mprj[50] ;
1014 wire \la_data_in_mprj[51] ;
1015 wire \la_data_in_mprj[52] ;
1016 wire \la_data_in_mprj[53] ;
1017 wire \la_data_in_mprj[54] ;
1018 wire \la_data_in_mprj[55] ;
1019 wire \la_data_in_mprj[56] ;
1020 wire \la_data_in_mprj[57] ;
1021 wire \la_data_in_mprj[58] ;
1022 wire \la_data_in_mprj[59] ;
1023 wire \la_data_in_mprj[5] ;
1024 wire \la_data_in_mprj[60] ;
1025 wire \la_data_in_mprj[61] ;
1026 wire \la_data_in_mprj[62] ;
1027 wire \la_data_in_mprj[63] ;
1028 wire \la_data_in_mprj[64] ;
1029 wire \la_data_in_mprj[65] ;
1030 wire \la_data_in_mprj[66] ;
1031 wire \la_data_in_mprj[67] ;
1032 wire \la_data_in_mprj[68] ;
1033 wire \la_data_in_mprj[69] ;
1034 wire \la_data_in_mprj[6] ;
1035 wire \la_data_in_mprj[70] ;
1036 wire \la_data_in_mprj[71] ;
1037 wire \la_data_in_mprj[72] ;
1038 wire \la_data_in_mprj[73] ;
1039 wire \la_data_in_mprj[74] ;
1040 wire \la_data_in_mprj[75] ;
1041 wire \la_data_in_mprj[76] ;
1042 wire \la_data_in_mprj[77] ;
1043 wire \la_data_in_mprj[78] ;
1044 wire \la_data_in_mprj[79] ;
1045 wire \la_data_in_mprj[7] ;
1046 wire \la_data_in_mprj[80] ;
1047 wire \la_data_in_mprj[81] ;
1048 wire \la_data_in_mprj[82] ;
1049 wire \la_data_in_mprj[83] ;
1050 wire \la_data_in_mprj[84] ;
1051 wire \la_data_in_mprj[85] ;
1052 wire \la_data_in_mprj[86] ;
1053 wire \la_data_in_mprj[87] ;
1054 wire \la_data_in_mprj[88] ;
1055 wire \la_data_in_mprj[89] ;
1056 wire \la_data_in_mprj[8] ;
1057 wire \la_data_in_mprj[90] ;
1058 wire \la_data_in_mprj[91] ;
1059 wire \la_data_in_mprj[92] ;
1060 wire \la_data_in_mprj[93] ;
1061 wire \la_data_in_mprj[94] ;
1062 wire \la_data_in_mprj[95] ;
1063 wire \la_data_in_mprj[96] ;
1064 wire \la_data_in_mprj[97] ;
1065 wire \la_data_in_mprj[98] ;
1066 wire \la_data_in_mprj[99] ;
1067 wire \la_data_in_mprj[9] ;
1068 wire \la_data_in_user[0] ;
1069 wire \la_data_in_user[100] ;
1070 wire \la_data_in_user[101] ;
1071 wire \la_data_in_user[102] ;
1072 wire \la_data_in_user[103] ;
1073 wire \la_data_in_user[104] ;
1074 wire \la_data_in_user[105] ;
1075 wire \la_data_in_user[106] ;
1076 wire \la_data_in_user[107] ;
1077 wire \la_data_in_user[108] ;
1078 wire \la_data_in_user[109] ;
1079 wire \la_data_in_user[10] ;
1080 wire \la_data_in_user[110] ;
1081 wire \la_data_in_user[111] ;
1082 wire \la_data_in_user[112] ;
1083 wire \la_data_in_user[113] ;
1084 wire \la_data_in_user[114] ;
1085 wire \la_data_in_user[115] ;
1086 wire \la_data_in_user[116] ;
1087 wire \la_data_in_user[117] ;
1088 wire \la_data_in_user[118] ;
1089 wire \la_data_in_user[119] ;
1090 wire \la_data_in_user[11] ;
1091 wire \la_data_in_user[120] ;
1092 wire \la_data_in_user[121] ;
1093 wire \la_data_in_user[122] ;
1094 wire \la_data_in_user[123] ;
1095 wire \la_data_in_user[124] ;
1096 wire \la_data_in_user[125] ;
1097 wire \la_data_in_user[126] ;
1098 wire \la_data_in_user[127] ;
1099 wire \la_data_in_user[12] ;
1100 wire \la_data_in_user[13] ;
1101 wire \la_data_in_user[14] ;
1102 wire \la_data_in_user[15] ;
1103 wire \la_data_in_user[16] ;
1104 wire \la_data_in_user[17] ;
1105 wire \la_data_in_user[18] ;
1106 wire \la_data_in_user[19] ;
1107 wire \la_data_in_user[1] ;
1108 wire \la_data_in_user[20] ;
1109 wire \la_data_in_user[21] ;
1110 wire \la_data_in_user[22] ;
1111 wire \la_data_in_user[23] ;
1112 wire \la_data_in_user[24] ;
1113 wire \la_data_in_user[25] ;
1114 wire \la_data_in_user[26] ;
1115 wire \la_data_in_user[27] ;
1116 wire \la_data_in_user[28] ;
1117 wire \la_data_in_user[29] ;
1118 wire \la_data_in_user[2] ;
1119 wire \la_data_in_user[30] ;
1120 wire \la_data_in_user[31] ;
1121 wire \la_data_in_user[32] ;
1122 wire \la_data_in_user[33] ;
1123 wire \la_data_in_user[34] ;
1124 wire \la_data_in_user[35] ;
1125 wire \la_data_in_user[36] ;
1126 wire \la_data_in_user[37] ;
1127 wire \la_data_in_user[38] ;
1128 wire \la_data_in_user[39] ;
1129 wire \la_data_in_user[3] ;
1130 wire \la_data_in_user[40] ;
1131 wire \la_data_in_user[41] ;
1132 wire \la_data_in_user[42] ;
1133 wire \la_data_in_user[43] ;
1134 wire \la_data_in_user[44] ;
1135 wire \la_data_in_user[45] ;
1136 wire \la_data_in_user[46] ;
1137 wire \la_data_in_user[47] ;
1138 wire \la_data_in_user[48] ;
1139 wire \la_data_in_user[49] ;
1140 wire \la_data_in_user[4] ;
1141 wire \la_data_in_user[50] ;
1142 wire \la_data_in_user[51] ;
1143 wire \la_data_in_user[52] ;
1144 wire \la_data_in_user[53] ;
1145 wire \la_data_in_user[54] ;
1146 wire \la_data_in_user[55] ;
1147 wire \la_data_in_user[56] ;
1148 wire \la_data_in_user[57] ;
1149 wire \la_data_in_user[58] ;
1150 wire \la_data_in_user[59] ;
1151 wire \la_data_in_user[5] ;
1152 wire \la_data_in_user[60] ;
1153 wire \la_data_in_user[61] ;
1154 wire \la_data_in_user[62] ;
1155 wire \la_data_in_user[63] ;
1156 wire \la_data_in_user[64] ;
1157 wire \la_data_in_user[65] ;
1158 wire \la_data_in_user[66] ;
1159 wire \la_data_in_user[67] ;
1160 wire \la_data_in_user[68] ;
1161 wire \la_data_in_user[69] ;
1162 wire \la_data_in_user[6] ;
1163 wire \la_data_in_user[70] ;
1164 wire \la_data_in_user[71] ;
1165 wire \la_data_in_user[72] ;
1166 wire \la_data_in_user[73] ;
1167 wire \la_data_in_user[74] ;
1168 wire \la_data_in_user[75] ;
1169 wire \la_data_in_user[76] ;
1170 wire \la_data_in_user[77] ;
1171 wire \la_data_in_user[78] ;
1172 wire \la_data_in_user[79] ;
1173 wire \la_data_in_user[7] ;
1174 wire \la_data_in_user[80] ;
1175 wire \la_data_in_user[81] ;
1176 wire \la_data_in_user[82] ;
1177 wire \la_data_in_user[83] ;
1178 wire \la_data_in_user[84] ;
1179 wire \la_data_in_user[85] ;
1180 wire \la_data_in_user[86] ;
1181 wire \la_data_in_user[87] ;
1182 wire \la_data_in_user[88] ;
1183 wire \la_data_in_user[89] ;
1184 wire \la_data_in_user[8] ;
1185 wire \la_data_in_user[90] ;
1186 wire \la_data_in_user[91] ;
1187 wire \la_data_in_user[92] ;
1188 wire \la_data_in_user[93] ;
1189 wire \la_data_in_user[94] ;
1190 wire \la_data_in_user[95] ;
1191 wire \la_data_in_user[96] ;
1192 wire \la_data_in_user[97] ;
1193 wire \la_data_in_user[98] ;
1194 wire \la_data_in_user[99] ;
1195 wire \la_data_in_user[9] ;
1196 wire \la_data_out_mprj[0] ;
1197 wire \la_data_out_mprj[100] ;
1198 wire \la_data_out_mprj[101] ;
1199 wire \la_data_out_mprj[102] ;
1200 wire \la_data_out_mprj[103] ;
1201 wire \la_data_out_mprj[104] ;
1202 wire \la_data_out_mprj[105] ;
1203 wire \la_data_out_mprj[106] ;
1204 wire \la_data_out_mprj[107] ;
1205 wire \la_data_out_mprj[108] ;
1206 wire \la_data_out_mprj[109] ;
1207 wire \la_data_out_mprj[10] ;
1208 wire \la_data_out_mprj[110] ;
1209 wire \la_data_out_mprj[111] ;
1210 wire \la_data_out_mprj[112] ;
1211 wire \la_data_out_mprj[113] ;
1212 wire \la_data_out_mprj[114] ;
1213 wire \la_data_out_mprj[115] ;
1214 wire \la_data_out_mprj[116] ;
1215 wire \la_data_out_mprj[117] ;
1216 wire \la_data_out_mprj[118] ;
1217 wire \la_data_out_mprj[119] ;
1218 wire \la_data_out_mprj[11] ;
1219 wire \la_data_out_mprj[120] ;
1220 wire \la_data_out_mprj[121] ;
1221 wire \la_data_out_mprj[122] ;
1222 wire \la_data_out_mprj[123] ;
1223 wire \la_data_out_mprj[124] ;
1224 wire \la_data_out_mprj[125] ;
1225 wire \la_data_out_mprj[126] ;
1226 wire \la_data_out_mprj[127] ;
1227 wire \la_data_out_mprj[12] ;
1228 wire \la_data_out_mprj[13] ;
1229 wire \la_data_out_mprj[14] ;
1230 wire \la_data_out_mprj[15] ;
1231 wire \la_data_out_mprj[16] ;
1232 wire \la_data_out_mprj[17] ;
1233 wire \la_data_out_mprj[18] ;
1234 wire \la_data_out_mprj[19] ;
1235 wire \la_data_out_mprj[1] ;
1236 wire \la_data_out_mprj[20] ;
1237 wire \la_data_out_mprj[21] ;
1238 wire \la_data_out_mprj[22] ;
1239 wire \la_data_out_mprj[23] ;
1240 wire \la_data_out_mprj[24] ;
1241 wire \la_data_out_mprj[25] ;
1242 wire \la_data_out_mprj[26] ;
1243 wire \la_data_out_mprj[27] ;
1244 wire \la_data_out_mprj[28] ;
1245 wire \la_data_out_mprj[29] ;
1246 wire \la_data_out_mprj[2] ;
1247 wire \la_data_out_mprj[30] ;
1248 wire \la_data_out_mprj[31] ;
1249 wire \la_data_out_mprj[32] ;
1250 wire \la_data_out_mprj[33] ;
1251 wire \la_data_out_mprj[34] ;
1252 wire \la_data_out_mprj[35] ;
1253 wire \la_data_out_mprj[36] ;
1254 wire \la_data_out_mprj[37] ;
1255 wire \la_data_out_mprj[38] ;
1256 wire \la_data_out_mprj[39] ;
1257 wire \la_data_out_mprj[3] ;
1258 wire \la_data_out_mprj[40] ;
1259 wire \la_data_out_mprj[41] ;
1260 wire \la_data_out_mprj[42] ;
1261 wire \la_data_out_mprj[43] ;
1262 wire \la_data_out_mprj[44] ;
1263 wire \la_data_out_mprj[45] ;
1264 wire \la_data_out_mprj[46] ;
1265 wire \la_data_out_mprj[47] ;
1266 wire \la_data_out_mprj[48] ;
1267 wire \la_data_out_mprj[49] ;
1268 wire \la_data_out_mprj[4] ;
1269 wire \la_data_out_mprj[50] ;
1270 wire \la_data_out_mprj[51] ;
1271 wire \la_data_out_mprj[52] ;
1272 wire \la_data_out_mprj[53] ;
1273 wire \la_data_out_mprj[54] ;
1274 wire \la_data_out_mprj[55] ;
1275 wire \la_data_out_mprj[56] ;
1276 wire \la_data_out_mprj[57] ;
1277 wire \la_data_out_mprj[58] ;
1278 wire \la_data_out_mprj[59] ;
1279 wire \la_data_out_mprj[5] ;
1280 wire \la_data_out_mprj[60] ;
1281 wire \la_data_out_mprj[61] ;
1282 wire \la_data_out_mprj[62] ;
1283 wire \la_data_out_mprj[63] ;
1284 wire \la_data_out_mprj[64] ;
1285 wire \la_data_out_mprj[65] ;
1286 wire \la_data_out_mprj[66] ;
1287 wire \la_data_out_mprj[67] ;
1288 wire \la_data_out_mprj[68] ;
1289 wire \la_data_out_mprj[69] ;
1290 wire \la_data_out_mprj[6] ;
1291 wire \la_data_out_mprj[70] ;
1292 wire \la_data_out_mprj[71] ;
1293 wire \la_data_out_mprj[72] ;
1294 wire \la_data_out_mprj[73] ;
1295 wire \la_data_out_mprj[74] ;
1296 wire \la_data_out_mprj[75] ;
1297 wire \la_data_out_mprj[76] ;
1298 wire \la_data_out_mprj[77] ;
1299 wire \la_data_out_mprj[78] ;
1300 wire \la_data_out_mprj[79] ;
1301 wire \la_data_out_mprj[7] ;
1302 wire \la_data_out_mprj[80] ;
1303 wire \la_data_out_mprj[81] ;
1304 wire \la_data_out_mprj[82] ;
1305 wire \la_data_out_mprj[83] ;
1306 wire \la_data_out_mprj[84] ;
1307 wire \la_data_out_mprj[85] ;
1308 wire \la_data_out_mprj[86] ;
1309 wire \la_data_out_mprj[87] ;
1310 wire \la_data_out_mprj[88] ;
1311 wire \la_data_out_mprj[89] ;
1312 wire \la_data_out_mprj[8] ;
1313 wire \la_data_out_mprj[90] ;
1314 wire \la_data_out_mprj[91] ;
1315 wire \la_data_out_mprj[92] ;
1316 wire \la_data_out_mprj[93] ;
1317 wire \la_data_out_mprj[94] ;
1318 wire \la_data_out_mprj[95] ;
1319 wire \la_data_out_mprj[96] ;
1320 wire \la_data_out_mprj[97] ;
1321 wire \la_data_out_mprj[98] ;
1322 wire \la_data_out_mprj[99] ;
1323 wire \la_data_out_mprj[9] ;
1324 wire \la_data_out_user[0] ;
1325 wire \la_data_out_user[100] ;
1326 wire \la_data_out_user[101] ;
1327 wire \la_data_out_user[102] ;
1328 wire \la_data_out_user[103] ;
1329 wire \la_data_out_user[104] ;
1330 wire \la_data_out_user[105] ;
1331 wire \la_data_out_user[106] ;
1332 wire \la_data_out_user[107] ;
1333 wire \la_data_out_user[108] ;
1334 wire \la_data_out_user[109] ;
1335 wire \la_data_out_user[10] ;
1336 wire \la_data_out_user[110] ;
1337 wire \la_data_out_user[111] ;
1338 wire \la_data_out_user[112] ;
1339 wire \la_data_out_user[113] ;
1340 wire \la_data_out_user[114] ;
1341 wire \la_data_out_user[115] ;
1342 wire \la_data_out_user[116] ;
1343 wire \la_data_out_user[117] ;
1344 wire \la_data_out_user[118] ;
1345 wire \la_data_out_user[119] ;
1346 wire \la_data_out_user[11] ;
1347 wire \la_data_out_user[120] ;
1348 wire \la_data_out_user[121] ;
1349 wire \la_data_out_user[122] ;
1350 wire \la_data_out_user[123] ;
1351 wire \la_data_out_user[124] ;
1352 wire \la_data_out_user[125] ;
1353 wire \la_data_out_user[126] ;
1354 wire \la_data_out_user[127] ;
1355 wire \la_data_out_user[12] ;
1356 wire \la_data_out_user[13] ;
1357 wire \la_data_out_user[14] ;
1358 wire \la_data_out_user[15] ;
1359 wire \la_data_out_user[16] ;
1360 wire \la_data_out_user[17] ;
1361 wire \la_data_out_user[18] ;
1362 wire \la_data_out_user[19] ;
1363 wire \la_data_out_user[1] ;
1364 wire \la_data_out_user[20] ;
1365 wire \la_data_out_user[21] ;
1366 wire \la_data_out_user[22] ;
1367 wire \la_data_out_user[23] ;
1368 wire \la_data_out_user[24] ;
1369 wire \la_data_out_user[25] ;
1370 wire \la_data_out_user[26] ;
1371 wire \la_data_out_user[27] ;
1372 wire \la_data_out_user[28] ;
1373 wire \la_data_out_user[29] ;
1374 wire \la_data_out_user[2] ;
1375 wire \la_data_out_user[30] ;
1376 wire \la_data_out_user[31] ;
1377 wire \la_data_out_user[32] ;
1378 wire \la_data_out_user[33] ;
1379 wire \la_data_out_user[34] ;
1380 wire \la_data_out_user[35] ;
1381 wire \la_data_out_user[36] ;
1382 wire \la_data_out_user[37] ;
1383 wire \la_data_out_user[38] ;
1384 wire \la_data_out_user[39] ;
1385 wire \la_data_out_user[3] ;
1386 wire \la_data_out_user[40] ;
1387 wire \la_data_out_user[41] ;
1388 wire \la_data_out_user[42] ;
1389 wire \la_data_out_user[43] ;
1390 wire \la_data_out_user[44] ;
1391 wire \la_data_out_user[45] ;
1392 wire \la_data_out_user[46] ;
1393 wire \la_data_out_user[47] ;
1394 wire \la_data_out_user[48] ;
1395 wire \la_data_out_user[49] ;
1396 wire \la_data_out_user[4] ;
1397 wire \la_data_out_user[50] ;
1398 wire \la_data_out_user[51] ;
1399 wire \la_data_out_user[52] ;
1400 wire \la_data_out_user[53] ;
1401 wire \la_data_out_user[54] ;
1402 wire \la_data_out_user[55] ;
1403 wire \la_data_out_user[56] ;
1404 wire \la_data_out_user[57] ;
1405 wire \la_data_out_user[58] ;
1406 wire \la_data_out_user[59] ;
1407 wire \la_data_out_user[5] ;
1408 wire \la_data_out_user[60] ;
1409 wire \la_data_out_user[61] ;
1410 wire \la_data_out_user[62] ;
1411 wire \la_data_out_user[63] ;
1412 wire \la_data_out_user[64] ;
1413 wire \la_data_out_user[65] ;
1414 wire \la_data_out_user[66] ;
1415 wire \la_data_out_user[67] ;
1416 wire \la_data_out_user[68] ;
1417 wire \la_data_out_user[69] ;
1418 wire \la_data_out_user[6] ;
1419 wire \la_data_out_user[70] ;
1420 wire \la_data_out_user[71] ;
1421 wire \la_data_out_user[72] ;
1422 wire \la_data_out_user[73] ;
1423 wire \la_data_out_user[74] ;
1424 wire \la_data_out_user[75] ;
1425 wire \la_data_out_user[76] ;
1426 wire \la_data_out_user[77] ;
1427 wire \la_data_out_user[78] ;
1428 wire \la_data_out_user[79] ;
1429 wire \la_data_out_user[7] ;
1430 wire \la_data_out_user[80] ;
1431 wire \la_data_out_user[81] ;
1432 wire \la_data_out_user[82] ;
1433 wire \la_data_out_user[83] ;
1434 wire \la_data_out_user[84] ;
1435 wire \la_data_out_user[85] ;
1436 wire \la_data_out_user[86] ;
1437 wire \la_data_out_user[87] ;
1438 wire \la_data_out_user[88] ;
1439 wire \la_data_out_user[89] ;
1440 wire \la_data_out_user[8] ;
1441 wire \la_data_out_user[90] ;
1442 wire \la_data_out_user[91] ;
1443 wire \la_data_out_user[92] ;
1444 wire \la_data_out_user[93] ;
1445 wire \la_data_out_user[94] ;
1446 wire \la_data_out_user[95] ;
1447 wire \la_data_out_user[96] ;
1448 wire \la_data_out_user[97] ;
1449 wire \la_data_out_user[98] ;
1450 wire \la_data_out_user[99] ;
1451 wire \la_data_out_user[9] ;
1452 wire \la_iena_mprj[0] ;
1453 wire \la_iena_mprj[100] ;
1454 wire \la_iena_mprj[101] ;
1455 wire \la_iena_mprj[102] ;
1456 wire \la_iena_mprj[103] ;
1457 wire \la_iena_mprj[104] ;
1458 wire \la_iena_mprj[105] ;
1459 wire \la_iena_mprj[106] ;
1460 wire \la_iena_mprj[107] ;
1461 wire \la_iena_mprj[108] ;
1462 wire \la_iena_mprj[109] ;
1463 wire \la_iena_mprj[10] ;
1464 wire \la_iena_mprj[110] ;
1465 wire \la_iena_mprj[111] ;
1466 wire \la_iena_mprj[112] ;
1467 wire \la_iena_mprj[113] ;
1468 wire \la_iena_mprj[114] ;
1469 wire \la_iena_mprj[115] ;
1470 wire \la_iena_mprj[116] ;
1471 wire \la_iena_mprj[117] ;
1472 wire \la_iena_mprj[118] ;
1473 wire \la_iena_mprj[119] ;
1474 wire \la_iena_mprj[11] ;
1475 wire \la_iena_mprj[120] ;
1476 wire \la_iena_mprj[121] ;
1477 wire \la_iena_mprj[122] ;
1478 wire \la_iena_mprj[123] ;
1479 wire \la_iena_mprj[124] ;
1480 wire \la_iena_mprj[125] ;
1481 wire \la_iena_mprj[126] ;
1482 wire \la_iena_mprj[127] ;
1483 wire \la_iena_mprj[12] ;
1484 wire \la_iena_mprj[13] ;
1485 wire \la_iena_mprj[14] ;
1486 wire \la_iena_mprj[15] ;
1487 wire \la_iena_mprj[16] ;
1488 wire \la_iena_mprj[17] ;
1489 wire \la_iena_mprj[18] ;
1490 wire \la_iena_mprj[19] ;
1491 wire \la_iena_mprj[1] ;
1492 wire \la_iena_mprj[20] ;
1493 wire \la_iena_mprj[21] ;
1494 wire \la_iena_mprj[22] ;
1495 wire \la_iena_mprj[23] ;
1496 wire \la_iena_mprj[24] ;
1497 wire \la_iena_mprj[25] ;
1498 wire \la_iena_mprj[26] ;
1499 wire \la_iena_mprj[27] ;
1500 wire \la_iena_mprj[28] ;
1501 wire \la_iena_mprj[29] ;
1502 wire \la_iena_mprj[2] ;
1503 wire \la_iena_mprj[30] ;
1504 wire \la_iena_mprj[31] ;
1505 wire \la_iena_mprj[32] ;
1506 wire \la_iena_mprj[33] ;
1507 wire \la_iena_mprj[34] ;
1508 wire \la_iena_mprj[35] ;
1509 wire \la_iena_mprj[36] ;
1510 wire \la_iena_mprj[37] ;
1511 wire \la_iena_mprj[38] ;
1512 wire \la_iena_mprj[39] ;
1513 wire \la_iena_mprj[3] ;
1514 wire \la_iena_mprj[40] ;
1515 wire \la_iena_mprj[41] ;
1516 wire \la_iena_mprj[42] ;
1517 wire \la_iena_mprj[43] ;
1518 wire \la_iena_mprj[44] ;
1519 wire \la_iena_mprj[45] ;
1520 wire \la_iena_mprj[46] ;
1521 wire \la_iena_mprj[47] ;
1522 wire \la_iena_mprj[48] ;
1523 wire \la_iena_mprj[49] ;
1524 wire \la_iena_mprj[4] ;
1525 wire \la_iena_mprj[50] ;
1526 wire \la_iena_mprj[51] ;
1527 wire \la_iena_mprj[52] ;
1528 wire \la_iena_mprj[53] ;
1529 wire \la_iena_mprj[54] ;
1530 wire \la_iena_mprj[55] ;
1531 wire \la_iena_mprj[56] ;
1532 wire \la_iena_mprj[57] ;
1533 wire \la_iena_mprj[58] ;
1534 wire \la_iena_mprj[59] ;
1535 wire \la_iena_mprj[5] ;
1536 wire \la_iena_mprj[60] ;
1537 wire \la_iena_mprj[61] ;
1538 wire \la_iena_mprj[62] ;
1539 wire \la_iena_mprj[63] ;
1540 wire \la_iena_mprj[64] ;
1541 wire \la_iena_mprj[65] ;
1542 wire \la_iena_mprj[66] ;
1543 wire \la_iena_mprj[67] ;
1544 wire \la_iena_mprj[68] ;
1545 wire \la_iena_mprj[69] ;
1546 wire \la_iena_mprj[6] ;
1547 wire \la_iena_mprj[70] ;
1548 wire \la_iena_mprj[71] ;
1549 wire \la_iena_mprj[72] ;
1550 wire \la_iena_mprj[73] ;
1551 wire \la_iena_mprj[74] ;
1552 wire \la_iena_mprj[75] ;
1553 wire \la_iena_mprj[76] ;
1554 wire \la_iena_mprj[77] ;
1555 wire \la_iena_mprj[78] ;
1556 wire \la_iena_mprj[79] ;
1557 wire \la_iena_mprj[7] ;
1558 wire \la_iena_mprj[80] ;
1559 wire \la_iena_mprj[81] ;
1560 wire \la_iena_mprj[82] ;
1561 wire \la_iena_mprj[83] ;
1562 wire \la_iena_mprj[84] ;
1563 wire \la_iena_mprj[85] ;
1564 wire \la_iena_mprj[86] ;
1565 wire \la_iena_mprj[87] ;
1566 wire \la_iena_mprj[88] ;
1567 wire \la_iena_mprj[89] ;
1568 wire \la_iena_mprj[8] ;
1569 wire \la_iena_mprj[90] ;
1570 wire \la_iena_mprj[91] ;
1571 wire \la_iena_mprj[92] ;
1572 wire \la_iena_mprj[93] ;
1573 wire \la_iena_mprj[94] ;
1574 wire \la_iena_mprj[95] ;
1575 wire \la_iena_mprj[96] ;
1576 wire \la_iena_mprj[97] ;
1577 wire \la_iena_mprj[98] ;
1578 wire \la_iena_mprj[99] ;
1579 wire \la_iena_mprj[9] ;
1580 wire \la_oenb_mprj[0] ;
1581 wire \la_oenb_mprj[100] ;
1582 wire \la_oenb_mprj[101] ;
1583 wire \la_oenb_mprj[102] ;
1584 wire \la_oenb_mprj[103] ;
1585 wire \la_oenb_mprj[104] ;
1586 wire \la_oenb_mprj[105] ;
1587 wire \la_oenb_mprj[106] ;
1588 wire \la_oenb_mprj[107] ;
1589 wire \la_oenb_mprj[108] ;
1590 wire \la_oenb_mprj[109] ;
1591 wire \la_oenb_mprj[10] ;
1592 wire \la_oenb_mprj[110] ;
1593 wire \la_oenb_mprj[111] ;
1594 wire \la_oenb_mprj[112] ;
1595 wire \la_oenb_mprj[113] ;
1596 wire \la_oenb_mprj[114] ;
1597 wire \la_oenb_mprj[115] ;
1598 wire \la_oenb_mprj[116] ;
1599 wire \la_oenb_mprj[117] ;
1600 wire \la_oenb_mprj[118] ;
1601 wire \la_oenb_mprj[119] ;
1602 wire \la_oenb_mprj[11] ;
1603 wire \la_oenb_mprj[120] ;
1604 wire \la_oenb_mprj[121] ;
1605 wire \la_oenb_mprj[122] ;
1606 wire \la_oenb_mprj[123] ;
1607 wire \la_oenb_mprj[124] ;
1608 wire \la_oenb_mprj[125] ;
1609 wire \la_oenb_mprj[126] ;
1610 wire \la_oenb_mprj[127] ;
1611 wire \la_oenb_mprj[12] ;
1612 wire \la_oenb_mprj[13] ;
1613 wire \la_oenb_mprj[14] ;
1614 wire \la_oenb_mprj[15] ;
1615 wire \la_oenb_mprj[16] ;
1616 wire \la_oenb_mprj[17] ;
1617 wire \la_oenb_mprj[18] ;
1618 wire \la_oenb_mprj[19] ;
1619 wire \la_oenb_mprj[1] ;
1620 wire \la_oenb_mprj[20] ;
1621 wire \la_oenb_mprj[21] ;
1622 wire \la_oenb_mprj[22] ;
1623 wire \la_oenb_mprj[23] ;
1624 wire \la_oenb_mprj[24] ;
1625 wire \la_oenb_mprj[25] ;
1626 wire \la_oenb_mprj[26] ;
1627 wire \la_oenb_mprj[27] ;
1628 wire \la_oenb_mprj[28] ;
1629 wire \la_oenb_mprj[29] ;
1630 wire \la_oenb_mprj[2] ;
1631 wire \la_oenb_mprj[30] ;
1632 wire \la_oenb_mprj[31] ;
1633 wire \la_oenb_mprj[32] ;
1634 wire \la_oenb_mprj[33] ;
1635 wire \la_oenb_mprj[34] ;
1636 wire \la_oenb_mprj[35] ;
1637 wire \la_oenb_mprj[36] ;
1638 wire \la_oenb_mprj[37] ;
1639 wire \la_oenb_mprj[38] ;
1640 wire \la_oenb_mprj[39] ;
1641 wire \la_oenb_mprj[3] ;
1642 wire \la_oenb_mprj[40] ;
1643 wire \la_oenb_mprj[41] ;
1644 wire \la_oenb_mprj[42] ;
1645 wire \la_oenb_mprj[43] ;
1646 wire \la_oenb_mprj[44] ;
1647 wire \la_oenb_mprj[45] ;
1648 wire \la_oenb_mprj[46] ;
1649 wire \la_oenb_mprj[47] ;
1650 wire \la_oenb_mprj[48] ;
1651 wire \la_oenb_mprj[49] ;
1652 wire \la_oenb_mprj[4] ;
1653 wire \la_oenb_mprj[50] ;
1654 wire \la_oenb_mprj[51] ;
1655 wire \la_oenb_mprj[52] ;
1656 wire \la_oenb_mprj[53] ;
1657 wire \la_oenb_mprj[54] ;
1658 wire \la_oenb_mprj[55] ;
1659 wire \la_oenb_mprj[56] ;
1660 wire \la_oenb_mprj[57] ;
1661 wire \la_oenb_mprj[58] ;
1662 wire \la_oenb_mprj[59] ;
1663 wire \la_oenb_mprj[5] ;
1664 wire \la_oenb_mprj[60] ;
1665 wire \la_oenb_mprj[61] ;
1666 wire \la_oenb_mprj[62] ;
1667 wire \la_oenb_mprj[63] ;
1668 wire \la_oenb_mprj[64] ;
1669 wire \la_oenb_mprj[65] ;
1670 wire \la_oenb_mprj[66] ;
1671 wire \la_oenb_mprj[67] ;
1672 wire \la_oenb_mprj[68] ;
1673 wire \la_oenb_mprj[69] ;
1674 wire \la_oenb_mprj[6] ;
1675 wire \la_oenb_mprj[70] ;
1676 wire \la_oenb_mprj[71] ;
1677 wire \la_oenb_mprj[72] ;
1678 wire \la_oenb_mprj[73] ;
1679 wire \la_oenb_mprj[74] ;
1680 wire \la_oenb_mprj[75] ;
1681 wire \la_oenb_mprj[76] ;
1682 wire \la_oenb_mprj[77] ;
1683 wire \la_oenb_mprj[78] ;
1684 wire \la_oenb_mprj[79] ;
1685 wire \la_oenb_mprj[7] ;
1686 wire \la_oenb_mprj[80] ;
1687 wire \la_oenb_mprj[81] ;
1688 wire \la_oenb_mprj[82] ;
1689 wire \la_oenb_mprj[83] ;
1690 wire \la_oenb_mprj[84] ;
1691 wire \la_oenb_mprj[85] ;
1692 wire \la_oenb_mprj[86] ;
1693 wire \la_oenb_mprj[87] ;
1694 wire \la_oenb_mprj[88] ;
1695 wire \la_oenb_mprj[89] ;
1696 wire \la_oenb_mprj[8] ;
1697 wire \la_oenb_mprj[90] ;
1698 wire \la_oenb_mprj[91] ;
1699 wire \la_oenb_mprj[92] ;
1700 wire \la_oenb_mprj[93] ;
1701 wire \la_oenb_mprj[94] ;
1702 wire \la_oenb_mprj[95] ;
1703 wire \la_oenb_mprj[96] ;
1704 wire \la_oenb_mprj[97] ;
1705 wire \la_oenb_mprj[98] ;
1706 wire \la_oenb_mprj[99] ;
1707 wire \la_oenb_mprj[9] ;
1708 wire \la_oenb_user[0] ;
1709 wire \la_oenb_user[100] ;
1710 wire \la_oenb_user[101] ;
1711 wire \la_oenb_user[102] ;
1712 wire \la_oenb_user[103] ;
1713 wire \la_oenb_user[104] ;
1714 wire \la_oenb_user[105] ;
1715 wire \la_oenb_user[106] ;
1716 wire \la_oenb_user[107] ;
1717 wire \la_oenb_user[108] ;
1718 wire \la_oenb_user[109] ;
1719 wire \la_oenb_user[10] ;
1720 wire \la_oenb_user[110] ;
1721 wire \la_oenb_user[111] ;
1722 wire \la_oenb_user[112] ;
1723 wire \la_oenb_user[113] ;
1724 wire \la_oenb_user[114] ;
1725 wire \la_oenb_user[115] ;
1726 wire \la_oenb_user[116] ;
1727 wire \la_oenb_user[117] ;
1728 wire \la_oenb_user[118] ;
1729 wire \la_oenb_user[119] ;
1730 wire \la_oenb_user[11] ;
1731 wire \la_oenb_user[120] ;
1732 wire \la_oenb_user[121] ;
1733 wire \la_oenb_user[122] ;
1734 wire \la_oenb_user[123] ;
1735 wire \la_oenb_user[124] ;
1736 wire \la_oenb_user[125] ;
1737 wire \la_oenb_user[126] ;
1738 wire \la_oenb_user[127] ;
1739 wire \la_oenb_user[12] ;
1740 wire \la_oenb_user[13] ;
1741 wire \la_oenb_user[14] ;
1742 wire \la_oenb_user[15] ;
1743 wire \la_oenb_user[16] ;
1744 wire \la_oenb_user[17] ;
1745 wire \la_oenb_user[18] ;
1746 wire \la_oenb_user[19] ;
1747 wire \la_oenb_user[1] ;
1748 wire \la_oenb_user[20] ;
1749 wire \la_oenb_user[21] ;
1750 wire \la_oenb_user[22] ;
1751 wire \la_oenb_user[23] ;
1752 wire \la_oenb_user[24] ;
1753 wire \la_oenb_user[25] ;
1754 wire \la_oenb_user[26] ;
1755 wire \la_oenb_user[27] ;
1756 wire \la_oenb_user[28] ;
1757 wire \la_oenb_user[29] ;
1758 wire \la_oenb_user[2] ;
1759 wire \la_oenb_user[30] ;
1760 wire \la_oenb_user[31] ;
1761 wire \la_oenb_user[32] ;
1762 wire \la_oenb_user[33] ;
1763 wire \la_oenb_user[34] ;
1764 wire \la_oenb_user[35] ;
1765 wire \la_oenb_user[36] ;
1766 wire \la_oenb_user[37] ;
1767 wire \la_oenb_user[38] ;
1768 wire \la_oenb_user[39] ;
1769 wire \la_oenb_user[3] ;
1770 wire \la_oenb_user[40] ;
1771 wire \la_oenb_user[41] ;
1772 wire \la_oenb_user[42] ;
1773 wire \la_oenb_user[43] ;
1774 wire \la_oenb_user[44] ;
1775 wire \la_oenb_user[45] ;
1776 wire \la_oenb_user[46] ;
1777 wire \la_oenb_user[47] ;
1778 wire \la_oenb_user[48] ;
1779 wire \la_oenb_user[49] ;
1780 wire \la_oenb_user[4] ;
1781 wire \la_oenb_user[50] ;
1782 wire \la_oenb_user[51] ;
1783 wire \la_oenb_user[52] ;
1784 wire \la_oenb_user[53] ;
1785 wire \la_oenb_user[54] ;
1786 wire \la_oenb_user[55] ;
1787 wire \la_oenb_user[56] ;
1788 wire \la_oenb_user[57] ;
1789 wire \la_oenb_user[58] ;
1790 wire \la_oenb_user[59] ;
1791 wire \la_oenb_user[5] ;
1792 wire \la_oenb_user[60] ;
1793 wire \la_oenb_user[61] ;
1794 wire \la_oenb_user[62] ;
1795 wire \la_oenb_user[63] ;
1796 wire \la_oenb_user[64] ;
1797 wire \la_oenb_user[65] ;
1798 wire \la_oenb_user[66] ;
1799 wire \la_oenb_user[67] ;
1800 wire \la_oenb_user[68] ;
1801 wire \la_oenb_user[69] ;
1802 wire \la_oenb_user[6] ;
1803 wire \la_oenb_user[70] ;
1804 wire \la_oenb_user[71] ;
1805 wire \la_oenb_user[72] ;
1806 wire \la_oenb_user[73] ;
1807 wire \la_oenb_user[74] ;
1808 wire \la_oenb_user[75] ;
1809 wire \la_oenb_user[76] ;
1810 wire \la_oenb_user[77] ;
1811 wire \la_oenb_user[78] ;
1812 wire \la_oenb_user[79] ;
1813 wire \la_oenb_user[7] ;
1814 wire \la_oenb_user[80] ;
1815 wire \la_oenb_user[81] ;
1816 wire \la_oenb_user[82] ;
1817 wire \la_oenb_user[83] ;
1818 wire \la_oenb_user[84] ;
1819 wire \la_oenb_user[85] ;
1820 wire \la_oenb_user[86] ;
1821 wire \la_oenb_user[87] ;
1822 wire \la_oenb_user[88] ;
1823 wire \la_oenb_user[89] ;
1824 wire \la_oenb_user[8] ;
1825 wire \la_oenb_user[90] ;
1826 wire \la_oenb_user[91] ;
1827 wire \la_oenb_user[92] ;
1828 wire \la_oenb_user[93] ;
1829 wire \la_oenb_user[94] ;
1830 wire \la_oenb_user[95] ;
1831 wire \la_oenb_user[96] ;
1832 wire \la_oenb_user[97] ;
1833 wire \la_oenb_user[98] ;
1834 wire \la_oenb_user[99] ;
1835 wire \la_oenb_user[9] ;
1836 wire \mask_rev[0] ;
1837 wire \mask_rev[10] ;
1838 wire \mask_rev[11] ;
1839 wire \mask_rev[12] ;
1840 wire \mask_rev[13] ;
1841 wire \mask_rev[14] ;
1842 wire \mask_rev[15] ;
1843 wire \mask_rev[16] ;
1844 wire \mask_rev[17] ;
1845 wire \mask_rev[18] ;
1846 wire \mask_rev[19] ;
1847 wire \mask_rev[1] ;
1848 wire \mask_rev[20] ;
1849 wire \mask_rev[21] ;
1850 wire \mask_rev[22] ;
1851 wire \mask_rev[23] ;
1852 wire \mask_rev[24] ;
1853 wire \mask_rev[25] ;
1854 wire \mask_rev[26] ;
1855 wire \mask_rev[27] ;
1856 wire \mask_rev[28] ;
1857 wire \mask_rev[29] ;
1858 wire \mask_rev[2] ;
1859 wire \mask_rev[30] ;
1860 wire \mask_rev[31] ;
1861 wire \mask_rev[3] ;
1862 wire \mask_rev[4] ;
1863 wire \mask_rev[5] ;
1864 wire \mask_rev[6] ;
1865 wire \mask_rev[7] ;
1866 wire \mask_rev[8] ;
1867 wire \mask_rev[9] ;
1868 wire \mgmt_io_in[0] ;
1869 wire \mgmt_io_in[10] ;
1870 wire \mgmt_io_in[11] ;
1871 wire \mgmt_io_in[12] ;
1872 wire \mgmt_io_in[13] ;
1873 wire \mgmt_io_in[14] ;
1874 wire \mgmt_io_in[15] ;
1875 wire \mgmt_io_in[16] ;
1876 wire \mgmt_io_in[17] ;
1877 wire \mgmt_io_in[18] ;
1878 wire \mgmt_io_in[19] ;
1879 wire \mgmt_io_in[1] ;
1880 wire \mgmt_io_in[20] ;
1881 wire \mgmt_io_in[21] ;
1882 wire \mgmt_io_in[22] ;
1883 wire \mgmt_io_in[23] ;
1884 wire \mgmt_io_in[24] ;
1885 wire \mgmt_io_in[25] ;
1886 wire \mgmt_io_in[26] ;
1887 wire \mgmt_io_in[27] ;
1888 wire \mgmt_io_in[28] ;
1889 wire \mgmt_io_in[29] ;
1890 wire \mgmt_io_in[2] ;
1891 wire \mgmt_io_in[30] ;
1892 wire \mgmt_io_in[31] ;
1893 wire \mgmt_io_in[32] ;
1894 wire \mgmt_io_in[33] ;
1895 wire \mgmt_io_in[34] ;
1896 wire \mgmt_io_in[35] ;
1897 wire \mgmt_io_in[36] ;
1898 wire \mgmt_io_in[37] ;
1899 wire \mgmt_io_in[3] ;
1900 wire \mgmt_io_in[4] ;
1901 wire \mgmt_io_in[5] ;
1902 wire \mgmt_io_in[6] ;
1903 wire \mgmt_io_in[7] ;
1904 wire \mgmt_io_in[8] ;
1905 wire \mgmt_io_in[9] ;
1906 wire \mgmt_io_nc[0] ;
1907 wire \mgmt_io_nc[10] ;
1908 wire \mgmt_io_nc[11] ;
1909 wire \mgmt_io_nc[12] ;
1910 wire \mgmt_io_nc[13] ;
1911 wire \mgmt_io_nc[14] ;
1912 wire \mgmt_io_nc[15] ;
1913 wire \mgmt_io_nc[16] ;
1914 wire \mgmt_io_nc[17] ;
1915 wire \mgmt_io_nc[18] ;
1916 wire \mgmt_io_nc[19] ;
1917 wire \mgmt_io_nc[1] ;
1918 wire \mgmt_io_nc[20] ;
1919 wire \mgmt_io_nc[21] ;
1920 wire \mgmt_io_nc[22] ;
1921 wire \mgmt_io_nc[23] ;
1922 wire \mgmt_io_nc[24] ;
1923 wire \mgmt_io_nc[25] ;
1924 wire \mgmt_io_nc[26] ;
1925 wire \mgmt_io_nc[27] ;
1926 wire \mgmt_io_nc[28] ;
1927 wire \mgmt_io_nc[29] ;
1928 wire \mgmt_io_nc[2] ;
1929 wire \mgmt_io_nc[30] ;
1930 wire \mgmt_io_nc[31] ;
1931 wire \mgmt_io_nc[32] ;
1932 wire \mgmt_io_nc[33] ;
1933 wire \mgmt_io_nc[3] ;
1934 wire \mgmt_io_nc[4] ;
1935 wire \mgmt_io_nc[5] ;
1936 wire \mgmt_io_nc[6] ;
1937 wire \mgmt_io_nc[7] ;
1938 wire \mgmt_io_nc[8] ;
1939 wire \mgmt_io_nc[9] ;
1940 wire \mgmt_io_oeb[0] ;
1941 wire \mgmt_io_oeb[1] ;
1942 wire \mgmt_io_oeb[2] ;
1943 wire \mgmt_io_oeb[3] ;
1944 wire \mgmt_io_oeb[4] ;
1945 wire \mgmt_io_out[0] ;
1946 wire \mgmt_io_out[1] ;
1947 wire \mgmt_io_out[2] ;
1948 wire \mgmt_io_out[3] ;
1949 wire \mgmt_io_out[4] ;
1950 wire mprj2_vcc_pwrgood;
1951 wire mprj2_vdd_pwrgood;
1952 wire mprj_ack_i_core;
1953 wire mprj_ack_i_user;
1954 wire \mprj_adr_o_core[0] ;
1955 wire \mprj_adr_o_core[10] ;
1956 wire \mprj_adr_o_core[11] ;
1957 wire \mprj_adr_o_core[12] ;
1958 wire \mprj_adr_o_core[13] ;
1959 wire \mprj_adr_o_core[14] ;
1960 wire \mprj_adr_o_core[15] ;
1961 wire \mprj_adr_o_core[16] ;
1962 wire \mprj_adr_o_core[17] ;
1963 wire \mprj_adr_o_core[18] ;
1964 wire \mprj_adr_o_core[19] ;
1965 wire \mprj_adr_o_core[1] ;
1966 wire \mprj_adr_o_core[20] ;
1967 wire \mprj_adr_o_core[21] ;
1968 wire \mprj_adr_o_core[22] ;
1969 wire \mprj_adr_o_core[23] ;
1970 wire \mprj_adr_o_core[24] ;
1971 wire \mprj_adr_o_core[25] ;
1972 wire \mprj_adr_o_core[26] ;
1973 wire \mprj_adr_o_core[27] ;
1974 wire \mprj_adr_o_core[28] ;
1975 wire \mprj_adr_o_core[29] ;
1976 wire \mprj_adr_o_core[2] ;
1977 wire \mprj_adr_o_core[30] ;
1978 wire \mprj_adr_o_core[31] ;
1979 wire \mprj_adr_o_core[3] ;
1980 wire \mprj_adr_o_core[4] ;
1981 wire \mprj_adr_o_core[5] ;
1982 wire \mprj_adr_o_core[6] ;
1983 wire \mprj_adr_o_core[7] ;
1984 wire \mprj_adr_o_core[8] ;
1985 wire \mprj_adr_o_core[9] ;
1986 wire \mprj_adr_o_user[0] ;
1987 wire \mprj_adr_o_user[10] ;
1988 wire \mprj_adr_o_user[11] ;
1989 wire \mprj_adr_o_user[12] ;
1990 wire \mprj_adr_o_user[13] ;
1991 wire \mprj_adr_o_user[14] ;
1992 wire \mprj_adr_o_user[15] ;
1993 wire \mprj_adr_o_user[16] ;
1994 wire \mprj_adr_o_user[17] ;
1995 wire \mprj_adr_o_user[18] ;
1996 wire \mprj_adr_o_user[19] ;
1997 wire \mprj_adr_o_user[1] ;
1998 wire \mprj_adr_o_user[20] ;
1999 wire \mprj_adr_o_user[21] ;
2000 wire \mprj_adr_o_user[22] ;
2001 wire \mprj_adr_o_user[23] ;
2002 wire \mprj_adr_o_user[24] ;
2003 wire \mprj_adr_o_user[25] ;
2004 wire \mprj_adr_o_user[26] ;
2005 wire \mprj_adr_o_user[27] ;
2006 wire \mprj_adr_o_user[28] ;
2007 wire \mprj_adr_o_user[29] ;
2008 wire \mprj_adr_o_user[2] ;
2009 wire \mprj_adr_o_user[30] ;
2010 wire \mprj_adr_o_user[31] ;
2011 wire \mprj_adr_o_user[3] ;
2012 wire \mprj_adr_o_user[4] ;
2013 wire \mprj_adr_o_user[5] ;
2014 wire \mprj_adr_o_user[6] ;
2015 wire \mprj_adr_o_user[7] ;
2016 wire \mprj_adr_o_user[8] ;
2017 wire \mprj_adr_o_user[9] ;
2018 wire mprj_clock;
2019 wire mprj_clock2;
2020 wire mprj_cyc_o_core;
2021 wire mprj_cyc_o_user;
2022 wire \mprj_dat_i_core[0] ;
2023 wire \mprj_dat_i_core[10] ;
2024 wire \mprj_dat_i_core[11] ;
2025 wire \mprj_dat_i_core[12] ;
2026 wire \mprj_dat_i_core[13] ;
2027 wire \mprj_dat_i_core[14] ;
2028 wire \mprj_dat_i_core[15] ;
2029 wire \mprj_dat_i_core[16] ;
2030 wire \mprj_dat_i_core[17] ;
2031 wire \mprj_dat_i_core[18] ;
2032 wire \mprj_dat_i_core[19] ;
2033 wire \mprj_dat_i_core[1] ;
2034 wire \mprj_dat_i_core[20] ;
2035 wire \mprj_dat_i_core[21] ;
2036 wire \mprj_dat_i_core[22] ;
2037 wire \mprj_dat_i_core[23] ;
2038 wire \mprj_dat_i_core[24] ;
2039 wire \mprj_dat_i_core[25] ;
2040 wire \mprj_dat_i_core[26] ;
2041 wire \mprj_dat_i_core[27] ;
2042 wire \mprj_dat_i_core[28] ;
2043 wire \mprj_dat_i_core[29] ;
2044 wire \mprj_dat_i_core[2] ;
2045 wire \mprj_dat_i_core[30] ;
2046 wire \mprj_dat_i_core[31] ;
2047 wire \mprj_dat_i_core[3] ;
2048 wire \mprj_dat_i_core[4] ;
2049 wire \mprj_dat_i_core[5] ;
2050 wire \mprj_dat_i_core[6] ;
2051 wire \mprj_dat_i_core[7] ;
2052 wire \mprj_dat_i_core[8] ;
2053 wire \mprj_dat_i_core[9] ;
2054 wire \mprj_dat_i_user[0] ;
2055 wire \mprj_dat_i_user[10] ;
2056 wire \mprj_dat_i_user[11] ;
2057 wire \mprj_dat_i_user[12] ;
2058 wire \mprj_dat_i_user[13] ;
2059 wire \mprj_dat_i_user[14] ;
2060 wire \mprj_dat_i_user[15] ;
2061 wire \mprj_dat_i_user[16] ;
2062 wire \mprj_dat_i_user[17] ;
2063 wire \mprj_dat_i_user[18] ;
2064 wire \mprj_dat_i_user[19] ;
2065 wire \mprj_dat_i_user[1] ;
2066 wire \mprj_dat_i_user[20] ;
2067 wire \mprj_dat_i_user[21] ;
2068 wire \mprj_dat_i_user[22] ;
2069 wire \mprj_dat_i_user[23] ;
2070 wire \mprj_dat_i_user[24] ;
2071 wire \mprj_dat_i_user[25] ;
2072 wire \mprj_dat_i_user[26] ;
2073 wire \mprj_dat_i_user[27] ;
2074 wire \mprj_dat_i_user[28] ;
2075 wire \mprj_dat_i_user[29] ;
2076 wire \mprj_dat_i_user[2] ;
2077 wire \mprj_dat_i_user[30] ;
2078 wire \mprj_dat_i_user[31] ;
2079 wire \mprj_dat_i_user[3] ;
2080 wire \mprj_dat_i_user[4] ;
2081 wire \mprj_dat_i_user[5] ;
2082 wire \mprj_dat_i_user[6] ;
2083 wire \mprj_dat_i_user[7] ;
2084 wire \mprj_dat_i_user[8] ;
2085 wire \mprj_dat_i_user[9] ;
2086 wire \mprj_dat_o_core[0] ;
2087 wire \mprj_dat_o_core[10] ;
2088 wire \mprj_dat_o_core[11] ;
2089 wire \mprj_dat_o_core[12] ;
2090 wire \mprj_dat_o_core[13] ;
2091 wire \mprj_dat_o_core[14] ;
2092 wire \mprj_dat_o_core[15] ;
2093 wire \mprj_dat_o_core[16] ;
2094 wire \mprj_dat_o_core[17] ;
2095 wire \mprj_dat_o_core[18] ;
2096 wire \mprj_dat_o_core[19] ;
2097 wire \mprj_dat_o_core[1] ;
2098 wire \mprj_dat_o_core[20] ;
2099 wire \mprj_dat_o_core[21] ;
2100 wire \mprj_dat_o_core[22] ;
2101 wire \mprj_dat_o_core[23] ;
2102 wire \mprj_dat_o_core[24] ;
2103 wire \mprj_dat_o_core[25] ;
2104 wire \mprj_dat_o_core[26] ;
2105 wire \mprj_dat_o_core[27] ;
2106 wire \mprj_dat_o_core[28] ;
2107 wire \mprj_dat_o_core[29] ;
2108 wire \mprj_dat_o_core[2] ;
2109 wire \mprj_dat_o_core[30] ;
2110 wire \mprj_dat_o_core[31] ;
2111 wire \mprj_dat_o_core[3] ;
2112 wire \mprj_dat_o_core[4] ;
2113 wire \mprj_dat_o_core[5] ;
2114 wire \mprj_dat_o_core[6] ;
2115 wire \mprj_dat_o_core[7] ;
2116 wire \mprj_dat_o_core[8] ;
2117 wire \mprj_dat_o_core[9] ;
2118 wire \mprj_dat_o_user[0] ;
2119 wire \mprj_dat_o_user[10] ;
2120 wire \mprj_dat_o_user[11] ;
2121 wire \mprj_dat_o_user[12] ;
2122 wire \mprj_dat_o_user[13] ;
2123 wire \mprj_dat_o_user[14] ;
2124 wire \mprj_dat_o_user[15] ;
2125 wire \mprj_dat_o_user[16] ;
2126 wire \mprj_dat_o_user[17] ;
2127 wire \mprj_dat_o_user[18] ;
2128 wire \mprj_dat_o_user[19] ;
2129 wire \mprj_dat_o_user[1] ;
2130 wire \mprj_dat_o_user[20] ;
2131 wire \mprj_dat_o_user[21] ;
2132 wire \mprj_dat_o_user[22] ;
2133 wire \mprj_dat_o_user[23] ;
2134 wire \mprj_dat_o_user[24] ;
2135 wire \mprj_dat_o_user[25] ;
2136 wire \mprj_dat_o_user[26] ;
2137 wire \mprj_dat_o_user[27] ;
2138 wire \mprj_dat_o_user[28] ;
2139 wire \mprj_dat_o_user[29] ;
2140 wire \mprj_dat_o_user[2] ;
2141 wire \mprj_dat_o_user[30] ;
2142 wire \mprj_dat_o_user[31] ;
2143 wire \mprj_dat_o_user[3] ;
2144 wire \mprj_dat_o_user[4] ;
2145 wire \mprj_dat_o_user[5] ;
2146 wire \mprj_dat_o_user[6] ;
2147 wire \mprj_dat_o_user[7] ;
2148 wire \mprj_dat_o_user[8] ;
2149 wire \mprj_dat_o_user[9] ;
2150 wire mprj_iena_wb;
2151 inout [37:0] mprj_io;
2152 wire \mprj_io_analog_en[0] ;
2153 wire \mprj_io_analog_en[10] ;
2154 wire \mprj_io_analog_en[11] ;
2155 wire \mprj_io_analog_en[12] ;
2156 wire \mprj_io_analog_en[13] ;
2157 wire \mprj_io_analog_en[14] ;
2158 wire \mprj_io_analog_en[15] ;
2159 wire \mprj_io_analog_en[16] ;
2160 wire \mprj_io_analog_en[17] ;
2161 wire \mprj_io_analog_en[18] ;
2162 wire \mprj_io_analog_en[19] ;
2163 wire \mprj_io_analog_en[1] ;
2164 wire \mprj_io_analog_en[20] ;
2165 wire \mprj_io_analog_en[21] ;
2166 wire \mprj_io_analog_en[22] ;
2167 wire \mprj_io_analog_en[23] ;
2168 wire \mprj_io_analog_en[24] ;
2169 wire \mprj_io_analog_en[25] ;
2170 wire \mprj_io_analog_en[26] ;
2171 wire \mprj_io_analog_en[27] ;
2172 wire \mprj_io_analog_en[28] ;
2173 wire \mprj_io_analog_en[29] ;
2174 wire \mprj_io_analog_en[2] ;
2175 wire \mprj_io_analog_en[30] ;
2176 wire \mprj_io_analog_en[31] ;
2177 wire \mprj_io_analog_en[32] ;
2178 wire \mprj_io_analog_en[33] ;
2179 wire \mprj_io_analog_en[34] ;
2180 wire \mprj_io_analog_en[35] ;
2181 wire \mprj_io_analog_en[36] ;
2182 wire \mprj_io_analog_en[37] ;
2183 wire \mprj_io_analog_en[3] ;
2184 wire \mprj_io_analog_en[4] ;
2185 wire \mprj_io_analog_en[5] ;
2186 wire \mprj_io_analog_en[6] ;
2187 wire \mprj_io_analog_en[7] ;
2188 wire \mprj_io_analog_en[8] ;
2189 wire \mprj_io_analog_en[9] ;
2190 wire \mprj_io_analog_pol[0] ;
2191 wire \mprj_io_analog_pol[10] ;
2192 wire \mprj_io_analog_pol[11] ;
2193 wire \mprj_io_analog_pol[12] ;
2194 wire \mprj_io_analog_pol[13] ;
2195 wire \mprj_io_analog_pol[14] ;
2196 wire \mprj_io_analog_pol[15] ;
2197 wire \mprj_io_analog_pol[16] ;
2198 wire \mprj_io_analog_pol[17] ;
2199 wire \mprj_io_analog_pol[18] ;
2200 wire \mprj_io_analog_pol[19] ;
2201 wire \mprj_io_analog_pol[1] ;
2202 wire \mprj_io_analog_pol[20] ;
2203 wire \mprj_io_analog_pol[21] ;
2204 wire \mprj_io_analog_pol[22] ;
2205 wire \mprj_io_analog_pol[23] ;
2206 wire \mprj_io_analog_pol[24] ;
2207 wire \mprj_io_analog_pol[25] ;
2208 wire \mprj_io_analog_pol[26] ;
2209 wire \mprj_io_analog_pol[27] ;
2210 wire \mprj_io_analog_pol[28] ;
2211 wire \mprj_io_analog_pol[29] ;
2212 wire \mprj_io_analog_pol[2] ;
2213 wire \mprj_io_analog_pol[30] ;
2214 wire \mprj_io_analog_pol[31] ;
2215 wire \mprj_io_analog_pol[32] ;
2216 wire \mprj_io_analog_pol[33] ;
2217 wire \mprj_io_analog_pol[34] ;
2218 wire \mprj_io_analog_pol[35] ;
2219 wire \mprj_io_analog_pol[36] ;
2220 wire \mprj_io_analog_pol[37] ;
2221 wire \mprj_io_analog_pol[3] ;
2222 wire \mprj_io_analog_pol[4] ;
2223 wire \mprj_io_analog_pol[5] ;
2224 wire \mprj_io_analog_pol[6] ;
2225 wire \mprj_io_analog_pol[7] ;
2226 wire \mprj_io_analog_pol[8] ;
2227 wire \mprj_io_analog_pol[9] ;
2228 wire \mprj_io_analog_sel[0] ;
2229 wire \mprj_io_analog_sel[10] ;
2230 wire \mprj_io_analog_sel[11] ;
2231 wire \mprj_io_analog_sel[12] ;
2232 wire \mprj_io_analog_sel[13] ;
2233 wire \mprj_io_analog_sel[14] ;
2234 wire \mprj_io_analog_sel[15] ;
2235 wire \mprj_io_analog_sel[16] ;
2236 wire \mprj_io_analog_sel[17] ;
2237 wire \mprj_io_analog_sel[18] ;
2238 wire \mprj_io_analog_sel[19] ;
2239 wire \mprj_io_analog_sel[1] ;
2240 wire \mprj_io_analog_sel[20] ;
2241 wire \mprj_io_analog_sel[21] ;
2242 wire \mprj_io_analog_sel[22] ;
2243 wire \mprj_io_analog_sel[23] ;
2244 wire \mprj_io_analog_sel[24] ;
2245 wire \mprj_io_analog_sel[25] ;
2246 wire \mprj_io_analog_sel[26] ;
2247 wire \mprj_io_analog_sel[27] ;
2248 wire \mprj_io_analog_sel[28] ;
2249 wire \mprj_io_analog_sel[29] ;
2250 wire \mprj_io_analog_sel[2] ;
2251 wire \mprj_io_analog_sel[30] ;
2252 wire \mprj_io_analog_sel[31] ;
2253 wire \mprj_io_analog_sel[32] ;
2254 wire \mprj_io_analog_sel[33] ;
2255 wire \mprj_io_analog_sel[34] ;
2256 wire \mprj_io_analog_sel[35] ;
2257 wire \mprj_io_analog_sel[36] ;
2258 wire \mprj_io_analog_sel[37] ;
2259 wire \mprj_io_analog_sel[3] ;
2260 wire \mprj_io_analog_sel[4] ;
2261 wire \mprj_io_analog_sel[5] ;
2262 wire \mprj_io_analog_sel[6] ;
2263 wire \mprj_io_analog_sel[7] ;
2264 wire \mprj_io_analog_sel[8] ;
2265 wire \mprj_io_analog_sel[9] ;
2266 wire \mprj_io_dm[0] ;
2267 wire \mprj_io_dm[100] ;
2268 wire \mprj_io_dm[101] ;
2269 wire \mprj_io_dm[102] ;
2270 wire \mprj_io_dm[103] ;
2271 wire \mprj_io_dm[104] ;
2272 wire \mprj_io_dm[105] ;
2273 wire \mprj_io_dm[106] ;
2274 wire \mprj_io_dm[107] ;
2275 wire \mprj_io_dm[108] ;
2276 wire \mprj_io_dm[109] ;
2277 wire \mprj_io_dm[10] ;
2278 wire \mprj_io_dm[110] ;
2279 wire \mprj_io_dm[111] ;
2280 wire \mprj_io_dm[112] ;
2281 wire \mprj_io_dm[113] ;
2282 wire \mprj_io_dm[11] ;
2283 wire \mprj_io_dm[12] ;
2284 wire \mprj_io_dm[13] ;
2285 wire \mprj_io_dm[14] ;
2286 wire \mprj_io_dm[15] ;
2287 wire \mprj_io_dm[16] ;
2288 wire \mprj_io_dm[17] ;
2289 wire \mprj_io_dm[18] ;
2290 wire \mprj_io_dm[19] ;
2291 wire \mprj_io_dm[1] ;
2292 wire \mprj_io_dm[20] ;
2293 wire \mprj_io_dm[21] ;
2294 wire \mprj_io_dm[22] ;
2295 wire \mprj_io_dm[23] ;
2296 wire \mprj_io_dm[24] ;
2297 wire \mprj_io_dm[25] ;
2298 wire \mprj_io_dm[26] ;
2299 wire \mprj_io_dm[27] ;
2300 wire \mprj_io_dm[28] ;
2301 wire \mprj_io_dm[29] ;
2302 wire \mprj_io_dm[2] ;
2303 wire \mprj_io_dm[30] ;
2304 wire \mprj_io_dm[31] ;
2305 wire \mprj_io_dm[32] ;
2306 wire \mprj_io_dm[33] ;
2307 wire \mprj_io_dm[34] ;
2308 wire \mprj_io_dm[35] ;
2309 wire \mprj_io_dm[36] ;
2310 wire \mprj_io_dm[37] ;
2311 wire \mprj_io_dm[38] ;
2312 wire \mprj_io_dm[39] ;
2313 wire \mprj_io_dm[3] ;
2314 wire \mprj_io_dm[40] ;
2315 wire \mprj_io_dm[41] ;
2316 wire \mprj_io_dm[42] ;
2317 wire \mprj_io_dm[43] ;
2318 wire \mprj_io_dm[44] ;
2319 wire \mprj_io_dm[45] ;
2320 wire \mprj_io_dm[46] ;
2321 wire \mprj_io_dm[47] ;
2322 wire \mprj_io_dm[48] ;
2323 wire \mprj_io_dm[49] ;
2324 wire \mprj_io_dm[4] ;
2325 wire \mprj_io_dm[50] ;
2326 wire \mprj_io_dm[51] ;
2327 wire \mprj_io_dm[52] ;
2328 wire \mprj_io_dm[53] ;
2329 wire \mprj_io_dm[54] ;
2330 wire \mprj_io_dm[55] ;
2331 wire \mprj_io_dm[56] ;
2332 wire \mprj_io_dm[57] ;
2333 wire \mprj_io_dm[58] ;
2334 wire \mprj_io_dm[59] ;
2335 wire \mprj_io_dm[5] ;
2336 wire \mprj_io_dm[60] ;
2337 wire \mprj_io_dm[61] ;
2338 wire \mprj_io_dm[62] ;
2339 wire \mprj_io_dm[63] ;
2340 wire \mprj_io_dm[64] ;
2341 wire \mprj_io_dm[65] ;
2342 wire \mprj_io_dm[66] ;
2343 wire \mprj_io_dm[67] ;
2344 wire \mprj_io_dm[68] ;
2345 wire \mprj_io_dm[69] ;
2346 wire \mprj_io_dm[6] ;
2347 wire \mprj_io_dm[70] ;
2348 wire \mprj_io_dm[71] ;
2349 wire \mprj_io_dm[72] ;
2350 wire \mprj_io_dm[73] ;
2351 wire \mprj_io_dm[74] ;
2352 wire \mprj_io_dm[75] ;
2353 wire \mprj_io_dm[76] ;
2354 wire \mprj_io_dm[77] ;
2355 wire \mprj_io_dm[78] ;
2356 wire \mprj_io_dm[79] ;
2357 wire \mprj_io_dm[7] ;
2358 wire \mprj_io_dm[80] ;
2359 wire \mprj_io_dm[81] ;
2360 wire \mprj_io_dm[82] ;
2361 wire \mprj_io_dm[83] ;
2362 wire \mprj_io_dm[84] ;
2363 wire \mprj_io_dm[85] ;
2364 wire \mprj_io_dm[86] ;
2365 wire \mprj_io_dm[87] ;
2366 wire \mprj_io_dm[88] ;
2367 wire \mprj_io_dm[89] ;
2368 wire \mprj_io_dm[8] ;
2369 wire \mprj_io_dm[90] ;
2370 wire \mprj_io_dm[91] ;
2371 wire \mprj_io_dm[92] ;
2372 wire \mprj_io_dm[93] ;
2373 wire \mprj_io_dm[94] ;
2374 wire \mprj_io_dm[95] ;
2375 wire \mprj_io_dm[96] ;
2376 wire \mprj_io_dm[97] ;
2377 wire \mprj_io_dm[98] ;
2378 wire \mprj_io_dm[99] ;
2379 wire \mprj_io_dm[9] ;
2380 wire \mprj_io_holdover[0] ;
2381 wire \mprj_io_holdover[10] ;
2382 wire \mprj_io_holdover[11] ;
2383 wire \mprj_io_holdover[12] ;
2384 wire \mprj_io_holdover[13] ;
2385 wire \mprj_io_holdover[14] ;
2386 wire \mprj_io_holdover[15] ;
2387 wire \mprj_io_holdover[16] ;
2388 wire \mprj_io_holdover[17] ;
2389 wire \mprj_io_holdover[18] ;
2390 wire \mprj_io_holdover[19] ;
2391 wire \mprj_io_holdover[1] ;
2392 wire \mprj_io_holdover[20] ;
2393 wire \mprj_io_holdover[21] ;
2394 wire \mprj_io_holdover[22] ;
2395 wire \mprj_io_holdover[23] ;
2396 wire \mprj_io_holdover[24] ;
2397 wire \mprj_io_holdover[25] ;
2398 wire \mprj_io_holdover[26] ;
2399 wire \mprj_io_holdover[27] ;
2400 wire \mprj_io_holdover[28] ;
2401 wire \mprj_io_holdover[29] ;
2402 wire \mprj_io_holdover[2] ;
2403 wire \mprj_io_holdover[30] ;
2404 wire \mprj_io_holdover[31] ;
2405 wire \mprj_io_holdover[32] ;
2406 wire \mprj_io_holdover[33] ;
2407 wire \mprj_io_holdover[34] ;
2408 wire \mprj_io_holdover[35] ;
2409 wire \mprj_io_holdover[36] ;
2410 wire \mprj_io_holdover[37] ;
2411 wire \mprj_io_holdover[3] ;
2412 wire \mprj_io_holdover[4] ;
2413 wire \mprj_io_holdover[5] ;
2414 wire \mprj_io_holdover[6] ;
2415 wire \mprj_io_holdover[7] ;
2416 wire \mprj_io_holdover[8] ;
2417 wire \mprj_io_holdover[9] ;
2418 wire \mprj_io_ib_mode_sel[0] ;
2419 wire \mprj_io_ib_mode_sel[10] ;
2420 wire \mprj_io_ib_mode_sel[11] ;
2421 wire \mprj_io_ib_mode_sel[12] ;
2422 wire \mprj_io_ib_mode_sel[13] ;
2423 wire \mprj_io_ib_mode_sel[14] ;
2424 wire \mprj_io_ib_mode_sel[15] ;
2425 wire \mprj_io_ib_mode_sel[16] ;
2426 wire \mprj_io_ib_mode_sel[17] ;
2427 wire \mprj_io_ib_mode_sel[18] ;
2428 wire \mprj_io_ib_mode_sel[19] ;
2429 wire \mprj_io_ib_mode_sel[1] ;
2430 wire \mprj_io_ib_mode_sel[20] ;
2431 wire \mprj_io_ib_mode_sel[21] ;
2432 wire \mprj_io_ib_mode_sel[22] ;
2433 wire \mprj_io_ib_mode_sel[23] ;
2434 wire \mprj_io_ib_mode_sel[24] ;
2435 wire \mprj_io_ib_mode_sel[25] ;
2436 wire \mprj_io_ib_mode_sel[26] ;
2437 wire \mprj_io_ib_mode_sel[27] ;
2438 wire \mprj_io_ib_mode_sel[28] ;
2439 wire \mprj_io_ib_mode_sel[29] ;
2440 wire \mprj_io_ib_mode_sel[2] ;
2441 wire \mprj_io_ib_mode_sel[30] ;
2442 wire \mprj_io_ib_mode_sel[31] ;
2443 wire \mprj_io_ib_mode_sel[32] ;
2444 wire \mprj_io_ib_mode_sel[33] ;
2445 wire \mprj_io_ib_mode_sel[34] ;
2446 wire \mprj_io_ib_mode_sel[35] ;
2447 wire \mprj_io_ib_mode_sel[36] ;
2448 wire \mprj_io_ib_mode_sel[37] ;
2449 wire \mprj_io_ib_mode_sel[3] ;
2450 wire \mprj_io_ib_mode_sel[4] ;
2451 wire \mprj_io_ib_mode_sel[5] ;
2452 wire \mprj_io_ib_mode_sel[6] ;
2453 wire \mprj_io_ib_mode_sel[7] ;
2454 wire \mprj_io_ib_mode_sel[8] ;
2455 wire \mprj_io_ib_mode_sel[9] ;
2456 wire \mprj_io_in[0] ;
2457 wire \mprj_io_in[10] ;
2458 wire \mprj_io_in[11] ;
2459 wire \mprj_io_in[12] ;
2460 wire \mprj_io_in[13] ;
2461 wire \mprj_io_in[14] ;
2462 wire \mprj_io_in[15] ;
2463 wire \mprj_io_in[16] ;
2464 wire \mprj_io_in[17] ;
2465 wire \mprj_io_in[18] ;
2466 wire \mprj_io_in[19] ;
2467 wire \mprj_io_in[1] ;
2468 wire \mprj_io_in[20] ;
2469 wire \mprj_io_in[21] ;
2470 wire \mprj_io_in[22] ;
2471 wire \mprj_io_in[23] ;
2472 wire \mprj_io_in[24] ;
2473 wire \mprj_io_in[25] ;
2474 wire \mprj_io_in[26] ;
2475 wire \mprj_io_in[27] ;
2476 wire \mprj_io_in[28] ;
2477 wire \mprj_io_in[29] ;
2478 wire \mprj_io_in[2] ;
2479 wire \mprj_io_in[30] ;
2480 wire \mprj_io_in[31] ;
2481 wire \mprj_io_in[32] ;
2482 wire \mprj_io_in[33] ;
2483 wire \mprj_io_in[34] ;
2484 wire \mprj_io_in[35] ;
2485 wire \mprj_io_in[36] ;
2486 wire \mprj_io_in[37] ;
2487 wire \mprj_io_in[3] ;
2488 wire \mprj_io_in[4] ;
2489 wire \mprj_io_in[5] ;
2490 wire \mprj_io_in[6] ;
2491 wire \mprj_io_in[7] ;
2492 wire \mprj_io_in[8] ;
2493 wire \mprj_io_in[9] ;
2494 wire \mprj_io_inp_dis[0] ;
2495 wire \mprj_io_inp_dis[10] ;
2496 wire \mprj_io_inp_dis[11] ;
2497 wire \mprj_io_inp_dis[12] ;
2498 wire \mprj_io_inp_dis[13] ;
2499 wire \mprj_io_inp_dis[14] ;
2500 wire \mprj_io_inp_dis[15] ;
2501 wire \mprj_io_inp_dis[16] ;
2502 wire \mprj_io_inp_dis[17] ;
2503 wire \mprj_io_inp_dis[18] ;
2504 wire \mprj_io_inp_dis[19] ;
2505 wire \mprj_io_inp_dis[1] ;
2506 wire \mprj_io_inp_dis[20] ;
2507 wire \mprj_io_inp_dis[21] ;
2508 wire \mprj_io_inp_dis[22] ;
2509 wire \mprj_io_inp_dis[23] ;
2510 wire \mprj_io_inp_dis[24] ;
2511 wire \mprj_io_inp_dis[25] ;
2512 wire \mprj_io_inp_dis[26] ;
2513 wire \mprj_io_inp_dis[27] ;
2514 wire \mprj_io_inp_dis[28] ;
2515 wire \mprj_io_inp_dis[29] ;
2516 wire \mprj_io_inp_dis[2] ;
2517 wire \mprj_io_inp_dis[30] ;
2518 wire \mprj_io_inp_dis[31] ;
2519 wire \mprj_io_inp_dis[32] ;
2520 wire \mprj_io_inp_dis[33] ;
2521 wire \mprj_io_inp_dis[34] ;
2522 wire \mprj_io_inp_dis[35] ;
2523 wire \mprj_io_inp_dis[36] ;
2524 wire \mprj_io_inp_dis[37] ;
2525 wire \mprj_io_inp_dis[3] ;
2526 wire \mprj_io_inp_dis[4] ;
2527 wire \mprj_io_inp_dis[5] ;
2528 wire \mprj_io_inp_dis[6] ;
2529 wire \mprj_io_inp_dis[7] ;
2530 wire \mprj_io_inp_dis[8] ;
2531 wire \mprj_io_inp_dis[9] ;
2532 wire mprj_io_loader_clock;
2533 wire mprj_io_loader_data_1;
2534 wire mprj_io_loader_data_2;
2535 wire mprj_io_loader_resetn;
2536 wire mprj_io_loader_strobe;
2537 wire \mprj_io_oeb[0] ;
2538 wire \mprj_io_oeb[10] ;
2539 wire \mprj_io_oeb[11] ;
2540 wire \mprj_io_oeb[12] ;
2541 wire \mprj_io_oeb[13] ;
2542 wire \mprj_io_oeb[14] ;
2543 wire \mprj_io_oeb[15] ;
2544 wire \mprj_io_oeb[16] ;
2545 wire \mprj_io_oeb[17] ;
2546 wire \mprj_io_oeb[18] ;
2547 wire \mprj_io_oeb[19] ;
2548 wire \mprj_io_oeb[1] ;
2549 wire \mprj_io_oeb[20] ;
2550 wire \mprj_io_oeb[21] ;
2551 wire \mprj_io_oeb[22] ;
2552 wire \mprj_io_oeb[23] ;
2553 wire \mprj_io_oeb[24] ;
2554 wire \mprj_io_oeb[25] ;
2555 wire \mprj_io_oeb[26] ;
2556 wire \mprj_io_oeb[27] ;
2557 wire \mprj_io_oeb[28] ;
2558 wire \mprj_io_oeb[29] ;
2559 wire \mprj_io_oeb[2] ;
2560 wire \mprj_io_oeb[30] ;
2561 wire \mprj_io_oeb[31] ;
2562 wire \mprj_io_oeb[32] ;
2563 wire \mprj_io_oeb[33] ;
2564 wire \mprj_io_oeb[34] ;
2565 wire \mprj_io_oeb[35] ;
2566 wire \mprj_io_oeb[36] ;
2567 wire \mprj_io_oeb[37] ;
2568 wire \mprj_io_oeb[3] ;
2569 wire \mprj_io_oeb[4] ;
2570 wire \mprj_io_oeb[5] ;
2571 wire \mprj_io_oeb[6] ;
2572 wire \mprj_io_oeb[7] ;
2573 wire \mprj_io_oeb[8] ;
2574 wire \mprj_io_oeb[9] ;
2575 wire \mprj_io_out[0] ;
2576 wire \mprj_io_out[10] ;
2577 wire \mprj_io_out[11] ;
2578 wire \mprj_io_out[12] ;
2579 wire \mprj_io_out[13] ;
2580 wire \mprj_io_out[14] ;
2581 wire \mprj_io_out[15] ;
2582 wire \mprj_io_out[16] ;
2583 wire \mprj_io_out[17] ;
2584 wire \mprj_io_out[18] ;
2585 wire \mprj_io_out[19] ;
2586 wire \mprj_io_out[1] ;
2587 wire \mprj_io_out[20] ;
2588 wire \mprj_io_out[21] ;
2589 wire \mprj_io_out[22] ;
2590 wire \mprj_io_out[23] ;
2591 wire \mprj_io_out[24] ;
2592 wire \mprj_io_out[25] ;
2593 wire \mprj_io_out[26] ;
2594 wire \mprj_io_out[27] ;
2595 wire \mprj_io_out[28] ;
2596 wire \mprj_io_out[29] ;
2597 wire \mprj_io_out[2] ;
2598 wire \mprj_io_out[30] ;
2599 wire \mprj_io_out[31] ;
2600 wire \mprj_io_out[32] ;
2601 wire \mprj_io_out[33] ;
2602 wire \mprj_io_out[34] ;
2603 wire \mprj_io_out[35] ;
2604 wire \mprj_io_out[36] ;
2605 wire \mprj_io_out[37] ;
2606 wire \mprj_io_out[3] ;
2607 wire \mprj_io_out[4] ;
2608 wire \mprj_io_out[5] ;
2609 wire \mprj_io_out[6] ;
2610 wire \mprj_io_out[7] ;
2611 wire \mprj_io_out[8] ;
2612 wire \mprj_io_out[9] ;
2613 wire \mprj_io_slow_sel[0] ;
2614 wire \mprj_io_slow_sel[10] ;
2615 wire \mprj_io_slow_sel[11] ;
2616 wire \mprj_io_slow_sel[12] ;
2617 wire \mprj_io_slow_sel[13] ;
2618 wire \mprj_io_slow_sel[14] ;
2619 wire \mprj_io_slow_sel[15] ;
2620 wire \mprj_io_slow_sel[16] ;
2621 wire \mprj_io_slow_sel[17] ;
2622 wire \mprj_io_slow_sel[18] ;
2623 wire \mprj_io_slow_sel[19] ;
2624 wire \mprj_io_slow_sel[1] ;
2625 wire \mprj_io_slow_sel[20] ;
2626 wire \mprj_io_slow_sel[21] ;
2627 wire \mprj_io_slow_sel[22] ;
2628 wire \mprj_io_slow_sel[23] ;
2629 wire \mprj_io_slow_sel[24] ;
2630 wire \mprj_io_slow_sel[25] ;
2631 wire \mprj_io_slow_sel[26] ;
2632 wire \mprj_io_slow_sel[27] ;
2633 wire \mprj_io_slow_sel[28] ;
2634 wire \mprj_io_slow_sel[29] ;
2635 wire \mprj_io_slow_sel[2] ;
2636 wire \mprj_io_slow_sel[30] ;
2637 wire \mprj_io_slow_sel[31] ;
2638 wire \mprj_io_slow_sel[32] ;
2639 wire \mprj_io_slow_sel[33] ;
2640 wire \mprj_io_slow_sel[34] ;
2641 wire \mprj_io_slow_sel[35] ;
2642 wire \mprj_io_slow_sel[36] ;
2643 wire \mprj_io_slow_sel[37] ;
2644 wire \mprj_io_slow_sel[3] ;
2645 wire \mprj_io_slow_sel[4] ;
2646 wire \mprj_io_slow_sel[5] ;
2647 wire \mprj_io_slow_sel[6] ;
2648 wire \mprj_io_slow_sel[7] ;
2649 wire \mprj_io_slow_sel[8] ;
2650 wire \mprj_io_slow_sel[9] ;
2651 wire \mprj_io_vtrip_sel[0] ;
2652 wire \mprj_io_vtrip_sel[10] ;
2653 wire \mprj_io_vtrip_sel[11] ;
2654 wire \mprj_io_vtrip_sel[12] ;
2655 wire \mprj_io_vtrip_sel[13] ;
2656 wire \mprj_io_vtrip_sel[14] ;
2657 wire \mprj_io_vtrip_sel[15] ;
2658 wire \mprj_io_vtrip_sel[16] ;
2659 wire \mprj_io_vtrip_sel[17] ;
2660 wire \mprj_io_vtrip_sel[18] ;
2661 wire \mprj_io_vtrip_sel[19] ;
2662 wire \mprj_io_vtrip_sel[1] ;
2663 wire \mprj_io_vtrip_sel[20] ;
2664 wire \mprj_io_vtrip_sel[21] ;
2665 wire \mprj_io_vtrip_sel[22] ;
2666 wire \mprj_io_vtrip_sel[23] ;
2667 wire \mprj_io_vtrip_sel[24] ;
2668 wire \mprj_io_vtrip_sel[25] ;
2669 wire \mprj_io_vtrip_sel[26] ;
2670 wire \mprj_io_vtrip_sel[27] ;
2671 wire \mprj_io_vtrip_sel[28] ;
2672 wire \mprj_io_vtrip_sel[29] ;
2673 wire \mprj_io_vtrip_sel[2] ;
2674 wire \mprj_io_vtrip_sel[30] ;
2675 wire \mprj_io_vtrip_sel[31] ;
2676 wire \mprj_io_vtrip_sel[32] ;
2677 wire \mprj_io_vtrip_sel[33] ;
2678 wire \mprj_io_vtrip_sel[34] ;
2679 wire \mprj_io_vtrip_sel[35] ;
2680 wire \mprj_io_vtrip_sel[36] ;
2681 wire \mprj_io_vtrip_sel[37] ;
2682 wire \mprj_io_vtrip_sel[3] ;
2683 wire \mprj_io_vtrip_sel[4] ;
2684 wire \mprj_io_vtrip_sel[5] ;
2685 wire \mprj_io_vtrip_sel[6] ;
2686 wire \mprj_io_vtrip_sel[7] ;
2687 wire \mprj_io_vtrip_sel[8] ;
2688 wire \mprj_io_vtrip_sel[9] ;
2689 wire mprj_reset;
2690 wire \mprj_sel_o_core[0] ;
2691 wire \mprj_sel_o_core[1] ;
2692 wire \mprj_sel_o_core[2] ;
2693 wire \mprj_sel_o_core[3] ;
2694 wire \mprj_sel_o_user[0] ;
2695 wire \mprj_sel_o_user[1] ;
2696 wire \mprj_sel_o_user[2] ;
2697 wire \mprj_sel_o_user[3] ;
2698 wire mprj_stb_o_core;
2699 wire mprj_stb_o_user;
2700 wire mprj_vcc_pwrgood;
2701 wire mprj_vdd_pwrgood;
2702 wire mprj_we_o_core;
2703 wire mprj_we_o_user;
2704 wire \one_loop1[10] ;
2705 wire \one_loop1[11] ;
2706 wire \one_loop1[12] ;
2707 wire \one_loop1[13] ;
2708 wire \one_loop1[14] ;
2709 wire \one_loop1[15] ;
2710 wire \one_loop1[16] ;
2711 wire \one_loop1[17] ;
2712 wire \one_loop1[18] ;
2713 wire \one_loop1[2] ;
2714 wire \one_loop1[3] ;
2715 wire \one_loop1[4] ;
2716 wire \one_loop1[5] ;
2717 wire \one_loop1[6] ;
2718 wire \one_loop1[7] ;
2719 wire \one_loop1[8] ;
2720 wire \one_loop1[9] ;
2721 wire \one_loop2[0] ;
2722 wire \one_loop2[10] ;
2723 wire \one_loop2[11] ;
2724 wire \one_loop2[12] ;
2725 wire \one_loop2[13] ;
2726 wire \one_loop2[14] ;
2727 wire \one_loop2[15] ;
2728 wire \one_loop2[1] ;
2729 wire \one_loop2[2] ;
2730 wire \one_loop2[3] ;
2731 wire \one_loop2[4] ;
2732 wire \one_loop2[5] ;
2733 wire \one_loop2[6] ;
2734 wire \one_loop2[7] ;
2735 wire \one_loop2[8] ;
2736 wire \one_loop2[9] ;
2737 wire pll_clk;
2738 wire pll_clk90;
2739 wire por_l;
2740 wire porb_h;
2741 wire porb_l;
2742 wire qspi_enabled;
2743 input resetb;
2744 wire rstb_h;
2745 wire rstb_l;
2746 wire ser_rx;
2747 wire ser_tx;
2748 wire spi_csb;
2749 wire spi_enabled;
2750 wire \spi_pll90_sel[0] ;
2751 wire \spi_pll90_sel[1] ;
2752 wire \spi_pll90_sel[2] ;
2753 wire spi_pll_dco_ena;
2754 wire \spi_pll_div[0] ;
2755 wire \spi_pll_div[1] ;
2756 wire \spi_pll_div[2] ;
2757 wire \spi_pll_div[3] ;
2758 wire \spi_pll_div[4] ;
2759 wire spi_pll_ena;
2760 wire \spi_pll_sel[0] ;
2761 wire \spi_pll_sel[1] ;
2762 wire \spi_pll_sel[2] ;
2763 wire \spi_pll_trim[0] ;
2764 wire \spi_pll_trim[10] ;
2765 wire \spi_pll_trim[11] ;
2766 wire \spi_pll_trim[12] ;
2767 wire \spi_pll_trim[13] ;
2768 wire \spi_pll_trim[14] ;
2769 wire \spi_pll_trim[15] ;
2770 wire \spi_pll_trim[16] ;
2771 wire \spi_pll_trim[17] ;
2772 wire \spi_pll_trim[18] ;
2773 wire \spi_pll_trim[19] ;
2774 wire \spi_pll_trim[1] ;
2775 wire \spi_pll_trim[20] ;
2776 wire \spi_pll_trim[21] ;
2777 wire \spi_pll_trim[22] ;
2778 wire \spi_pll_trim[23] ;
2779 wire \spi_pll_trim[24] ;
2780 wire \spi_pll_trim[25] ;
2781 wire \spi_pll_trim[2] ;
2782 wire \spi_pll_trim[3] ;
2783 wire \spi_pll_trim[4] ;
2784 wire \spi_pll_trim[5] ;
2785 wire \spi_pll_trim[6] ;
2786 wire \spi_pll_trim[7] ;
2787 wire \spi_pll_trim[8] ;
2788 wire \spi_pll_trim[9] ;
2789 wire spi_sck;
2790 wire spi_sdi;
2791 wire spi_sdo;
2792 wire spi_sdoenb;
2793 wire trap;
2794 wire uart_enabled;
2795 wire \user_analog_io[0] ;
2796 wire \user_analog_io[10] ;
2797 wire \user_analog_io[11] ;
2798 wire \user_analog_io[12] ;
2799 wire \user_analog_io[13] ;
2800 wire \user_analog_io[14] ;
2801 wire \user_analog_io[15] ;
2802 wire \user_analog_io[16] ;
2803 wire \user_analog_io[17] ;
2804 wire \user_analog_io[18] ;
2805 wire \user_analog_io[19] ;
2806 wire \user_analog_io[1] ;
2807 wire \user_analog_io[20] ;
2808 wire \user_analog_io[21] ;
2809 wire \user_analog_io[22] ;
2810 wire \user_analog_io[23] ;
2811 wire \user_analog_io[24] ;
2812 wire \user_analog_io[25] ;
2813 wire \user_analog_io[26] ;
2814 wire \user_analog_io[27] ;
2815 wire \user_analog_io[28] ;
2816 wire \user_analog_io[2] ;
2817 wire \user_analog_io[3] ;
2818 wire \user_analog_io[4] ;
2819 wire \user_analog_io[5] ;
2820 wire \user_analog_io[6] ;
2821 wire \user_analog_io[7] ;
2822 wire \user_analog_io[8] ;
2823 wire \user_analog_io[9] ;
2824 wire \user_io_in[0] ;
2825 wire \user_io_in[10] ;
2826 wire \user_io_in[11] ;
2827 wire \user_io_in[12] ;
2828 wire \user_io_in[13] ;
2829 wire \user_io_in[14] ;
2830 wire \user_io_in[15] ;
2831 wire \user_io_in[16] ;
2832 wire \user_io_in[17] ;
2833 wire \user_io_in[18] ;
2834 wire \user_io_in[19] ;
2835 wire \user_io_in[1] ;
2836 wire \user_io_in[20] ;
2837 wire \user_io_in[21] ;
2838 wire \user_io_in[22] ;
2839 wire \user_io_in[23] ;
2840 wire \user_io_in[24] ;
2841 wire \user_io_in[25] ;
2842 wire \user_io_in[26] ;
2843 wire \user_io_in[27] ;
2844 wire \user_io_in[28] ;
2845 wire \user_io_in[29] ;
2846 wire \user_io_in[2] ;
2847 wire \user_io_in[30] ;
2848 wire \user_io_in[31] ;
2849 wire \user_io_in[32] ;
2850 wire \user_io_in[33] ;
2851 wire \user_io_in[34] ;
2852 wire \user_io_in[35] ;
2853 wire \user_io_in[36] ;
2854 wire \user_io_in[37] ;
2855 wire \user_io_in[3] ;
2856 wire \user_io_in[4] ;
2857 wire \user_io_in[5] ;
2858 wire \user_io_in[6] ;
2859 wire \user_io_in[7] ;
2860 wire \user_io_in[8] ;
2861 wire \user_io_in[9] ;
2862 wire \user_io_oeb[0] ;
2863 wire \user_io_oeb[10] ;
2864 wire \user_io_oeb[11] ;
2865 wire \user_io_oeb[12] ;
2866 wire \user_io_oeb[13] ;
2867 wire \user_io_oeb[14] ;
2868 wire \user_io_oeb[15] ;
2869 wire \user_io_oeb[16] ;
2870 wire \user_io_oeb[17] ;
2871 wire \user_io_oeb[18] ;
2872 wire \user_io_oeb[19] ;
2873 wire \user_io_oeb[1] ;
2874 wire \user_io_oeb[20] ;
2875 wire \user_io_oeb[21] ;
2876 wire \user_io_oeb[22] ;
2877 wire \user_io_oeb[23] ;
2878 wire \user_io_oeb[24] ;
2879 wire \user_io_oeb[25] ;
2880 wire \user_io_oeb[26] ;
2881 wire \user_io_oeb[27] ;
2882 wire \user_io_oeb[28] ;
2883 wire \user_io_oeb[29] ;
2884 wire \user_io_oeb[2] ;
2885 wire \user_io_oeb[30] ;
2886 wire \user_io_oeb[31] ;
2887 wire \user_io_oeb[32] ;
2888 wire \user_io_oeb[33] ;
2889 wire \user_io_oeb[34] ;
2890 wire \user_io_oeb[35] ;
2891 wire \user_io_oeb[36] ;
2892 wire \user_io_oeb[37] ;
2893 wire \user_io_oeb[3] ;
2894 wire \user_io_oeb[4] ;
2895 wire \user_io_oeb[5] ;
2896 wire \user_io_oeb[6] ;
2897 wire \user_io_oeb[7] ;
2898 wire \user_io_oeb[8] ;
2899 wire \user_io_oeb[9] ;
2900 wire \user_io_out[0] ;
2901 wire \user_io_out[10] ;
2902 wire \user_io_out[11] ;
2903 wire \user_io_out[12] ;
2904 wire \user_io_out[13] ;
2905 wire \user_io_out[14] ;
2906 wire \user_io_out[15] ;
2907 wire \user_io_out[16] ;
2908 wire \user_io_out[17] ;
2909 wire \user_io_out[18] ;
2910 wire \user_io_out[19] ;
2911 wire \user_io_out[1] ;
2912 wire \user_io_out[20] ;
2913 wire \user_io_out[21] ;
2914 wire \user_io_out[22] ;
2915 wire \user_io_out[23] ;
2916 wire \user_io_out[24] ;
2917 wire \user_io_out[25] ;
2918 wire \user_io_out[26] ;
2919 wire \user_io_out[27] ;
2920 wire \user_io_out[28] ;
2921 wire \user_io_out[29] ;
2922 wire \user_io_out[2] ;
2923 wire \user_io_out[30] ;
2924 wire \user_io_out[31] ;
2925 wire \user_io_out[32] ;
2926 wire \user_io_out[33] ;
2927 wire \user_io_out[34] ;
2928 wire \user_io_out[35] ;
2929 wire \user_io_out[36] ;
2930 wire \user_io_out[37] ;
2931 wire \user_io_out[3] ;
2932 wire \user_io_out[4] ;
2933 wire \user_io_out[5] ;
2934 wire \user_io_out[6] ;
2935 wire \user_io_out[7] ;
2936 wire \user_io_out[8] ;
2937 wire \user_io_out[9] ;
2938 wire \user_irq[0] ;
2939 wire \user_irq[1] ;
2940 wire \user_irq[2] ;
2941 wire \user_irq_core[0] ;
2942 wire \user_irq_core[1] ;
2943 wire \user_irq_core[2] ;
2944 wire \user_irq_ena[0] ;
2945 wire \user_irq_ena[1] ;
2946 wire \user_irq_ena[2] ;
2947 inout vccd;
2948 inout vccd1;
2949 wire vccd1_core;
2950 inout vccd2;
2951 wire vccd2_core;
2952 wire vccd_core;
2953 inout vdda;
2954 inout vdda1;
2955 inout vdda1_2;
2956 wire vdda1_core;
2957 inout vdda2;
2958 wire vdda2_core;
2959 wire vdda_core;
2960 inout vddio;
2961 inout vddio_2;
2962 wire vddio_core;
2963 inout vssa;
2964 inout vssa1;
2965 inout vssa1_2;
2966 wire vssa1_core;
2967 inout vssa2;
2968 wire vssa2_core;
2969 wire vssa_core;
2970 inout vssd;
2971 inout vssd1;
2972 wire vssd1_core;
2973 inout vssd2;
2974 wire vssd2_core;
2975 wire vssd_core;
2976 inout vssio;
2977 inout vssio_2;
2978 wire vssio_core;
2979 caravel_clocking \clocking (
2980 .VGND(vssd_core),
2981 .VPWR(vccd_core),
2982 .core_clk(caravel_clk),
2983 .ext_clk(clock_core),
2984 .ext_clk_sel(ext_clk_sel),
2985 .ext_reset(ext_reset),
2986 .pll_clk(pll_clk),
2987 .pll_clk90(pll_clk90),
2988 .resetb(rstb_l),
2989 .resetb_sync(caravel_rstn),
2990 .sel({ \spi_pll_sel[2] , \spi_pll_sel[1] , \spi_pll_sel[0] }),
2991 .sel2({ \spi_pll90_sel[2] , \spi_pll90_sel[1] , \spi_pll90_sel[0] }),
2992 .user_clk(caravel_clk2)
2993 );
2994 gpio_defaults_block_1803 gpio_defaults_block_0 (
2995 .VGND(vssd_core),
2996 .VPWR(vccd_core),
2997 .gpio_defaults({ \gpio_defaults[12] , \gpio_defaults[11] , \gpio_defaults[10] , \gpio_defaults[9] , \gpio_defaults[8] , \gpio_defaults[7] , \gpio_defaults[6] , \gpio_defaults[5] , \gpio_defaults[4] , \gpio_defaults[3] , \gpio_defaults[2] , \gpio_defaults[1] , \gpio_defaults[0] })
2998 );
2999 gpio_defaults_block_1803 \gpio_defaults_block_1 (
3000 .VGND(vssd_core),
3001 .VPWR(vccd_core),
3002 .gpio_defaults({ \gpio_defaults[25] , \gpio_defaults[24] , \gpio_defaults[23] , \gpio_defaults[22] , \gpio_defaults[21] , \gpio_defaults[20] , \gpio_defaults[19] , \gpio_defaults[18] , \gpio_defaults[17] , \gpio_defaults[16] , \gpio_defaults[15] , \gpio_defaults[14] , \gpio_defaults[13] })
3003 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003004 gpio_defaults_block_1800 gpio_defaults_block_10 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003005 .VGND(vssd_core),
3006 .VPWR(vccd_core),
3007 .gpio_defaults({ \gpio_defaults[142] , \gpio_defaults[141] , \gpio_defaults[140] , \gpio_defaults[139] , \gpio_defaults[138] , \gpio_defaults[137] , \gpio_defaults[136] , \gpio_defaults[135] , \gpio_defaults[134] , \gpio_defaults[133] , \gpio_defaults[132] , \gpio_defaults[131] , \gpio_defaults[130] })
3008 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003009 gpio_defaults_block_1800 gpio_defaults_block_11 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003010 .VGND(vssd_core),
3011 .VPWR(vccd_core),
3012 .gpio_defaults({ \gpio_defaults[155] , \gpio_defaults[154] , \gpio_defaults[153] , \gpio_defaults[152] , \gpio_defaults[151] , \gpio_defaults[150] , \gpio_defaults[149] , \gpio_defaults[148] , \gpio_defaults[147] , \gpio_defaults[146] , \gpio_defaults[145] , \gpio_defaults[144] , \gpio_defaults[143] })
3013 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003014 gpio_defaults_block_1800 gpio_defaults_block_12 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003015 .VGND(vssd_core),
3016 .VPWR(vccd_core),
3017 .gpio_defaults({ \gpio_defaults[168] , \gpio_defaults[167] , \gpio_defaults[166] , \gpio_defaults[165] , \gpio_defaults[164] , \gpio_defaults[163] , \gpio_defaults[162] , \gpio_defaults[161] , \gpio_defaults[160] , \gpio_defaults[159] , \gpio_defaults[158] , \gpio_defaults[157] , \gpio_defaults[156] })
3018 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003019 gpio_defaults_block_1800 gpio_defaults_block_13 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003020 .VGND(vssd_core),
3021 .VPWR(vccd_core),
3022 .gpio_defaults({ \gpio_defaults[181] , \gpio_defaults[180] , \gpio_defaults[179] , \gpio_defaults[178] , \gpio_defaults[177] , \gpio_defaults[176] , \gpio_defaults[175] , \gpio_defaults[174] , \gpio_defaults[173] , \gpio_defaults[172] , \gpio_defaults[171] , \gpio_defaults[170] , \gpio_defaults[169] })
3023 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003024 gpio_defaults_block_1800 gpio_defaults_block_14 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003025 .VGND(vssd_core),
3026 .VPWR(vccd_core),
3027 .gpio_defaults({ \gpio_defaults[194] , \gpio_defaults[193] , \gpio_defaults[192] , \gpio_defaults[191] , \gpio_defaults[190] , \gpio_defaults[189] , \gpio_defaults[188] , \gpio_defaults[187] , \gpio_defaults[186] , \gpio_defaults[185] , \gpio_defaults[184] , \gpio_defaults[183] , \gpio_defaults[182] })
3028 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003029 gpio_defaults_block_1800 gpio_defaults_block_15 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003030 .VGND(vssd_core),
3031 .VPWR(vccd_core),
3032 .gpio_defaults({ \gpio_defaults[207] , \gpio_defaults[206] , \gpio_defaults[205] , \gpio_defaults[204] , \gpio_defaults[203] , \gpio_defaults[202] , \gpio_defaults[201] , \gpio_defaults[200] , \gpio_defaults[199] , \gpio_defaults[198] , \gpio_defaults[197] , \gpio_defaults[196] , \gpio_defaults[195] })
3033 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003034 gpio_defaults_block_1800 gpio_defaults_block_16 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003035 .VGND(vssd_core),
3036 .VPWR(vccd_core),
3037 .gpio_defaults({ \gpio_defaults[220] , \gpio_defaults[219] , \gpio_defaults[218] , \gpio_defaults[217] , \gpio_defaults[216] , \gpio_defaults[215] , \gpio_defaults[214] , \gpio_defaults[213] , \gpio_defaults[212] , \gpio_defaults[211] , \gpio_defaults[210] , \gpio_defaults[209] , \gpio_defaults[208] })
3038 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003039 gpio_defaults_block_1800 gpio_defaults_block_17 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003040 .VGND(vssd_core),
3041 .VPWR(vccd_core),
3042 .gpio_defaults({ \gpio_defaults[233] , \gpio_defaults[232] , \gpio_defaults[231] , \gpio_defaults[230] , \gpio_defaults[229] , \gpio_defaults[228] , \gpio_defaults[227] , \gpio_defaults[226] , \gpio_defaults[225] , \gpio_defaults[224] , \gpio_defaults[223] , \gpio_defaults[222] , \gpio_defaults[221] })
3043 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003044 gpio_defaults_block_1800 gpio_defaults_block_18 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003045 .VGND(vssd_core),
3046 .VPWR(vccd_core),
3047 .gpio_defaults({ \gpio_defaults[246] , \gpio_defaults[245] , \gpio_defaults[244] , \gpio_defaults[243] , \gpio_defaults[242] , \gpio_defaults[241] , \gpio_defaults[240] , \gpio_defaults[239] , \gpio_defaults[238] , \gpio_defaults[237] , \gpio_defaults[236] , \gpio_defaults[235] , \gpio_defaults[234] })
3048 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003049 gpio_defaults_block_1800 gpio_defaults_block_19 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003050 .VGND(vssd_core),
3051 .VPWR(vccd_core),
3052 .gpio_defaults({ \gpio_defaults[259] , \gpio_defaults[258] , \gpio_defaults[257] , \gpio_defaults[256] , \gpio_defaults[255] , \gpio_defaults[254] , \gpio_defaults[253] , \gpio_defaults[252] , \gpio_defaults[251] , \gpio_defaults[250] , \gpio_defaults[249] , \gpio_defaults[248] , \gpio_defaults[247] })
3053 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003054 gpio_defaults_block_1800 gpio_defaults_block_20 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003055 .VGND(vssd_core),
3056 .VPWR(vccd_core),
3057 .gpio_defaults({ \gpio_defaults[272] , \gpio_defaults[271] , \gpio_defaults[270] , \gpio_defaults[269] , \gpio_defaults[268] , \gpio_defaults[267] , \gpio_defaults[266] , \gpio_defaults[265] , \gpio_defaults[264] , \gpio_defaults[263] , \gpio_defaults[262] , \gpio_defaults[261] , \gpio_defaults[260] })
3058 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003059 gpio_defaults_block_1800 gpio_defaults_block_21 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003060 .VGND(vssd_core),
3061 .VPWR(vccd_core),
3062 .gpio_defaults({ \gpio_defaults[285] , \gpio_defaults[284] , \gpio_defaults[283] , \gpio_defaults[282] , \gpio_defaults[281] , \gpio_defaults[280] , \gpio_defaults[279] , \gpio_defaults[278] , \gpio_defaults[277] , \gpio_defaults[276] , \gpio_defaults[275] , \gpio_defaults[274] , \gpio_defaults[273] })
3063 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003064 gpio_defaults_block_1800 gpio_defaults_block_22 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003065 .VGND(vssd_core),
3066 .VPWR(vccd_core),
3067 .gpio_defaults({ \gpio_defaults[298] , \gpio_defaults[297] , \gpio_defaults[296] , \gpio_defaults[295] , \gpio_defaults[294] , \gpio_defaults[293] , \gpio_defaults[292] , \gpio_defaults[291] , \gpio_defaults[290] , \gpio_defaults[289] , \gpio_defaults[288] , \gpio_defaults[287] , \gpio_defaults[286] })
3068 );
3069 gpio_defaults_block_0403 gpio_defaults_block_2 (
3070 .VGND(vssd_core),
3071 .VPWR(vccd_core),
3072 .gpio_defaults({ \gpio_defaults[38] , \gpio_defaults[37] , \gpio_defaults[36] , \gpio_defaults[35] , \gpio_defaults[34] , \gpio_defaults[33] , \gpio_defaults[32] , \gpio_defaults[31] , \gpio_defaults[30] , \gpio_defaults[29] , \gpio_defaults[28] , \gpio_defaults[27] , \gpio_defaults[26] })
3073 );
3074 gpio_defaults_block_0403 gpio_defaults_block_3 (
3075 .VGND(vssd_core),
3076 .VPWR(vccd_core),
3077 .gpio_defaults({ \gpio_defaults[51] , \gpio_defaults[50] , \gpio_defaults[49] , \gpio_defaults[48] , \gpio_defaults[47] , \gpio_defaults[46] , \gpio_defaults[45] , \gpio_defaults[44] , \gpio_defaults[43] , \gpio_defaults[42] , \gpio_defaults[41] , \gpio_defaults[40] , \gpio_defaults[39] })
3078 );
3079 gpio_defaults_block_0403 gpio_defaults_block_4 (
3080 .VGND(vssd_core),
3081 .VPWR(vccd_core),
3082 .gpio_defaults({ \gpio_defaults[64] , \gpio_defaults[63] , \gpio_defaults[62] , \gpio_defaults[61] , \gpio_defaults[60] , \gpio_defaults[59] , \gpio_defaults[58] , \gpio_defaults[57] , \gpio_defaults[56] , \gpio_defaults[55] , \gpio_defaults[54] , \gpio_defaults[53] , \gpio_defaults[52] })
3083 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003084 gpio_defaults_block_1800 gpio_defaults_block_23 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003085 .VGND(vssd_core),
3086 .VPWR(vccd_core),
3087 .gpio_defaults({ \gpio_defaults[311] , \gpio_defaults[310] , \gpio_defaults[309] , \gpio_defaults[308] , \gpio_defaults[307] , \gpio_defaults[306] , \gpio_defaults[305] , \gpio_defaults[304] , \gpio_defaults[303] , \gpio_defaults[302] , \gpio_defaults[301] , \gpio_defaults[300] , \gpio_defaults[299] })
3088 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003089 gpio_defaults_block_1800 gpio_defaults_block_24 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003090 .VGND(vssd_core),
3091 .VPWR(vccd_core),
3092 .gpio_defaults({ \gpio_defaults[324] , \gpio_defaults[323] , \gpio_defaults[322] , \gpio_defaults[321] , \gpio_defaults[320] , \gpio_defaults[319] , \gpio_defaults[318] , \gpio_defaults[317] , \gpio_defaults[316] , \gpio_defaults[315] , \gpio_defaults[314] , \gpio_defaults[313] , \gpio_defaults[312] })
3093 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003094 gpio_defaults_block_1800 gpio_defaults_block_25 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003095 .VGND(vssd_core),
3096 .VPWR(vccd_core),
3097 .gpio_defaults({ \gpio_defaults[337] , \gpio_defaults[336] , \gpio_defaults[335] , \gpio_defaults[334] , \gpio_defaults[333] , \gpio_defaults[332] , \gpio_defaults[331] , \gpio_defaults[330] , \gpio_defaults[329] , \gpio_defaults[328] , \gpio_defaults[327] , \gpio_defaults[326] , \gpio_defaults[325] })
3098 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003099 gpio_defaults_block_1800 gpio_defaults_block_26 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003100 .VGND(vssd_core),
3101 .VPWR(vccd_core),
3102 .gpio_defaults({ \gpio_defaults[350] , \gpio_defaults[349] , \gpio_defaults[348] , \gpio_defaults[347] , \gpio_defaults[346] , \gpio_defaults[345] , \gpio_defaults[344] , \gpio_defaults[343] , \gpio_defaults[342] , \gpio_defaults[341] , \gpio_defaults[340] , \gpio_defaults[339] , \gpio_defaults[338] })
3103 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003104 gpio_defaults_block_1800 gpio_defaults_block_27 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003105 .VGND(vssd_core),
3106 .VPWR(vccd_core),
3107 .gpio_defaults({ \gpio_defaults[363] , \gpio_defaults[362] , \gpio_defaults[361] , \gpio_defaults[360] , \gpio_defaults[359] , \gpio_defaults[358] , \gpio_defaults[357] , \gpio_defaults[356] , \gpio_defaults[355] , \gpio_defaults[354] , \gpio_defaults[353] , \gpio_defaults[352] , \gpio_defaults[351] })
3108 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003109 gpio_defaults_block_1800 gpio_defaults_block_28 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003110 .VGND(vssd_core),
3111 .VPWR(vccd_core),
3112 .gpio_defaults({ \gpio_defaults[376] , \gpio_defaults[375] , \gpio_defaults[374] , \gpio_defaults[373] , \gpio_defaults[372] , \gpio_defaults[371] , \gpio_defaults[370] , \gpio_defaults[369] , \gpio_defaults[368] , \gpio_defaults[367] , \gpio_defaults[366] , \gpio_defaults[365] , \gpio_defaults[364] })
3113 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003114 gpio_defaults_block_1800 gpio_defaults_block_29 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003115 .VGND(vssd_core),
3116 .VPWR(vccd_core),
3117 .gpio_defaults({ \gpio_defaults[389] , \gpio_defaults[388] , \gpio_defaults[387] , \gpio_defaults[386] , \gpio_defaults[385] , \gpio_defaults[384] , \gpio_defaults[383] , \gpio_defaults[382] , \gpio_defaults[381] , \gpio_defaults[380] , \gpio_defaults[379] , \gpio_defaults[378] , \gpio_defaults[377] })
3118 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003119 gpio_defaults_block_1800 gpio_defaults_block_30 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003120 .VGND(vssd_core),
3121 .VPWR(vccd_core),
3122 .gpio_defaults({ \gpio_defaults[402] , \gpio_defaults[401] , \gpio_defaults[400] , \gpio_defaults[399] , \gpio_defaults[398] , \gpio_defaults[397] , \gpio_defaults[396] , \gpio_defaults[395] , \gpio_defaults[394] , \gpio_defaults[393] , \gpio_defaults[392] , \gpio_defaults[391] , \gpio_defaults[390] })
3123 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003124 gpio_defaults_block_1800 gpio_defaults_block_31 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003125 .VGND(vssd_core),
3126 .VPWR(vccd_core),
3127 .gpio_defaults({ \gpio_defaults[415] , \gpio_defaults[414] , \gpio_defaults[413] , \gpio_defaults[412] , \gpio_defaults[411] , \gpio_defaults[410] , \gpio_defaults[409] , \gpio_defaults[408] , \gpio_defaults[407] , \gpio_defaults[406] , \gpio_defaults[405] , \gpio_defaults[404] , \gpio_defaults[403] })
3128 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003129 gpio_defaults_block_1800 gpio_defaults_block_32 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003130 .VGND(vssd_core),
3131 .VPWR(vccd_core),
3132 .gpio_defaults({ \gpio_defaults[428] , \gpio_defaults[427] , \gpio_defaults[426] , \gpio_defaults[425] , \gpio_defaults[424] , \gpio_defaults[423] , \gpio_defaults[422] , \gpio_defaults[421] , \gpio_defaults[420] , \gpio_defaults[419] , \gpio_defaults[418] , \gpio_defaults[417] , \gpio_defaults[416] })
3133 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003134 gpio_defaults_block_1800 gpio_defaults_block_33 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003135 .VGND(vssd_core),
3136 .VPWR(vccd_core),
3137 .gpio_defaults({ \gpio_defaults[441] , \gpio_defaults[440] , \gpio_defaults[439] , \gpio_defaults[438] , \gpio_defaults[437] , \gpio_defaults[436] , \gpio_defaults[435] , \gpio_defaults[434] , \gpio_defaults[433] , \gpio_defaults[432] , \gpio_defaults[431] , \gpio_defaults[430] , \gpio_defaults[429] })
3138 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003139 gpio_defaults_block_1800 gpio_defaults_block_34 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003140 .VGND(vssd_core),
3141 .VPWR(vccd_core),
3142 .gpio_defaults({ \gpio_defaults[454] , \gpio_defaults[453] , \gpio_defaults[452] , \gpio_defaults[451] , \gpio_defaults[450] , \gpio_defaults[449] , \gpio_defaults[448] , \gpio_defaults[447] , \gpio_defaults[446] , \gpio_defaults[445] , \gpio_defaults[444] , \gpio_defaults[443] , \gpio_defaults[442] })
3143 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003144 gpio_defaults_block_1800 gpio_defaults_block_35 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003145 .VGND(vssd_core),
3146 .VPWR(vccd_core),
3147 .gpio_defaults({ \gpio_defaults[467] , \gpio_defaults[466] , \gpio_defaults[465] , \gpio_defaults[464] , \gpio_defaults[463] , \gpio_defaults[462] , \gpio_defaults[461] , \gpio_defaults[460] , \gpio_defaults[459] , \gpio_defaults[458] , \gpio_defaults[457] , \gpio_defaults[456] , \gpio_defaults[455] })
3148 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003149 gpio_defaults_block_1800 gpio_defaults_block_36 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003150 .VGND(vssd_core),
3151 .VPWR(vccd_core),
3152 .gpio_defaults({ \gpio_defaults[480] , \gpio_defaults[479] , \gpio_defaults[478] , \gpio_defaults[477] , \gpio_defaults[476] , \gpio_defaults[475] , \gpio_defaults[474] , \gpio_defaults[473] , \gpio_defaults[472] , \gpio_defaults[471] , \gpio_defaults[470] , \gpio_defaults[469] , \gpio_defaults[468] })
3153 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003154 gpio_defaults_block_1800 gpio_defaults_block_37 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003155 .VGND(vssd_core),
3156 .VPWR(vccd_core),
3157 .gpio_defaults({ \gpio_defaults[493] , \gpio_defaults[492] , \gpio_defaults[491] , \gpio_defaults[490] , \gpio_defaults[489] , \gpio_defaults[488] , \gpio_defaults[487] , \gpio_defaults[486] , \gpio_defaults[485] , \gpio_defaults[484] , \gpio_defaults[483] , \gpio_defaults[482] , \gpio_defaults[481] })
3158 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003159 gpio_defaults_block_1800 gpio_defaults_block_5 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003160 .VGND(vssd_core),
3161 .VPWR(vccd_core),
3162 .gpio_defaults({ \gpio_defaults[77] , \gpio_defaults[76] , \gpio_defaults[75] , \gpio_defaults[74] , \gpio_defaults[73] , \gpio_defaults[72] , \gpio_defaults[71] , \gpio_defaults[70] , \gpio_defaults[69] , \gpio_defaults[68] , \gpio_defaults[67] , \gpio_defaults[66] , \gpio_defaults[65] })
3163 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003164 gpio_defaults_block_1800 gpio_defaults_block_6 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003165 .VGND(vssd_core),
3166 .VPWR(vccd_core),
3167 .gpio_defaults({ \gpio_defaults[90] , \gpio_defaults[89] , \gpio_defaults[88] , \gpio_defaults[87] , \gpio_defaults[86] , \gpio_defaults[85] , \gpio_defaults[84] , \gpio_defaults[83] , \gpio_defaults[82] , \gpio_defaults[81] , \gpio_defaults[80] , \gpio_defaults[79] , \gpio_defaults[78] })
3168 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003169 gpio_defaults_block_1800 gpio_defaults_block_7 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003170 .VGND(vssd_core),
3171 .VPWR(vccd_core),
3172 .gpio_defaults({ \gpio_defaults[103] , \gpio_defaults[102] , \gpio_defaults[101] , \gpio_defaults[100] , \gpio_defaults[99] , \gpio_defaults[98] , \gpio_defaults[97] , \gpio_defaults[96] , \gpio_defaults[95] , \gpio_defaults[94] , \gpio_defaults[93] , \gpio_defaults[92] , \gpio_defaults[91] })
3173 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003174 gpio_defaults_block_1800 gpio_defaults_block_8 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003175 .VGND(vssd_core),
3176 .VPWR(vccd_core),
3177 .gpio_defaults({ \gpio_defaults[116] , \gpio_defaults[115] , \gpio_defaults[114] , \gpio_defaults[113] , \gpio_defaults[112] , \gpio_defaults[111] , \gpio_defaults[110] , \gpio_defaults[109] , \gpio_defaults[108] , \gpio_defaults[107] , \gpio_defaults[106] , \gpio_defaults[105] , \gpio_defaults[104] })
3178 );
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00003179 gpio_defaults_block_1800 gpio_defaults_block_9 (
Jeff DiCorpo31f73182021-12-03 09:00:27 +00003180 .VGND(vssd_core),
3181 .VPWR(vccd_core),
3182 .gpio_defaults({ \gpio_defaults[129] , \gpio_defaults[128] , \gpio_defaults[127] , \gpio_defaults[126] , \gpio_defaults[125] , \gpio_defaults[124] , \gpio_defaults[123] , \gpio_defaults[122] , \gpio_defaults[121] , \gpio_defaults[120] , \gpio_defaults[119] , \gpio_defaults[118] , \gpio_defaults[117] })
3183 );
3184 gpio_control_block \gpio_control_bidir_1[0] (
3185 .gpio_defaults({ \gpio_defaults[12] , \gpio_defaults[11] , \gpio_defaults[10] , \gpio_defaults[9] , \gpio_defaults[8] , \gpio_defaults[7] , \gpio_defaults[6] , \gpio_defaults[5] , \gpio_defaults[4] , \gpio_defaults[3] , \gpio_defaults[2] , \gpio_defaults[1] , \gpio_defaults[0] }),
3186 .mgmt_gpio_in(\mgmt_io_in[0] ),
3187 .mgmt_gpio_oeb(\mgmt_io_oeb[0] ),
3188 .mgmt_gpio_out(\mgmt_io_out[0] ),
3189 .one(),
3190 .pad_gpio_ana_en(\mprj_io_analog_en[0] ),
3191 .pad_gpio_ana_pol(\mprj_io_analog_pol[0] ),
3192 .pad_gpio_ana_sel(\mprj_io_analog_sel[0] ),
3193 .pad_gpio_dm({ \mprj_io_dm[2] , \mprj_io_dm[1] , \mprj_io_dm[0] }),
3194 .pad_gpio_holdover(\mprj_io_holdover[0] ),
3195 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[0] ),
3196 .pad_gpio_in(\mprj_io_in[0] ),
3197 .pad_gpio_inenb(\mprj_io_inp_dis[0] ),
3198 .pad_gpio_out(\mprj_io_out[0] ),
3199 .pad_gpio_outenb(\mprj_io_oeb[0] ),
3200 .pad_gpio_slow_sel(\mprj_io_slow_sel[0] ),
3201 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[0] ),
3202 .resetn(\gpio_resetn_1_shifted[0] ),
3203 .resetn_out(\gpio_resetn_1[0] ),
3204 .serial_clock(\gpio_clock_1_shifted[0] ),
3205 .serial_clock_out(\gpio_clock_1[0] ),
3206 .serial_data_in(\gpio_serial_link_1_shifted[0] ),
3207 .serial_data_out(\gpio_serial_link_1[0] ),
3208 .serial_load(\gpio_load_1_shifted[0] ),
3209 .serial_load_out(\gpio_load_1[0] ),
3210 .user_gpio_in(\user_io_in[0] ),
3211 .user_gpio_oeb(\user_io_oeb[0] ),
3212 .user_gpio_out(\user_io_out[0] ),
3213 .vccd(vccd_core),
3214 .vccd1(vccd1_core),
3215 .vssd(vssd_core),
3216 .vssd1(vssd1_core),
3217 .zero()
3218 );
3219 gpio_control_block \gpio_control_bidir_1[1] (
3220 .gpio_defaults({ \gpio_defaults[25] , \gpio_defaults[24] , \gpio_defaults[23] , \gpio_defaults[22] , \gpio_defaults[21] , \gpio_defaults[20] , \gpio_defaults[19] , \gpio_defaults[18] , \gpio_defaults[17] , \gpio_defaults[16] , \gpio_defaults[15] , \gpio_defaults[14] , \gpio_defaults[13] }),
3221 .mgmt_gpio_in(\mgmt_io_in[1] ),
3222 .mgmt_gpio_oeb(\mgmt_io_oeb[1] ),
3223 .mgmt_gpio_out(\mgmt_io_out[1] ),
3224 .one(),
3225 .pad_gpio_ana_en(\mprj_io_analog_en[1] ),
3226 .pad_gpio_ana_pol(\mprj_io_analog_pol[1] ),
3227 .pad_gpio_ana_sel(\mprj_io_analog_sel[1] ),
3228 .pad_gpio_dm({ \mprj_io_dm[5] , \mprj_io_dm[4] , \mprj_io_dm[3] }),
3229 .pad_gpio_holdover(\mprj_io_holdover[1] ),
3230 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[1] ),
3231 .pad_gpio_in(\mprj_io_in[1] ),
3232 .pad_gpio_inenb(\mprj_io_inp_dis[1] ),
3233 .pad_gpio_out(\mprj_io_out[1] ),
3234 .pad_gpio_outenb(\mprj_io_oeb[1] ),
3235 .pad_gpio_slow_sel(\mprj_io_slow_sel[1] ),
3236 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[1] ),
3237 .resetn(\gpio_resetn_1[0] ),
3238 .resetn_out(\gpio_resetn_1[1] ),
3239 .serial_clock(\gpio_clock_1[0] ),
3240 .serial_clock_out(\gpio_clock_1[1] ),
3241 .serial_data_in(\gpio_serial_link_1[0] ),
3242 .serial_data_out(\gpio_serial_link_1[1] ),
3243 .serial_load(\gpio_load_1[0] ),
3244 .serial_load_out(\gpio_load_1[1] ),
3245 .user_gpio_in(\user_io_in[1] ),
3246 .user_gpio_oeb(\user_io_oeb[1] ),
3247 .user_gpio_out(\user_io_out[1] ),
3248 .vccd(vccd_core),
3249 .vccd1(vccd1_core),
3250 .vssd(vssd_core),
3251 .vssd1(vssd1_core),
3252 .zero()
3253 );
3254 gpio_control_block \gpio_control_bidir_2[0] (
3255 .gpio_defaults({ \gpio_defaults[467] , \gpio_defaults[466] , \gpio_defaults[465] , \gpio_defaults[464] , \gpio_defaults[463] , \gpio_defaults[462] , \gpio_defaults[461] , \gpio_defaults[460] , \gpio_defaults[459] , \gpio_defaults[458] , \gpio_defaults[457] , \gpio_defaults[456] , \gpio_defaults[455] }),
3256 .mgmt_gpio_in(\mgmt_io_in[35] ),
3257 .mgmt_gpio_oeb(\mgmt_io_oeb[2] ),
3258 .mgmt_gpio_out(\mgmt_io_out[2] ),
3259 .one(),
3260 .pad_gpio_ana_en(\mprj_io_analog_en[35] ),
3261 .pad_gpio_ana_pol(\mprj_io_analog_pol[35] ),
3262 .pad_gpio_ana_sel(\mprj_io_analog_sel[35] ),
3263 .pad_gpio_dm({ \mprj_io_dm[107] , \mprj_io_dm[106] , \mprj_io_dm[105] }),
3264 .pad_gpio_holdover(\mprj_io_holdover[35] ),
3265 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[35] ),
3266 .pad_gpio_in(\mprj_io_in[35] ),
3267 .pad_gpio_inenb(\mprj_io_inp_dis[35] ),
3268 .pad_gpio_out(\mprj_io_out[35] ),
3269 .pad_gpio_outenb(\mprj_io_oeb[35] ),
3270 .pad_gpio_slow_sel(\mprj_io_slow_sel[35] ),
3271 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[35] ),
3272 .resetn(\gpio_resetn_2[17] ),
3273 .resetn_out(\gpio_resetn_2[16] ),
3274 .serial_clock(\gpio_clock_2[17] ),
3275 .serial_clock_out(\gpio_clock_2[16] ),
3276 .serial_data_in(\gpio_serial_link_2[17] ),
3277 .serial_data_out(\gpio_serial_link_2[16] ),
3278 .serial_load(\gpio_load_2[17] ),
3279 .serial_load_out(\gpio_load_2[16] ),
3280 .user_gpio_in(\user_io_in[35] ),
3281 .user_gpio_oeb(\user_io_oeb[35] ),
3282 .user_gpio_out(\user_io_out[35] ),
3283 .vccd(vccd_core),
3284 .vccd1(vccd1_core),
3285 .vssd(vssd_core),
3286 .vssd1(vssd1_core),
3287 .zero()
3288 );
3289 gpio_control_block \gpio_control_bidir_2[1] (
3290 .gpio_defaults({ \gpio_defaults[480] , \gpio_defaults[479] , \gpio_defaults[478] , \gpio_defaults[477] , \gpio_defaults[476] , \gpio_defaults[475] , \gpio_defaults[474] , \gpio_defaults[473] , \gpio_defaults[472] , \gpio_defaults[471] , \gpio_defaults[470] , \gpio_defaults[469] , \gpio_defaults[468] }),
3291 .mgmt_gpio_in(\mgmt_io_in[36] ),
3292 .mgmt_gpio_oeb(\mgmt_io_oeb[3] ),
3293 .mgmt_gpio_out(\mgmt_io_out[3] ),
3294 .one(),
3295 .pad_gpio_ana_en(\mprj_io_analog_en[36] ),
3296 .pad_gpio_ana_pol(\mprj_io_analog_pol[36] ),
3297 .pad_gpio_ana_sel(\mprj_io_analog_sel[36] ),
3298 .pad_gpio_dm({ \mprj_io_dm[110] , \mprj_io_dm[109] , \mprj_io_dm[108] }),
3299 .pad_gpio_holdover(\mprj_io_holdover[36] ),
3300 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[36] ),
3301 .pad_gpio_in(\mprj_io_in[36] ),
3302 .pad_gpio_inenb(\mprj_io_inp_dis[36] ),
3303 .pad_gpio_out(\mprj_io_out[36] ),
3304 .pad_gpio_outenb(\mprj_io_oeb[36] ),
3305 .pad_gpio_slow_sel(\mprj_io_slow_sel[36] ),
3306 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[36] ),
3307 .resetn(\gpio_resetn_2[18] ),
3308 .resetn_out(\gpio_resetn_2[17] ),
3309 .serial_clock(\gpio_clock_2[18] ),
3310 .serial_clock_out(\gpio_clock_2[17] ),
3311 .serial_data_in(\gpio_serial_link_2[18] ),
3312 .serial_data_out(\gpio_serial_link_2[17] ),
3313 .serial_load(\gpio_load_2[18] ),
3314 .serial_load_out(\gpio_load_2[17] ),
3315 .user_gpio_in(\user_io_in[36] ),
3316 .user_gpio_oeb(\user_io_oeb[36] ),
3317 .user_gpio_out(\user_io_out[36] ),
3318 .vccd(vccd_core),
3319 .vccd1(vccd1_core),
3320 .vssd(vssd_core),
3321 .vssd1(vssd1_core),
3322 .zero()
3323 );
3324 gpio_control_block \gpio_control_bidir_2[2] (
3325 .gpio_defaults({ \gpio_defaults[493] , \gpio_defaults[492] , \gpio_defaults[491] , \gpio_defaults[490] , \gpio_defaults[489] , \gpio_defaults[488] , \gpio_defaults[487] , \gpio_defaults[486] , \gpio_defaults[485] , \gpio_defaults[484] , \gpio_defaults[483] , \gpio_defaults[482] , \gpio_defaults[481] }),
3326 .mgmt_gpio_in(\mgmt_io_in[37] ),
3327 .mgmt_gpio_oeb(\mgmt_io_oeb[4] ),
3328 .mgmt_gpio_out(\mgmt_io_out[4] ),
3329 .one(),
3330 .pad_gpio_ana_en(\mprj_io_analog_en[37] ),
3331 .pad_gpio_ana_pol(\mprj_io_analog_pol[37] ),
3332 .pad_gpio_ana_sel(\mprj_io_analog_sel[37] ),
3333 .pad_gpio_dm({ \mprj_io_dm[113] , \mprj_io_dm[112] , \mprj_io_dm[111] }),
3334 .pad_gpio_holdover(\mprj_io_holdover[37] ),
3335 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[37] ),
3336 .pad_gpio_in(\mprj_io_in[37] ),
3337 .pad_gpio_inenb(\mprj_io_inp_dis[37] ),
3338 .pad_gpio_out(\mprj_io_out[37] ),
3339 .pad_gpio_outenb(\mprj_io_oeb[37] ),
3340 .pad_gpio_slow_sel(\mprj_io_slow_sel[37] ),
3341 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[37] ),
3342 .resetn(\gpio_resetn_2_shifted[18] ),
3343 .resetn_out(\gpio_resetn_2[18] ),
3344 .serial_clock(\gpio_clock_2_shifted[18] ),
3345 .serial_clock_out(\gpio_clock_2[18] ),
3346 .serial_data_in(\gpio_serial_link_2_shifted[18] ),
3347 .serial_data_out(\gpio_serial_link_2[18] ),
3348 .serial_load(\gpio_load_2_shifted[18] ),
3349 .serial_load_out(\gpio_load_2[18] ),
3350 .user_gpio_in(\user_io_in[37] ),
3351 .user_gpio_oeb(\user_io_oeb[37] ),
3352 .user_gpio_out(\user_io_out[37] ),
3353 .vccd(vccd_core),
3354 .vccd1(vccd1_core),
3355 .vssd(vssd_core),
3356 .vssd1(vssd1_core),
3357 .zero()
3358 );
3359 gpio_control_block \gpio_control_in_1[0] (
3360 .gpio_defaults({ \gpio_defaults[116] , \gpio_defaults[115] , \gpio_defaults[114] , \gpio_defaults[113] , \gpio_defaults[112] , \gpio_defaults[111] , \gpio_defaults[110] , \gpio_defaults[109] , \gpio_defaults[108] , \gpio_defaults[107] , \gpio_defaults[106] , \gpio_defaults[105] , \gpio_defaults[104] }),
3361 .mgmt_gpio_in(\mgmt_io_in[8] ),
3362 .mgmt_gpio_oeb(\one_loop1[8] ),
3363 .mgmt_gpio_out(\mgmt_io_in[8] ),
3364 .one(\one_loop1[8] ),
3365 .pad_gpio_ana_en(\mprj_io_analog_en[8] ),
3366 .pad_gpio_ana_pol(\mprj_io_analog_pol[8] ),
3367 .pad_gpio_ana_sel(\mprj_io_analog_sel[8] ),
3368 .pad_gpio_dm({ \mprj_io_dm[26] , \mprj_io_dm[25] , \mprj_io_dm[24] }),
3369 .pad_gpio_holdover(\mprj_io_holdover[8] ),
3370 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[8] ),
3371 .pad_gpio_in(\mprj_io_in[8] ),
3372 .pad_gpio_inenb(\mprj_io_inp_dis[8] ),
3373 .pad_gpio_out(\mprj_io_out[8] ),
3374 .pad_gpio_outenb(\mprj_io_oeb[8] ),
3375 .pad_gpio_slow_sel(\mprj_io_slow_sel[8] ),
3376 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[8] ),
3377 .resetn(\gpio_resetn_1[7] ),
3378 .resetn_out(\gpio_resetn_1[8] ),
3379 .serial_clock(\gpio_clock_1[7] ),
3380 .serial_clock_out(\gpio_clock_1[8] ),
3381 .serial_data_in(\gpio_serial_link_1[7] ),
3382 .serial_data_out(\gpio_serial_link_1[8] ),
3383 .serial_load(\gpio_load_1[7] ),
3384 .serial_load_out(\gpio_load_1[8] ),
3385 .user_gpio_in(\user_io_in[8] ),
3386 .user_gpio_oeb(\user_io_oeb[8] ),
3387 .user_gpio_out(\user_io_out[8] ),
3388 .vccd(vccd_core),
3389 .vccd1(vccd1_core),
3390 .vssd(vssd_core),
3391 .vssd1(vssd1_core),
3392 .zero()
3393 );
3394 gpio_control_block \gpio_control_in_1[10] (
3395 .gpio_defaults({ \gpio_defaults[246] , \gpio_defaults[245] , \gpio_defaults[244] , \gpio_defaults[243] , \gpio_defaults[242] , \gpio_defaults[241] , \gpio_defaults[240] , \gpio_defaults[239] , \gpio_defaults[238] , \gpio_defaults[237] , \gpio_defaults[236] , \gpio_defaults[235] , \gpio_defaults[234] }),
3396 .mgmt_gpio_in(\mgmt_io_in[18] ),
3397 .mgmt_gpio_oeb(\one_loop1[18] ),
3398 .mgmt_gpio_out(\mgmt_io_in[18] ),
3399 .one(\one_loop1[18] ),
3400 .pad_gpio_ana_en(\mprj_io_analog_en[18] ),
3401 .pad_gpio_ana_pol(\mprj_io_analog_pol[18] ),
3402 .pad_gpio_ana_sel(\mprj_io_analog_sel[18] ),
3403 .pad_gpio_dm({ \mprj_io_dm[56] , \mprj_io_dm[55] , \mprj_io_dm[54] }),
3404 .pad_gpio_holdover(\mprj_io_holdover[18] ),
3405 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[18] ),
3406 .pad_gpio_in(\mprj_io_in[18] ),
3407 .pad_gpio_inenb(\mprj_io_inp_dis[18] ),
3408 .pad_gpio_out(\mprj_io_out[18] ),
3409 .pad_gpio_outenb(\mprj_io_oeb[18] ),
3410 .pad_gpio_slow_sel(\mprj_io_slow_sel[18] ),
3411 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[18] ),
3412 .resetn(\gpio_resetn_1[17] ),
3413 .resetn_out(\gpio_resetn_1[18] ),
3414 .serial_clock(\gpio_clock_1[17] ),
3415 .serial_clock_out(\gpio_clock_1[18] ),
3416 .serial_data_in(\gpio_serial_link_1[17] ),
3417 .serial_data_out(\gpio_serial_link_1[18] ),
3418 .serial_load(\gpio_load_1[17] ),
3419 .serial_load_out(\gpio_load_1[18] ),
3420 .user_gpio_in(\user_io_in[18] ),
3421 .user_gpio_oeb(\user_io_oeb[18] ),
3422 .user_gpio_out(\user_io_out[18] ),
3423 .vccd(vccd_core),
3424 .vccd1(vccd1_core),
3425 .vssd(vssd_core),
3426 .vssd1(vssd1_core),
3427 .zero()
3428 );
3429 gpio_control_block \gpio_control_in_1[1] (
3430 .gpio_defaults({ \gpio_defaults[129] , \gpio_defaults[128] , \gpio_defaults[127] , \gpio_defaults[126] , \gpio_defaults[125] , \gpio_defaults[124] , \gpio_defaults[123] , \gpio_defaults[122] , \gpio_defaults[121] , \gpio_defaults[120] , \gpio_defaults[119] , \gpio_defaults[118] , \gpio_defaults[117] }),
3431 .mgmt_gpio_in(\mgmt_io_in[9] ),
3432 .mgmt_gpio_oeb(\one_loop1[9] ),
3433 .mgmt_gpio_out(\mgmt_io_in[9] ),
3434 .one(\one_loop1[9] ),
3435 .pad_gpio_ana_en(\mprj_io_analog_en[9] ),
3436 .pad_gpio_ana_pol(\mprj_io_analog_pol[9] ),
3437 .pad_gpio_ana_sel(\mprj_io_analog_sel[9] ),
3438 .pad_gpio_dm({ \mprj_io_dm[29] , \mprj_io_dm[28] , \mprj_io_dm[27] }),
3439 .pad_gpio_holdover(\mprj_io_holdover[9] ),
3440 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[9] ),
3441 .pad_gpio_in(\mprj_io_in[9] ),
3442 .pad_gpio_inenb(\mprj_io_inp_dis[9] ),
3443 .pad_gpio_out(\mprj_io_out[9] ),
3444 .pad_gpio_outenb(\mprj_io_oeb[9] ),
3445 .pad_gpio_slow_sel(\mprj_io_slow_sel[9] ),
3446 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[9] ),
3447 .resetn(\gpio_resetn_1[8] ),
3448 .resetn_out(\gpio_resetn_1[9] ),
3449 .serial_clock(\gpio_clock_1[8] ),
3450 .serial_clock_out(\gpio_clock_1[9] ),
3451 .serial_data_in(\gpio_serial_link_1[8] ),
3452 .serial_data_out(\gpio_serial_link_1[9] ),
3453 .serial_load(\gpio_load_1[8] ),
3454 .serial_load_out(\gpio_load_1[9] ),
3455 .user_gpio_in(\user_io_in[9] ),
3456 .user_gpio_oeb(\user_io_oeb[9] ),
3457 .user_gpio_out(\user_io_out[9] ),
3458 .vccd(vccd_core),
3459 .vccd1(vccd1_core),
3460 .vssd(vssd_core),
3461 .vssd1(vssd1_core),
3462 .zero()
3463 );
3464 gpio_control_block \gpio_control_in_1[2] (
3465 .gpio_defaults({ \gpio_defaults[142] , \gpio_defaults[141] , \gpio_defaults[140] , \gpio_defaults[139] , \gpio_defaults[138] , \gpio_defaults[137] , \gpio_defaults[136] , \gpio_defaults[135] , \gpio_defaults[134] , \gpio_defaults[133] , \gpio_defaults[132] , \gpio_defaults[131] , \gpio_defaults[130] }),
3466 .mgmt_gpio_in(\mgmt_io_in[10] ),
3467 .mgmt_gpio_oeb(\one_loop1[10] ),
3468 .mgmt_gpio_out(\mgmt_io_in[10] ),
3469 .one(\one_loop1[10] ),
3470 .pad_gpio_ana_en(\mprj_io_analog_en[10] ),
3471 .pad_gpio_ana_pol(\mprj_io_analog_pol[10] ),
3472 .pad_gpio_ana_sel(\mprj_io_analog_sel[10] ),
3473 .pad_gpio_dm({ \mprj_io_dm[32] , \mprj_io_dm[31] , \mprj_io_dm[30] }),
3474 .pad_gpio_holdover(\mprj_io_holdover[10] ),
3475 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[10] ),
3476 .pad_gpio_in(\mprj_io_in[10] ),
3477 .pad_gpio_inenb(\mprj_io_inp_dis[10] ),
3478 .pad_gpio_out(\mprj_io_out[10] ),
3479 .pad_gpio_outenb(\mprj_io_oeb[10] ),
3480 .pad_gpio_slow_sel(\mprj_io_slow_sel[10] ),
3481 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[10] ),
3482 .resetn(\gpio_resetn_1[9] ),
3483 .resetn_out(\gpio_resetn_1[10] ),
3484 .serial_clock(\gpio_clock_1[9] ),
3485 .serial_clock_out(\gpio_clock_1[10] ),
3486 .serial_data_in(\gpio_serial_link_1[9] ),
3487 .serial_data_out(\gpio_serial_link_1[10] ),
3488 .serial_load(\gpio_load_1[9] ),
3489 .serial_load_out(\gpio_load_1[10] ),
3490 .user_gpio_in(\user_io_in[10] ),
3491 .user_gpio_oeb(\user_io_oeb[10] ),
3492 .user_gpio_out(\user_io_out[10] ),
3493 .vccd(vccd_core),
3494 .vccd1(vccd1_core),
3495 .vssd(vssd_core),
3496 .vssd1(vssd1_core),
3497 .zero()
3498 );
3499 gpio_control_block \gpio_control_in_1[3] (
3500 .gpio_defaults({ \gpio_defaults[155] , \gpio_defaults[154] , \gpio_defaults[153] , \gpio_defaults[152] , \gpio_defaults[151] , \gpio_defaults[150] , \gpio_defaults[149] , \gpio_defaults[148] , \gpio_defaults[147] , \gpio_defaults[146] , \gpio_defaults[145] , \gpio_defaults[144] , \gpio_defaults[143] }),
3501 .mgmt_gpio_in(\mgmt_io_in[11] ),
3502 .mgmt_gpio_oeb(\one_loop1[11] ),
3503 .mgmt_gpio_out(\mgmt_io_in[11] ),
3504 .one(\one_loop1[11] ),
3505 .pad_gpio_ana_en(\mprj_io_analog_en[11] ),
3506 .pad_gpio_ana_pol(\mprj_io_analog_pol[11] ),
3507 .pad_gpio_ana_sel(\mprj_io_analog_sel[11] ),
3508 .pad_gpio_dm({ \mprj_io_dm[35] , \mprj_io_dm[34] , \mprj_io_dm[33] }),
3509 .pad_gpio_holdover(\mprj_io_holdover[11] ),
3510 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[11] ),
3511 .pad_gpio_in(\mprj_io_in[11] ),
3512 .pad_gpio_inenb(\mprj_io_inp_dis[11] ),
3513 .pad_gpio_out(\mprj_io_out[11] ),
3514 .pad_gpio_outenb(\mprj_io_oeb[11] ),
3515 .pad_gpio_slow_sel(\mprj_io_slow_sel[11] ),
3516 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[11] ),
3517 .resetn(\gpio_resetn_1[10] ),
3518 .resetn_out(\gpio_resetn_1[11] ),
3519 .serial_clock(\gpio_clock_1[10] ),
3520 .serial_clock_out(\gpio_clock_1[11] ),
3521 .serial_data_in(\gpio_serial_link_1[10] ),
3522 .serial_data_out(\gpio_serial_link_1[11] ),
3523 .serial_load(\gpio_load_1[10] ),
3524 .serial_load_out(\gpio_load_1[11] ),
3525 .user_gpio_in(\user_io_in[11] ),
3526 .user_gpio_oeb(\user_io_oeb[11] ),
3527 .user_gpio_out(\user_io_out[11] ),
3528 .vccd(vccd_core),
3529 .vccd1(vccd1_core),
3530 .vssd(vssd_core),
3531 .vssd1(vssd1_core),
3532 .zero()
3533 );
3534 gpio_control_block \gpio_control_in_1[4] (
3535 .gpio_defaults({ \gpio_defaults[168] , \gpio_defaults[167] , \gpio_defaults[166] , \gpio_defaults[165] , \gpio_defaults[164] , \gpio_defaults[163] , \gpio_defaults[162] , \gpio_defaults[161] , \gpio_defaults[160] , \gpio_defaults[159] , \gpio_defaults[158] , \gpio_defaults[157] , \gpio_defaults[156] }),
3536 .mgmt_gpio_in(\mgmt_io_in[12] ),
3537 .mgmt_gpio_oeb(\one_loop1[12] ),
3538 .mgmt_gpio_out(\mgmt_io_in[12] ),
3539 .one(\one_loop1[12] ),
3540 .pad_gpio_ana_en(\mprj_io_analog_en[12] ),
3541 .pad_gpio_ana_pol(\mprj_io_analog_pol[12] ),
3542 .pad_gpio_ana_sel(\mprj_io_analog_sel[12] ),
3543 .pad_gpio_dm({ \mprj_io_dm[38] , \mprj_io_dm[37] , \mprj_io_dm[36] }),
3544 .pad_gpio_holdover(\mprj_io_holdover[12] ),
3545 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[12] ),
3546 .pad_gpio_in(\mprj_io_in[12] ),
3547 .pad_gpio_inenb(\mprj_io_inp_dis[12] ),
3548 .pad_gpio_out(\mprj_io_out[12] ),
3549 .pad_gpio_outenb(\mprj_io_oeb[12] ),
3550 .pad_gpio_slow_sel(\mprj_io_slow_sel[12] ),
3551 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[12] ),
3552 .resetn(\gpio_resetn_1[11] ),
3553 .resetn_out(\gpio_resetn_1[12] ),
3554 .serial_clock(\gpio_clock_1[11] ),
3555 .serial_clock_out(\gpio_clock_1[12] ),
3556 .serial_data_in(\gpio_serial_link_1[11] ),
3557 .serial_data_out(\gpio_serial_link_1[12] ),
3558 .serial_load(\gpio_load_1[11] ),
3559 .serial_load_out(\gpio_load_1[12] ),
3560 .user_gpio_in(\user_io_in[12] ),
3561 .user_gpio_oeb(\user_io_oeb[12] ),
3562 .user_gpio_out(\user_io_out[12] ),
3563 .vccd(vccd_core),
3564 .vccd1(vccd1_core),
3565 .vssd(vssd_core),
3566 .vssd1(vssd1_core),
3567 .zero()
3568 );
3569 gpio_control_block \gpio_control_in_1[5] (
3570 .gpio_defaults({ \gpio_defaults[181] , \gpio_defaults[180] , \gpio_defaults[179] , \gpio_defaults[178] , \gpio_defaults[177] , \gpio_defaults[176] , \gpio_defaults[175] , \gpio_defaults[174] , \gpio_defaults[173] , \gpio_defaults[172] , \gpio_defaults[171] , \gpio_defaults[170] , \gpio_defaults[169] }),
3571 .mgmt_gpio_in(\mgmt_io_in[13] ),
3572 .mgmt_gpio_oeb(\one_loop1[13] ),
3573 .mgmt_gpio_out(\mgmt_io_in[13] ),
3574 .one(\one_loop1[13] ),
3575 .pad_gpio_ana_en(\mprj_io_analog_en[13] ),
3576 .pad_gpio_ana_pol(\mprj_io_analog_pol[13] ),
3577 .pad_gpio_ana_sel(\mprj_io_analog_sel[13] ),
3578 .pad_gpio_dm({ \mprj_io_dm[41] , \mprj_io_dm[40] , \mprj_io_dm[39] }),
3579 .pad_gpio_holdover(\mprj_io_holdover[13] ),
3580 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[13] ),
3581 .pad_gpio_in(\mprj_io_in[13] ),
3582 .pad_gpio_inenb(\mprj_io_inp_dis[13] ),
3583 .pad_gpio_out(\mprj_io_out[13] ),
3584 .pad_gpio_outenb(\mprj_io_oeb[13] ),
3585 .pad_gpio_slow_sel(\mprj_io_slow_sel[13] ),
3586 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[13] ),
3587 .resetn(\gpio_resetn_1[12] ),
3588 .resetn_out(\gpio_resetn_1[13] ),
3589 .serial_clock(\gpio_clock_1[12] ),
3590 .serial_clock_out(\gpio_clock_1[13] ),
3591 .serial_data_in(\gpio_serial_link_1[12] ),
3592 .serial_data_out(\gpio_serial_link_1[13] ),
3593 .serial_load(\gpio_load_1[12] ),
3594 .serial_load_out(\gpio_load_1[13] ),
3595 .user_gpio_in(\user_io_in[13] ),
3596 .user_gpio_oeb(\user_io_oeb[13] ),
3597 .user_gpio_out(\user_io_out[13] ),
3598 .vccd(vccd_core),
3599 .vccd1(vccd1_core),
3600 .vssd(vssd_core),
3601 .vssd1(vssd1_core),
3602 .zero()
3603 );
3604 gpio_control_block \gpio_control_in_1[6] (
3605 .gpio_defaults({ \gpio_defaults[194] , \gpio_defaults[193] , \gpio_defaults[192] , \gpio_defaults[191] , \gpio_defaults[190] , \gpio_defaults[189] , \gpio_defaults[188] , \gpio_defaults[187] , \gpio_defaults[186] , \gpio_defaults[185] , \gpio_defaults[184] , \gpio_defaults[183] , \gpio_defaults[182] }),
3606 .mgmt_gpio_in(\mgmt_io_in[14] ),
3607 .mgmt_gpio_oeb(\one_loop1[14] ),
3608 .mgmt_gpio_out(\mgmt_io_in[14] ),
3609 .one(\one_loop1[14] ),
3610 .pad_gpio_ana_en(\mprj_io_analog_en[14] ),
3611 .pad_gpio_ana_pol(\mprj_io_analog_pol[14] ),
3612 .pad_gpio_ana_sel(\mprj_io_analog_sel[14] ),
3613 .pad_gpio_dm({ \mprj_io_dm[44] , \mprj_io_dm[43] , \mprj_io_dm[42] }),
3614 .pad_gpio_holdover(\mprj_io_holdover[14] ),
3615 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[14] ),
3616 .pad_gpio_in(\mprj_io_in[14] ),
3617 .pad_gpio_inenb(\mprj_io_inp_dis[14] ),
3618 .pad_gpio_out(\mprj_io_out[14] ),
3619 .pad_gpio_outenb(\mprj_io_oeb[14] ),
3620 .pad_gpio_slow_sel(\mprj_io_slow_sel[14] ),
3621 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[14] ),
3622 .resetn(\gpio_resetn_1[13] ),
3623 .resetn_out(\gpio_resetn_1[14] ),
3624 .serial_clock(\gpio_clock_1[13] ),
3625 .serial_clock_out(\gpio_clock_1[14] ),
3626 .serial_data_in(\gpio_serial_link_1[13] ),
3627 .serial_data_out(\gpio_serial_link_1[14] ),
3628 .serial_load(\gpio_load_1[13] ),
3629 .serial_load_out(\gpio_load_1[14] ),
3630 .user_gpio_in(\user_io_in[14] ),
3631 .user_gpio_oeb(\user_io_oeb[14] ),
3632 .user_gpio_out(\user_io_out[14] ),
3633 .vccd(vccd_core),
3634 .vccd1(vccd1_core),
3635 .vssd(vssd_core),
3636 .vssd1(vssd1_core),
3637 .zero()
3638 );
3639 gpio_control_block \gpio_control_in_1[7] (
3640 .gpio_defaults({ \gpio_defaults[207] , \gpio_defaults[206] , \gpio_defaults[205] , \gpio_defaults[204] , \gpio_defaults[203] , \gpio_defaults[202] , \gpio_defaults[201] , \gpio_defaults[200] , \gpio_defaults[199] , \gpio_defaults[198] , \gpio_defaults[197] , \gpio_defaults[196] , \gpio_defaults[195] }),
3641 .mgmt_gpio_in(\mgmt_io_in[15] ),
3642 .mgmt_gpio_oeb(\one_loop1[15] ),
3643 .mgmt_gpio_out(\mgmt_io_in[15] ),
3644 .one(\one_loop1[15] ),
3645 .pad_gpio_ana_en(\mprj_io_analog_en[15] ),
3646 .pad_gpio_ana_pol(\mprj_io_analog_pol[15] ),
3647 .pad_gpio_ana_sel(\mprj_io_analog_sel[15] ),
3648 .pad_gpio_dm({ \mprj_io_dm[47] , \mprj_io_dm[46] , \mprj_io_dm[45] }),
3649 .pad_gpio_holdover(\mprj_io_holdover[15] ),
3650 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[15] ),
3651 .pad_gpio_in(\mprj_io_in[15] ),
3652 .pad_gpio_inenb(\mprj_io_inp_dis[15] ),
3653 .pad_gpio_out(\mprj_io_out[15] ),
3654 .pad_gpio_outenb(\mprj_io_oeb[15] ),
3655 .pad_gpio_slow_sel(\mprj_io_slow_sel[15] ),
3656 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[15] ),
3657 .resetn(\gpio_resetn_1[14] ),
3658 .resetn_out(\gpio_resetn_1[15] ),
3659 .serial_clock(\gpio_clock_1[14] ),
3660 .serial_clock_out(\gpio_clock_1[15] ),
3661 .serial_data_in(\gpio_serial_link_1[14] ),
3662 .serial_data_out(\gpio_serial_link_1[15] ),
3663 .serial_load(\gpio_load_1[14] ),
3664 .serial_load_out(\gpio_load_1[15] ),
3665 .user_gpio_in(\user_io_in[15] ),
3666 .user_gpio_oeb(\user_io_oeb[15] ),
3667 .user_gpio_out(\user_io_out[15] ),
3668 .vccd(vccd_core),
3669 .vccd1(vccd1_core),
3670 .vssd(vssd_core),
3671 .vssd1(vssd1_core),
3672 .zero()
3673 );
3674 gpio_control_block \gpio_control_in_1[8] (
3675 .gpio_defaults({ \gpio_defaults[220] , \gpio_defaults[219] , \gpio_defaults[218] , \gpio_defaults[217] , \gpio_defaults[216] , \gpio_defaults[215] , \gpio_defaults[214] , \gpio_defaults[213] , \gpio_defaults[212] , \gpio_defaults[211] , \gpio_defaults[210] , \gpio_defaults[209] , \gpio_defaults[208] }),
3676 .mgmt_gpio_in(\mgmt_io_in[16] ),
3677 .mgmt_gpio_oeb(\one_loop1[16] ),
3678 .mgmt_gpio_out(\mgmt_io_in[16] ),
3679 .one(\one_loop1[16] ),
3680 .pad_gpio_ana_en(\mprj_io_analog_en[16] ),
3681 .pad_gpio_ana_pol(\mprj_io_analog_pol[16] ),
3682 .pad_gpio_ana_sel(\mprj_io_analog_sel[16] ),
3683 .pad_gpio_dm({ \mprj_io_dm[50] , \mprj_io_dm[49] , \mprj_io_dm[48] }),
3684 .pad_gpio_holdover(\mprj_io_holdover[16] ),
3685 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[16] ),
3686 .pad_gpio_in(\mprj_io_in[16] ),
3687 .pad_gpio_inenb(\mprj_io_inp_dis[16] ),
3688 .pad_gpio_out(\mprj_io_out[16] ),
3689 .pad_gpio_outenb(\mprj_io_oeb[16] ),
3690 .pad_gpio_slow_sel(\mprj_io_slow_sel[16] ),
3691 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[16] ),
3692 .resetn(\gpio_resetn_1[15] ),
3693 .resetn_out(\gpio_resetn_1[16] ),
3694 .serial_clock(\gpio_clock_1[15] ),
3695 .serial_clock_out(\gpio_clock_1[16] ),
3696 .serial_data_in(\gpio_serial_link_1[15] ),
3697 .serial_data_out(\gpio_serial_link_1[16] ),
3698 .serial_load(\gpio_load_1[15] ),
3699 .serial_load_out(\gpio_load_1[16] ),
3700 .user_gpio_in(\user_io_in[16] ),
3701 .user_gpio_oeb(\user_io_oeb[16] ),
3702 .user_gpio_out(\user_io_out[16] ),
3703 .vccd(vccd_core),
3704 .vccd1(vccd1_core),
3705 .vssd(vssd_core),
3706 .vssd1(vssd1_core),
3707 .zero()
3708 );
3709 gpio_control_block \gpio_control_in_1[9] (
3710 .gpio_defaults({ \gpio_defaults[233] , \gpio_defaults[232] , \gpio_defaults[231] , \gpio_defaults[230] , \gpio_defaults[229] , \gpio_defaults[228] , \gpio_defaults[227] , \gpio_defaults[226] , \gpio_defaults[225] , \gpio_defaults[224] , \gpio_defaults[223] , \gpio_defaults[222] , \gpio_defaults[221] }),
3711 .mgmt_gpio_in(\mgmt_io_in[17] ),
3712 .mgmt_gpio_oeb(\one_loop1[17] ),
3713 .mgmt_gpio_out(\mgmt_io_in[17] ),
3714 .one(\one_loop1[17] ),
3715 .pad_gpio_ana_en(\mprj_io_analog_en[17] ),
3716 .pad_gpio_ana_pol(\mprj_io_analog_pol[17] ),
3717 .pad_gpio_ana_sel(\mprj_io_analog_sel[17] ),
3718 .pad_gpio_dm({ \mprj_io_dm[53] , \mprj_io_dm[52] , \mprj_io_dm[51] }),
3719 .pad_gpio_holdover(\mprj_io_holdover[17] ),
3720 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[17] ),
3721 .pad_gpio_in(\mprj_io_in[17] ),
3722 .pad_gpio_inenb(\mprj_io_inp_dis[17] ),
3723 .pad_gpio_out(\mprj_io_out[17] ),
3724 .pad_gpio_outenb(\mprj_io_oeb[17] ),
3725 .pad_gpio_slow_sel(\mprj_io_slow_sel[17] ),
3726 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[17] ),
3727 .resetn(\gpio_resetn_1[16] ),
3728 .resetn_out(\gpio_resetn_1[17] ),
3729 .serial_clock(\gpio_clock_1[16] ),
3730 .serial_clock_out(\gpio_clock_1[17] ),
3731 .serial_data_in(\gpio_serial_link_1[16] ),
3732 .serial_data_out(\gpio_serial_link_1[17] ),
3733 .serial_load(\gpio_load_1[16] ),
3734 .serial_load_out(\gpio_load_1[17] ),
3735 .user_gpio_in(\user_io_in[17] ),
3736 .user_gpio_oeb(\user_io_oeb[17] ),
3737 .user_gpio_out(\user_io_out[17] ),
3738 .vccd(vccd_core),
3739 .vccd1(vccd1_core),
3740 .vssd(vssd_core),
3741 .vssd1(vssd1_core),
3742 .zero()
3743 );
3744 gpio_control_block \gpio_control_in_1a[0] (
3745 .gpio_defaults({ \gpio_defaults[38] , \gpio_defaults[37] , \gpio_defaults[36] , \gpio_defaults[35] , \gpio_defaults[34] , \gpio_defaults[33] , \gpio_defaults[32] , \gpio_defaults[31] , \gpio_defaults[30] , \gpio_defaults[29] , \gpio_defaults[28] , \gpio_defaults[27] , \gpio_defaults[26] }),
3746 .mgmt_gpio_in(\mgmt_io_in[2] ),
3747 .mgmt_gpio_oeb(\one_loop1[2] ),
3748 .mgmt_gpio_out(\mgmt_io_in[2] ),
3749 .one(\one_loop1[2] ),
3750 .pad_gpio_ana_en(\mprj_io_analog_en[2] ),
3751 .pad_gpio_ana_pol(\mprj_io_analog_pol[2] ),
3752 .pad_gpio_ana_sel(\mprj_io_analog_sel[2] ),
3753 .pad_gpio_dm({ \mprj_io_dm[8] , \mprj_io_dm[7] , \mprj_io_dm[6] }),
3754 .pad_gpio_holdover(\mprj_io_holdover[2] ),
3755 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[2] ),
3756 .pad_gpio_in(\mprj_io_in[2] ),
3757 .pad_gpio_inenb(\mprj_io_inp_dis[2] ),
3758 .pad_gpio_out(\mprj_io_out[2] ),
3759 .pad_gpio_outenb(\mprj_io_oeb[2] ),
3760 .pad_gpio_slow_sel(\mprj_io_slow_sel[2] ),
3761 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[2] ),
3762 .resetn(\gpio_resetn_1[1] ),
3763 .resetn_out(\gpio_resetn_1[2] ),
3764 .serial_clock(\gpio_clock_1[1] ),
3765 .serial_clock_out(\gpio_clock_1[2] ),
3766 .serial_data_in(\gpio_serial_link_1[1] ),
3767 .serial_data_out(\gpio_serial_link_1[2] ),
3768 .serial_load(\gpio_load_1[1] ),
3769 .serial_load_out(\gpio_load_1[2] ),
3770 .user_gpio_in(\user_io_in[2] ),
3771 .user_gpio_oeb(\user_io_oeb[2] ),
3772 .user_gpio_out(\user_io_out[2] ),
3773 .vccd(vccd_core),
3774 .vccd1(vccd1_core),
3775 .vssd(vssd_core),
3776 .vssd1(vssd1_core),
3777 .zero()
3778 );
3779 gpio_control_block \gpio_control_in_1a[1] (
3780 .gpio_defaults({ \gpio_defaults[51] , \gpio_defaults[50] , \gpio_defaults[49] , \gpio_defaults[48] , \gpio_defaults[47] , \gpio_defaults[46] , \gpio_defaults[45] , \gpio_defaults[44] , \gpio_defaults[43] , \gpio_defaults[42] , \gpio_defaults[41] , \gpio_defaults[40] , \gpio_defaults[39] }),
3781 .mgmt_gpio_in(\mgmt_io_in[3] ),
3782 .mgmt_gpio_oeb(\one_loop1[3] ),
3783 .mgmt_gpio_out(\mgmt_io_in[3] ),
3784 .one(\one_loop1[3] ),
3785 .pad_gpio_ana_en(\mprj_io_analog_en[3] ),
3786 .pad_gpio_ana_pol(\mprj_io_analog_pol[3] ),
3787 .pad_gpio_ana_sel(\mprj_io_analog_sel[3] ),
3788 .pad_gpio_dm({ \mprj_io_dm[11] , \mprj_io_dm[10] , \mprj_io_dm[9] }),
3789 .pad_gpio_holdover(\mprj_io_holdover[3] ),
3790 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[3] ),
3791 .pad_gpio_in(\mprj_io_in[3] ),
3792 .pad_gpio_inenb(\mprj_io_inp_dis[3] ),
3793 .pad_gpio_out(\mprj_io_out[3] ),
3794 .pad_gpio_outenb(\mprj_io_oeb[3] ),
3795 .pad_gpio_slow_sel(\mprj_io_slow_sel[3] ),
3796 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[3] ),
3797 .resetn(\gpio_resetn_1[2] ),
3798 .resetn_out(\gpio_resetn_1[3] ),
3799 .serial_clock(\gpio_clock_1[2] ),
3800 .serial_clock_out(\gpio_clock_1[3] ),
3801 .serial_data_in(\gpio_serial_link_1[2] ),
3802 .serial_data_out(\gpio_serial_link_1[3] ),
3803 .serial_load(\gpio_load_1[2] ),
3804 .serial_load_out(\gpio_load_1[3] ),
3805 .user_gpio_in(\user_io_in[3] ),
3806 .user_gpio_oeb(\user_io_oeb[3] ),
3807 .user_gpio_out(\user_io_out[3] ),
3808 .vccd(vccd_core),
3809 .vccd1(vccd1_core),
3810 .vssd(vssd_core),
3811 .vssd1(vssd1_core),
3812 .zero()
3813 );
3814 gpio_control_block \gpio_control_in_1a[2] (
3815 .gpio_defaults({ \gpio_defaults[64] , \gpio_defaults[63] , \gpio_defaults[62] , \gpio_defaults[61] , \gpio_defaults[60] , \gpio_defaults[59] , \gpio_defaults[58] , \gpio_defaults[57] , \gpio_defaults[56] , \gpio_defaults[55] , \gpio_defaults[54] , \gpio_defaults[53] , \gpio_defaults[52] }),
3816 .mgmt_gpio_in(\mgmt_io_in[4] ),
3817 .mgmt_gpio_oeb(\one_loop1[4] ),
3818 .mgmt_gpio_out(\mgmt_io_in[4] ),
3819 .one(\one_loop1[4] ),
3820 .pad_gpio_ana_en(\mprj_io_analog_en[4] ),
3821 .pad_gpio_ana_pol(\mprj_io_analog_pol[4] ),
3822 .pad_gpio_ana_sel(\mprj_io_analog_sel[4] ),
3823 .pad_gpio_dm({ \mprj_io_dm[14] , \mprj_io_dm[13] , \mprj_io_dm[12] }),
3824 .pad_gpio_holdover(\mprj_io_holdover[4] ),
3825 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[4] ),
3826 .pad_gpio_in(\mprj_io_in[4] ),
3827 .pad_gpio_inenb(\mprj_io_inp_dis[4] ),
3828 .pad_gpio_out(\mprj_io_out[4] ),
3829 .pad_gpio_outenb(\mprj_io_oeb[4] ),
3830 .pad_gpio_slow_sel(\mprj_io_slow_sel[4] ),
3831 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[4] ),
3832 .resetn(\gpio_resetn_1[3] ),
3833 .resetn_out(\gpio_resetn_1[4] ),
3834 .serial_clock(\gpio_clock_1[3] ),
3835 .serial_clock_out(\gpio_clock_1[4] ),
3836 .serial_data_in(\gpio_serial_link_1[3] ),
3837 .serial_data_out(\gpio_serial_link_1[4] ),
3838 .serial_load(\gpio_load_1[3] ),
3839 .serial_load_out(\gpio_load_1[4] ),
3840 .user_gpio_in(\user_io_in[4] ),
3841 .user_gpio_oeb(\user_io_oeb[4] ),
3842 .user_gpio_out(\user_io_out[4] ),
3843 .vccd(vccd_core),
3844 .vccd1(vccd1_core),
3845 .vssd(vssd_core),
3846 .vssd1(vssd1_core),
3847 .zero()
3848 );
3849 gpio_control_block \gpio_control_in_1a[3] (
3850 .gpio_defaults({ \gpio_defaults[77] , \gpio_defaults[76] , \gpio_defaults[75] , \gpio_defaults[74] , \gpio_defaults[73] , \gpio_defaults[72] , \gpio_defaults[71] , \gpio_defaults[70] , \gpio_defaults[69] , \gpio_defaults[68] , \gpio_defaults[67] , \gpio_defaults[66] , \gpio_defaults[65] }),
3851 .mgmt_gpio_in(\mgmt_io_in[5] ),
3852 .mgmt_gpio_oeb(\one_loop1[5] ),
3853 .mgmt_gpio_out(\mgmt_io_in[5] ),
3854 .one(\one_loop1[5] ),
3855 .pad_gpio_ana_en(\mprj_io_analog_en[5] ),
3856 .pad_gpio_ana_pol(\mprj_io_analog_pol[5] ),
3857 .pad_gpio_ana_sel(\mprj_io_analog_sel[5] ),
3858 .pad_gpio_dm({ \mprj_io_dm[17] , \mprj_io_dm[16] , \mprj_io_dm[15] }),
3859 .pad_gpio_holdover(\mprj_io_holdover[5] ),
3860 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[5] ),
3861 .pad_gpio_in(\mprj_io_in[5] ),
3862 .pad_gpio_inenb(\mprj_io_inp_dis[5] ),
3863 .pad_gpio_out(\mprj_io_out[5] ),
3864 .pad_gpio_outenb(\mprj_io_oeb[5] ),
3865 .pad_gpio_slow_sel(\mprj_io_slow_sel[5] ),
3866 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[5] ),
3867 .resetn(\gpio_resetn_1[4] ),
3868 .resetn_out(\gpio_resetn_1[5] ),
3869 .serial_clock(\gpio_clock_1[4] ),
3870 .serial_clock_out(\gpio_clock_1[5] ),
3871 .serial_data_in(\gpio_serial_link_1[4] ),
3872 .serial_data_out(\gpio_serial_link_1[5] ),
3873 .serial_load(\gpio_load_1[4] ),
3874 .serial_load_out(\gpio_load_1[5] ),
3875 .user_gpio_in(\user_io_in[5] ),
3876 .user_gpio_oeb(\user_io_oeb[5] ),
3877 .user_gpio_out(\user_io_out[5] ),
3878 .vccd(vccd_core),
3879 .vccd1(vccd1_core),
3880 .vssd(vssd_core),
3881 .vssd1(vssd1_core),
3882 .zero()
3883 );
3884 gpio_control_block \gpio_control_in_1a[4] (
3885 .gpio_defaults({ \gpio_defaults[90] , \gpio_defaults[89] , \gpio_defaults[88] , \gpio_defaults[87] , \gpio_defaults[86] , \gpio_defaults[85] , \gpio_defaults[84] , \gpio_defaults[83] , \gpio_defaults[82] , \gpio_defaults[81] , \gpio_defaults[80] , \gpio_defaults[79] , \gpio_defaults[78] }),
3886 .mgmt_gpio_in(\mgmt_io_in[6] ),
3887 .mgmt_gpio_oeb(\one_loop1[6] ),
3888 .mgmt_gpio_out(\mgmt_io_in[6] ),
3889 .one(\one_loop1[6] ),
3890 .pad_gpio_ana_en(\mprj_io_analog_en[6] ),
3891 .pad_gpio_ana_pol(\mprj_io_analog_pol[6] ),
3892 .pad_gpio_ana_sel(\mprj_io_analog_sel[6] ),
3893 .pad_gpio_dm({ \mprj_io_dm[20] , \mprj_io_dm[19] , \mprj_io_dm[18] }),
3894 .pad_gpio_holdover(\mprj_io_holdover[6] ),
3895 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[6] ),
3896 .pad_gpio_in(\mprj_io_in[6] ),
3897 .pad_gpio_inenb(\mprj_io_inp_dis[6] ),
3898 .pad_gpio_out(\mprj_io_out[6] ),
3899 .pad_gpio_outenb(\mprj_io_oeb[6] ),
3900 .pad_gpio_slow_sel(\mprj_io_slow_sel[6] ),
3901 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[6] ),
3902 .resetn(\gpio_resetn_1[5] ),
3903 .resetn_out(\gpio_resetn_1[6] ),
3904 .serial_clock(\gpio_clock_1[5] ),
3905 .serial_clock_out(\gpio_clock_1[6] ),
3906 .serial_data_in(\gpio_serial_link_1[5] ),
3907 .serial_data_out(\gpio_serial_link_1[6] ),
3908 .serial_load(\gpio_load_1[5] ),
3909 .serial_load_out(\gpio_load_1[6] ),
3910 .user_gpio_in(\user_io_in[6] ),
3911 .user_gpio_oeb(\user_io_oeb[6] ),
3912 .user_gpio_out(\user_io_out[6] ),
3913 .vccd(vccd_core),
3914 .vccd1(vccd1_core),
3915 .vssd(vssd_core),
3916 .vssd1(vssd1_core),
3917 .zero()
3918 );
3919 gpio_control_block \gpio_control_in_1a[5] (
3920 .gpio_defaults({ \gpio_defaults[103] , \gpio_defaults[102] , \gpio_defaults[101] , \gpio_defaults[100] , \gpio_defaults[99] , \gpio_defaults[98] , \gpio_defaults[97] , \gpio_defaults[96] , \gpio_defaults[95] , \gpio_defaults[94] , \gpio_defaults[93] , \gpio_defaults[92] , \gpio_defaults[91] }),
3921 .mgmt_gpio_in(\mgmt_io_in[7] ),
3922 .mgmt_gpio_oeb(\one_loop1[7] ),
3923 .mgmt_gpio_out(\mgmt_io_in[7] ),
3924 .one(\one_loop1[7] ),
3925 .pad_gpio_ana_en(\mprj_io_analog_en[7] ),
3926 .pad_gpio_ana_pol(\mprj_io_analog_pol[7] ),
3927 .pad_gpio_ana_sel(\mprj_io_analog_sel[7] ),
3928 .pad_gpio_dm({ \mprj_io_dm[23] , \mprj_io_dm[22] , \mprj_io_dm[21] }),
3929 .pad_gpio_holdover(\mprj_io_holdover[7] ),
3930 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[7] ),
3931 .pad_gpio_in(\mprj_io_in[7] ),
3932 .pad_gpio_inenb(\mprj_io_inp_dis[7] ),
3933 .pad_gpio_out(\mprj_io_out[7] ),
3934 .pad_gpio_outenb(\mprj_io_oeb[7] ),
3935 .pad_gpio_slow_sel(\mprj_io_slow_sel[7] ),
3936 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[7] ),
3937 .resetn(\gpio_resetn_1[6] ),
3938 .resetn_out(\gpio_resetn_1[7] ),
3939 .serial_clock(\gpio_clock_1[6] ),
3940 .serial_clock_out(\gpio_clock_1[7] ),
3941 .serial_data_in(\gpio_serial_link_1[6] ),
3942 .serial_data_out(\gpio_serial_link_1[7] ),
3943 .serial_load(\gpio_load_1[6] ),
3944 .serial_load_out(\gpio_load_1[7] ),
3945 .user_gpio_in(\user_io_in[7] ),
3946 .user_gpio_oeb(\user_io_oeb[7] ),
3947 .user_gpio_out(\user_io_out[7] ),
3948 .vccd(vccd_core),
3949 .vccd1(vccd1_core),
3950 .vssd(vssd_core),
3951 .vssd1(vssd1_core),
3952 .zero()
3953 );
3954 gpio_control_block \gpio_control_in_2[0] (
3955 .gpio_defaults({ \gpio_defaults[259] , \gpio_defaults[258] , \gpio_defaults[257] , \gpio_defaults[256] , \gpio_defaults[255] , \gpio_defaults[254] , \gpio_defaults[253] , \gpio_defaults[252] , \gpio_defaults[251] , \gpio_defaults[250] , \gpio_defaults[249] , \gpio_defaults[248] , \gpio_defaults[247] }),
3956 .mgmt_gpio_in(\mgmt_io_in[19] ),
3957 .mgmt_gpio_oeb(\one_loop2[0] ),
3958 .mgmt_gpio_out(\mgmt_io_in[19] ),
3959 .one(\one_loop2[0] ),
3960 .pad_gpio_ana_en(\mprj_io_analog_en[19] ),
3961 .pad_gpio_ana_pol(\mprj_io_analog_pol[19] ),
3962 .pad_gpio_ana_sel(\mprj_io_analog_sel[19] ),
3963 .pad_gpio_dm({ \mprj_io_dm[59] , \mprj_io_dm[58] , \mprj_io_dm[57] }),
3964 .pad_gpio_holdover(\mprj_io_holdover[19] ),
3965 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[19] ),
3966 .pad_gpio_in(\mprj_io_in[19] ),
3967 .pad_gpio_inenb(\mprj_io_inp_dis[19] ),
3968 .pad_gpio_out(\mprj_io_out[19] ),
3969 .pad_gpio_outenb(\mprj_io_oeb[19] ),
3970 .pad_gpio_slow_sel(\mprj_io_slow_sel[19] ),
3971 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[19] ),
3972 .resetn(\gpio_resetn_2[1] ),
3973 .resetn_out(\gpio_resetn_2[0] ),
3974 .serial_clock(\gpio_clock_2[1] ),
3975 .serial_clock_out(\gpio_clock_2[0] ),
3976 .serial_data_in(\gpio_serial_link_2[1] ),
3977 .serial_data_out(\gpio_serial_link_2[0] ),
3978 .serial_load(\gpio_load_2[1] ),
3979 .serial_load_out(\gpio_load_2[0] ),
3980 .user_gpio_in(\user_io_in[19] ),
3981 .user_gpio_oeb(\user_io_oeb[19] ),
3982 .user_gpio_out(\user_io_out[19] ),
3983 .vccd(vccd_core),
3984 .vccd1(vccd1_core),
3985 .vssd(vssd_core),
3986 .vssd1(vssd1_core),
3987 .zero()
3988 );
3989 gpio_control_block \gpio_control_in_2[10] (
3990 .gpio_defaults({ \gpio_defaults[389] , \gpio_defaults[388] , \gpio_defaults[387] , \gpio_defaults[386] , \gpio_defaults[385] , \gpio_defaults[384] , \gpio_defaults[383] , \gpio_defaults[382] , \gpio_defaults[381] , \gpio_defaults[380] , \gpio_defaults[379] , \gpio_defaults[378] , \gpio_defaults[377] }),
3991 .mgmt_gpio_in(\mgmt_io_in[29] ),
3992 .mgmt_gpio_oeb(\one_loop2[10] ),
3993 .mgmt_gpio_out(\mgmt_io_in[29] ),
3994 .one(\one_loop2[10] ),
3995 .pad_gpio_ana_en(\mprj_io_analog_en[29] ),
3996 .pad_gpio_ana_pol(\mprj_io_analog_pol[29] ),
3997 .pad_gpio_ana_sel(\mprj_io_analog_sel[29] ),
3998 .pad_gpio_dm({ \mprj_io_dm[89] , \mprj_io_dm[88] , \mprj_io_dm[87] }),
3999 .pad_gpio_holdover(\mprj_io_holdover[29] ),
4000 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[29] ),
4001 .pad_gpio_in(\mprj_io_in[29] ),
4002 .pad_gpio_inenb(\mprj_io_inp_dis[29] ),
4003 .pad_gpio_out(\mprj_io_out[29] ),
4004 .pad_gpio_outenb(\mprj_io_oeb[29] ),
4005 .pad_gpio_slow_sel(\mprj_io_slow_sel[29] ),
4006 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[29] ),
4007 .resetn(\gpio_resetn_2[11] ),
4008 .resetn_out(\gpio_resetn_2[10] ),
4009 .serial_clock(\gpio_clock_2[11] ),
4010 .serial_clock_out(\gpio_clock_2[10] ),
4011 .serial_data_in(\gpio_serial_link_2[11] ),
4012 .serial_data_out(\gpio_serial_link_2[10] ),
4013 .serial_load(\gpio_load_2[11] ),
4014 .serial_load_out(\gpio_load_2[10] ),
4015 .user_gpio_in(\user_io_in[29] ),
4016 .user_gpio_oeb(\user_io_oeb[29] ),
4017 .user_gpio_out(\user_io_out[29] ),
4018 .vccd(vccd_core),
4019 .vccd1(vccd1_core),
4020 .vssd(vssd_core),
4021 .vssd1(vssd1_core),
4022 .zero()
4023 );
4024 gpio_control_block \gpio_control_in_2[11] (
4025 .gpio_defaults({ \gpio_defaults[402] , \gpio_defaults[401] , \gpio_defaults[400] , \gpio_defaults[399] , \gpio_defaults[398] , \gpio_defaults[397] , \gpio_defaults[396] , \gpio_defaults[395] , \gpio_defaults[394] , \gpio_defaults[393] , \gpio_defaults[392] , \gpio_defaults[391] , \gpio_defaults[390] }),
4026 .mgmt_gpio_in(\mgmt_io_in[30] ),
4027 .mgmt_gpio_oeb(\one_loop2[11] ),
4028 .mgmt_gpio_out(\mgmt_io_in[30] ),
4029 .one(\one_loop2[11] ),
4030 .pad_gpio_ana_en(\mprj_io_analog_en[30] ),
4031 .pad_gpio_ana_pol(\mprj_io_analog_pol[30] ),
4032 .pad_gpio_ana_sel(\mprj_io_analog_sel[30] ),
4033 .pad_gpio_dm({ \mprj_io_dm[92] , \mprj_io_dm[91] , \mprj_io_dm[90] }),
4034 .pad_gpio_holdover(\mprj_io_holdover[30] ),
4035 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[30] ),
4036 .pad_gpio_in(\mprj_io_in[30] ),
4037 .pad_gpio_inenb(\mprj_io_inp_dis[30] ),
4038 .pad_gpio_out(\mprj_io_out[30] ),
4039 .pad_gpio_outenb(\mprj_io_oeb[30] ),
4040 .pad_gpio_slow_sel(\mprj_io_slow_sel[30] ),
4041 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[30] ),
4042 .resetn(\gpio_resetn_2[12] ),
4043 .resetn_out(\gpio_resetn_2[11] ),
4044 .serial_clock(\gpio_clock_2[12] ),
4045 .serial_clock_out(\gpio_clock_2[11] ),
4046 .serial_data_in(\gpio_serial_link_2[12] ),
4047 .serial_data_out(\gpio_serial_link_2[11] ),
4048 .serial_load(\gpio_load_2[12] ),
4049 .serial_load_out(\gpio_load_2[11] ),
4050 .user_gpio_in(\user_io_in[30] ),
4051 .user_gpio_oeb(\user_io_oeb[30] ),
4052 .user_gpio_out(\user_io_out[30] ),
4053 .vccd(vccd_core),
4054 .vccd1(vccd1_core),
4055 .vssd(vssd_core),
4056 .vssd1(vssd1_core),
4057 .zero()
4058 );
4059 gpio_control_block \gpio_control_in_2[12] (
4060 .gpio_defaults({ \gpio_defaults[415] , \gpio_defaults[414] , \gpio_defaults[413] , \gpio_defaults[412] , \gpio_defaults[411] , \gpio_defaults[410] , \gpio_defaults[409] , \gpio_defaults[408] , \gpio_defaults[407] , \gpio_defaults[406] , \gpio_defaults[405] , \gpio_defaults[404] , \gpio_defaults[403] }),
4061 .mgmt_gpio_in(\mgmt_io_in[31] ),
4062 .mgmt_gpio_oeb(\one_loop2[12] ),
4063 .mgmt_gpio_out(\mgmt_io_in[31] ),
4064 .one(\one_loop2[12] ),
4065 .pad_gpio_ana_en(\mprj_io_analog_en[31] ),
4066 .pad_gpio_ana_pol(\mprj_io_analog_pol[31] ),
4067 .pad_gpio_ana_sel(\mprj_io_analog_sel[31] ),
4068 .pad_gpio_dm({ \mprj_io_dm[95] , \mprj_io_dm[94] , \mprj_io_dm[93] }),
4069 .pad_gpio_holdover(\mprj_io_holdover[31] ),
4070 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[31] ),
4071 .pad_gpio_in(\mprj_io_in[31] ),
4072 .pad_gpio_inenb(\mprj_io_inp_dis[31] ),
4073 .pad_gpio_out(\mprj_io_out[31] ),
4074 .pad_gpio_outenb(\mprj_io_oeb[31] ),
4075 .pad_gpio_slow_sel(\mprj_io_slow_sel[31] ),
4076 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[31] ),
4077 .resetn(\gpio_resetn_2[13] ),
4078 .resetn_out(\gpio_resetn_2[12] ),
4079 .serial_clock(\gpio_clock_2[13] ),
4080 .serial_clock_out(\gpio_clock_2[12] ),
4081 .serial_data_in(\gpio_serial_link_2[13] ),
4082 .serial_data_out(\gpio_serial_link_2[12] ),
4083 .serial_load(\gpio_load_2[13] ),
4084 .serial_load_out(\gpio_load_2[12] ),
4085 .user_gpio_in(\user_io_in[31] ),
4086 .user_gpio_oeb(\user_io_oeb[31] ),
4087 .user_gpio_out(\user_io_out[31] ),
4088 .vccd(vccd_core),
4089 .vccd1(vccd1_core),
4090 .vssd(vssd_core),
4091 .vssd1(vssd1_core),
4092 .zero()
4093 );
4094 gpio_control_block \gpio_control_in_2[13] (
4095 .gpio_defaults({ \gpio_defaults[428] , \gpio_defaults[427] , \gpio_defaults[426] , \gpio_defaults[425] , \gpio_defaults[424] , \gpio_defaults[423] , \gpio_defaults[422] , \gpio_defaults[421] , \gpio_defaults[420] , \gpio_defaults[419] , \gpio_defaults[418] , \gpio_defaults[417] , \gpio_defaults[416] }),
4096 .mgmt_gpio_in(\mgmt_io_in[32] ),
4097 .mgmt_gpio_oeb(\one_loop2[13] ),
4098 .mgmt_gpio_out(\mgmt_io_in[32] ),
4099 .one(\one_loop2[13] ),
4100 .pad_gpio_ana_en(\mprj_io_analog_en[32] ),
4101 .pad_gpio_ana_pol(\mprj_io_analog_pol[32] ),
4102 .pad_gpio_ana_sel(\mprj_io_analog_sel[32] ),
4103 .pad_gpio_dm({ \mprj_io_dm[98] , \mprj_io_dm[97] , \mprj_io_dm[96] }),
4104 .pad_gpio_holdover(\mprj_io_holdover[32] ),
4105 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[32] ),
4106 .pad_gpio_in(\mprj_io_in[32] ),
4107 .pad_gpio_inenb(\mprj_io_inp_dis[32] ),
4108 .pad_gpio_out(\mprj_io_out[32] ),
4109 .pad_gpio_outenb(\mprj_io_oeb[32] ),
4110 .pad_gpio_slow_sel(\mprj_io_slow_sel[32] ),
4111 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[32] ),
4112 .resetn(\gpio_resetn_2[14] ),
4113 .resetn_out(\gpio_resetn_2[13] ),
4114 .serial_clock(\gpio_clock_2[14] ),
4115 .serial_clock_out(\gpio_clock_2[13] ),
4116 .serial_data_in(\gpio_serial_link_2[14] ),
4117 .serial_data_out(\gpio_serial_link_2[13] ),
4118 .serial_load(\gpio_load_2[14] ),
4119 .serial_load_out(\gpio_load_2[13] ),
4120 .user_gpio_in(\user_io_in[32] ),
4121 .user_gpio_oeb(\user_io_oeb[32] ),
4122 .user_gpio_out(\user_io_out[32] ),
4123 .vccd(vccd_core),
4124 .vccd1(vccd1_core),
4125 .vssd(vssd_core),
4126 .vssd1(vssd1_core),
4127 .zero()
4128 );
4129 gpio_control_block \gpio_control_in_2[14] (
4130 .gpio_defaults({ \gpio_defaults[441] , \gpio_defaults[440] , \gpio_defaults[439] , \gpio_defaults[438] , \gpio_defaults[437] , \gpio_defaults[436] , \gpio_defaults[435] , \gpio_defaults[434] , \gpio_defaults[433] , \gpio_defaults[432] , \gpio_defaults[431] , \gpio_defaults[430] , \gpio_defaults[429] }),
4131 .mgmt_gpio_in(\mgmt_io_in[33] ),
4132 .mgmt_gpio_oeb(\one_loop2[14] ),
4133 .mgmt_gpio_out(\mgmt_io_in[33] ),
4134 .one(\one_loop2[14] ),
4135 .pad_gpio_ana_en(\mprj_io_analog_en[33] ),
4136 .pad_gpio_ana_pol(\mprj_io_analog_pol[33] ),
4137 .pad_gpio_ana_sel(\mprj_io_analog_sel[33] ),
4138 .pad_gpio_dm({ \mprj_io_dm[101] , \mprj_io_dm[100] , \mprj_io_dm[99] }),
4139 .pad_gpio_holdover(\mprj_io_holdover[33] ),
4140 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[33] ),
4141 .pad_gpio_in(\mprj_io_in[33] ),
4142 .pad_gpio_inenb(\mprj_io_inp_dis[33] ),
4143 .pad_gpio_out(\mprj_io_out[33] ),
4144 .pad_gpio_outenb(\mprj_io_oeb[33] ),
4145 .pad_gpio_slow_sel(\mprj_io_slow_sel[33] ),
4146 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[33] ),
4147 .resetn(\gpio_resetn_2[15] ),
4148 .resetn_out(\gpio_resetn_2[14] ),
4149 .serial_clock(\gpio_clock_2[15] ),
4150 .serial_clock_out(\gpio_clock_2[14] ),
4151 .serial_data_in(\gpio_serial_link_2[15] ),
4152 .serial_data_out(\gpio_serial_link_2[14] ),
4153 .serial_load(\gpio_load_2[15] ),
4154 .serial_load_out(\gpio_load_2[14] ),
4155 .user_gpio_in(\user_io_in[33] ),
4156 .user_gpio_oeb(\user_io_oeb[33] ),
4157 .user_gpio_out(\user_io_out[33] ),
4158 .vccd(vccd_core),
4159 .vccd1(vccd1_core),
4160 .vssd(vssd_core),
4161 .vssd1(vssd1_core),
4162 .zero()
4163 );
4164 gpio_control_block \gpio_control_in_2[15] (
4165 .gpio_defaults({ \gpio_defaults[454] , \gpio_defaults[453] , \gpio_defaults[452] , \gpio_defaults[451] , \gpio_defaults[450] , \gpio_defaults[449] , \gpio_defaults[448] , \gpio_defaults[447] , \gpio_defaults[446] , \gpio_defaults[445] , \gpio_defaults[444] , \gpio_defaults[443] , \gpio_defaults[442] }),
4166 .mgmt_gpio_in(\mgmt_io_in[34] ),
4167 .mgmt_gpio_oeb(\one_loop2[15] ),
4168 .mgmt_gpio_out(\mgmt_io_in[34] ),
4169 .one(\one_loop2[15] ),
4170 .pad_gpio_ana_en(\mprj_io_analog_en[34] ),
4171 .pad_gpio_ana_pol(\mprj_io_analog_pol[34] ),
4172 .pad_gpio_ana_sel(\mprj_io_analog_sel[34] ),
4173 .pad_gpio_dm({ \mprj_io_dm[104] , \mprj_io_dm[103] , \mprj_io_dm[102] }),
4174 .pad_gpio_holdover(\mprj_io_holdover[34] ),
4175 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[34] ),
4176 .pad_gpio_in(\mprj_io_in[34] ),
4177 .pad_gpio_inenb(\mprj_io_inp_dis[34] ),
4178 .pad_gpio_out(\mprj_io_out[34] ),
4179 .pad_gpio_outenb(\mprj_io_oeb[34] ),
4180 .pad_gpio_slow_sel(\mprj_io_slow_sel[34] ),
4181 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[34] ),
4182 .resetn(\gpio_resetn_2[16] ),
4183 .resetn_out(\gpio_resetn_2[15] ),
4184 .serial_clock(\gpio_clock_2[16] ),
4185 .serial_clock_out(\gpio_clock_2[15] ),
4186 .serial_data_in(\gpio_serial_link_2[16] ),
4187 .serial_data_out(\gpio_serial_link_2[15] ),
4188 .serial_load(\gpio_load_2[16] ),
4189 .serial_load_out(\gpio_load_2[15] ),
4190 .user_gpio_in(\user_io_in[34] ),
4191 .user_gpio_oeb(\user_io_oeb[34] ),
4192 .user_gpio_out(\user_io_out[34] ),
4193 .vccd(vccd_core),
4194 .vccd1(vccd1_core),
4195 .vssd(vssd_core),
4196 .vssd1(vssd1_core),
4197 .zero()
4198 );
4199 gpio_control_block \gpio_control_in_2[1] (
4200 .gpio_defaults({ \gpio_defaults[272] , \gpio_defaults[271] , \gpio_defaults[270] , \gpio_defaults[269] , \gpio_defaults[268] , \gpio_defaults[267] , \gpio_defaults[266] , \gpio_defaults[265] , \gpio_defaults[264] , \gpio_defaults[263] , \gpio_defaults[262] , \gpio_defaults[261] , \gpio_defaults[260] }),
4201 .mgmt_gpio_in(\mgmt_io_in[20] ),
4202 .mgmt_gpio_oeb(\one_loop2[1] ),
4203 .mgmt_gpio_out(\mgmt_io_in[20] ),
4204 .one(\one_loop2[1] ),
4205 .pad_gpio_ana_en(\mprj_io_analog_en[20] ),
4206 .pad_gpio_ana_pol(\mprj_io_analog_pol[20] ),
4207 .pad_gpio_ana_sel(\mprj_io_analog_sel[20] ),
4208 .pad_gpio_dm({ \mprj_io_dm[62] , \mprj_io_dm[61] , \mprj_io_dm[60] }),
4209 .pad_gpio_holdover(\mprj_io_holdover[20] ),
4210 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[20] ),
4211 .pad_gpio_in(\mprj_io_in[20] ),
4212 .pad_gpio_inenb(\mprj_io_inp_dis[20] ),
4213 .pad_gpio_out(\mprj_io_out[20] ),
4214 .pad_gpio_outenb(\mprj_io_oeb[20] ),
4215 .pad_gpio_slow_sel(\mprj_io_slow_sel[20] ),
4216 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[20] ),
4217 .resetn(\gpio_resetn_2[2] ),
4218 .resetn_out(\gpio_resetn_2[1] ),
4219 .serial_clock(\gpio_clock_2[2] ),
4220 .serial_clock_out(\gpio_clock_2[1] ),
4221 .serial_data_in(\gpio_serial_link_2[2] ),
4222 .serial_data_out(\gpio_serial_link_2[1] ),
4223 .serial_load(\gpio_load_2[2] ),
4224 .serial_load_out(\gpio_load_2[1] ),
4225 .user_gpio_in(\user_io_in[20] ),
4226 .user_gpio_oeb(\user_io_oeb[20] ),
4227 .user_gpio_out(\user_io_out[20] ),
4228 .vccd(vccd_core),
4229 .vccd1(vccd1_core),
4230 .vssd(vssd_core),
4231 .vssd1(vssd1_core),
4232 .zero()
4233 );
4234 gpio_control_block \gpio_control_in_2[2] (
4235 .gpio_defaults({ \gpio_defaults[285] , \gpio_defaults[284] , \gpio_defaults[283] , \gpio_defaults[282] , \gpio_defaults[281] , \gpio_defaults[280] , \gpio_defaults[279] , \gpio_defaults[278] , \gpio_defaults[277] , \gpio_defaults[276] , \gpio_defaults[275] , \gpio_defaults[274] , \gpio_defaults[273] }),
4236 .mgmt_gpio_in(\mgmt_io_in[21] ),
4237 .mgmt_gpio_oeb(\one_loop2[2] ),
4238 .mgmt_gpio_out(\mgmt_io_in[21] ),
4239 .one(\one_loop2[2] ),
4240 .pad_gpio_ana_en(\mprj_io_analog_en[21] ),
4241 .pad_gpio_ana_pol(\mprj_io_analog_pol[21] ),
4242 .pad_gpio_ana_sel(\mprj_io_analog_sel[21] ),
4243 .pad_gpio_dm({ \mprj_io_dm[65] , \mprj_io_dm[64] , \mprj_io_dm[63] }),
4244 .pad_gpio_holdover(\mprj_io_holdover[21] ),
4245 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[21] ),
4246 .pad_gpio_in(\mprj_io_in[21] ),
4247 .pad_gpio_inenb(\mprj_io_inp_dis[21] ),
4248 .pad_gpio_out(\mprj_io_out[21] ),
4249 .pad_gpio_outenb(\mprj_io_oeb[21] ),
4250 .pad_gpio_slow_sel(\mprj_io_slow_sel[21] ),
4251 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[21] ),
4252 .resetn(\gpio_resetn_2[3] ),
4253 .resetn_out(\gpio_resetn_2[2] ),
4254 .serial_clock(\gpio_clock_2[3] ),
4255 .serial_clock_out(\gpio_clock_2[2] ),
4256 .serial_data_in(\gpio_serial_link_2[3] ),
4257 .serial_data_out(\gpio_serial_link_2[2] ),
4258 .serial_load(\gpio_load_2[3] ),
4259 .serial_load_out(\gpio_load_2[2] ),
4260 .user_gpio_in(\user_io_in[21] ),
4261 .user_gpio_oeb(\user_io_oeb[21] ),
4262 .user_gpio_out(\user_io_out[21] ),
4263 .vccd(vccd_core),
4264 .vccd1(vccd1_core),
4265 .vssd(vssd_core),
4266 .vssd1(vssd1_core),
4267 .zero()
4268 );
4269 gpio_control_block \gpio_control_in_2[3] (
4270 .gpio_defaults({ \gpio_defaults[298] , \gpio_defaults[297] , \gpio_defaults[296] , \gpio_defaults[295] , \gpio_defaults[294] , \gpio_defaults[293] , \gpio_defaults[292] , \gpio_defaults[291] , \gpio_defaults[290] , \gpio_defaults[289] , \gpio_defaults[288] , \gpio_defaults[287] , \gpio_defaults[286] }),
4271 .mgmt_gpio_in(\mgmt_io_in[22] ),
4272 .mgmt_gpio_oeb(\one_loop2[3] ),
4273 .mgmt_gpio_out(\mgmt_io_in[22] ),
4274 .one(\one_loop2[3] ),
4275 .pad_gpio_ana_en(\mprj_io_analog_en[22] ),
4276 .pad_gpio_ana_pol(\mprj_io_analog_pol[22] ),
4277 .pad_gpio_ana_sel(\mprj_io_analog_sel[22] ),
4278 .pad_gpio_dm({ \mprj_io_dm[68] , \mprj_io_dm[67] , \mprj_io_dm[66] }),
4279 .pad_gpio_holdover(\mprj_io_holdover[22] ),
4280 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[22] ),
4281 .pad_gpio_in(\mprj_io_in[22] ),
4282 .pad_gpio_inenb(\mprj_io_inp_dis[22] ),
4283 .pad_gpio_out(\mprj_io_out[22] ),
4284 .pad_gpio_outenb(\mprj_io_oeb[22] ),
4285 .pad_gpio_slow_sel(\mprj_io_slow_sel[22] ),
4286 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[22] ),
4287 .resetn(\gpio_resetn_2[4] ),
4288 .resetn_out(\gpio_resetn_2[3] ),
4289 .serial_clock(\gpio_clock_2[4] ),
4290 .serial_clock_out(\gpio_clock_2[3] ),
4291 .serial_data_in(\gpio_serial_link_2[4] ),
4292 .serial_data_out(\gpio_serial_link_2[3] ),
4293 .serial_load(\gpio_load_2[4] ),
4294 .serial_load_out(\gpio_load_2[3] ),
4295 .user_gpio_in(\user_io_in[22] ),
4296 .user_gpio_oeb(\user_io_oeb[22] ),
4297 .user_gpio_out(\user_io_out[22] ),
4298 .vccd(vccd_core),
4299 .vccd1(vccd1_core),
4300 .vssd(vssd_core),
4301 .vssd1(vssd1_core),
4302 .zero()
4303 );
4304 gpio_control_block \gpio_control_in_2[4] (
4305 .gpio_defaults({ \gpio_defaults[311] , \gpio_defaults[310] , \gpio_defaults[309] , \gpio_defaults[308] , \gpio_defaults[307] , \gpio_defaults[306] , \gpio_defaults[305] , \gpio_defaults[304] , \gpio_defaults[303] , \gpio_defaults[302] , \gpio_defaults[301] , \gpio_defaults[300] , \gpio_defaults[299] }),
4306 .mgmt_gpio_in(\mgmt_io_in[23] ),
4307 .mgmt_gpio_oeb(\one_loop2[4] ),
4308 .mgmt_gpio_out(\mgmt_io_in[23] ),
4309 .one(\one_loop2[4] ),
4310 .pad_gpio_ana_en(\mprj_io_analog_en[23] ),
4311 .pad_gpio_ana_pol(\mprj_io_analog_pol[23] ),
4312 .pad_gpio_ana_sel(\mprj_io_analog_sel[23] ),
4313 .pad_gpio_dm({ \mprj_io_dm[71] , \mprj_io_dm[70] , \mprj_io_dm[69] }),
4314 .pad_gpio_holdover(\mprj_io_holdover[23] ),
4315 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[23] ),
4316 .pad_gpio_in(\mprj_io_in[23] ),
4317 .pad_gpio_inenb(\mprj_io_inp_dis[23] ),
4318 .pad_gpio_out(\mprj_io_out[23] ),
4319 .pad_gpio_outenb(\mprj_io_oeb[23] ),
4320 .pad_gpio_slow_sel(\mprj_io_slow_sel[23] ),
4321 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[23] ),
4322 .resetn(\gpio_resetn_2[5] ),
4323 .resetn_out(\gpio_resetn_2[4] ),
4324 .serial_clock(\gpio_clock_2[5] ),
4325 .serial_clock_out(\gpio_clock_2[4] ),
4326 .serial_data_in(\gpio_serial_link_2[5] ),
4327 .serial_data_out(\gpio_serial_link_2[4] ),
4328 .serial_load(\gpio_load_2[5] ),
4329 .serial_load_out(\gpio_load_2[4] ),
4330 .user_gpio_in(\user_io_in[23] ),
4331 .user_gpio_oeb(\user_io_oeb[23] ),
4332 .user_gpio_out(\user_io_out[23] ),
4333 .vccd(vccd_core),
4334 .vccd1(vccd1_core),
4335 .vssd(vssd_core),
4336 .vssd1(vssd1_core),
4337 .zero()
4338 );
4339 gpio_control_block \gpio_control_in_2[5] (
4340 .gpio_defaults({ \gpio_defaults[324] , \gpio_defaults[323] , \gpio_defaults[322] , \gpio_defaults[321] , \gpio_defaults[320] , \gpio_defaults[319] , \gpio_defaults[318] , \gpio_defaults[317] , \gpio_defaults[316] , \gpio_defaults[315] , \gpio_defaults[314] , \gpio_defaults[313] , \gpio_defaults[312] }),
4341 .mgmt_gpio_in(\mgmt_io_in[24] ),
4342 .mgmt_gpio_oeb(\one_loop2[5] ),
4343 .mgmt_gpio_out(\mgmt_io_in[24] ),
4344 .one(\one_loop2[5] ),
4345 .pad_gpio_ana_en(\mprj_io_analog_en[24] ),
4346 .pad_gpio_ana_pol(\mprj_io_analog_pol[24] ),
4347 .pad_gpio_ana_sel(\mprj_io_analog_sel[24] ),
4348 .pad_gpio_dm({ \mprj_io_dm[74] , \mprj_io_dm[73] , \mprj_io_dm[72] }),
4349 .pad_gpio_holdover(\mprj_io_holdover[24] ),
4350 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[24] ),
4351 .pad_gpio_in(\mprj_io_in[24] ),
4352 .pad_gpio_inenb(\mprj_io_inp_dis[24] ),
4353 .pad_gpio_out(\mprj_io_out[24] ),
4354 .pad_gpio_outenb(\mprj_io_oeb[24] ),
4355 .pad_gpio_slow_sel(\mprj_io_slow_sel[24] ),
4356 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[24] ),
4357 .resetn(\gpio_resetn_2[6] ),
4358 .resetn_out(\gpio_resetn_2[5] ),
4359 .serial_clock(\gpio_clock_2[6] ),
4360 .serial_clock_out(\gpio_clock_2[5] ),
4361 .serial_data_in(\gpio_serial_link_2[6] ),
4362 .serial_data_out(\gpio_serial_link_2[5] ),
4363 .serial_load(\gpio_load_2[6] ),
4364 .serial_load_out(\gpio_load_2[5] ),
4365 .user_gpio_in(\user_io_in[24] ),
4366 .user_gpio_oeb(\user_io_oeb[24] ),
4367 .user_gpio_out(\user_io_out[24] ),
4368 .vccd(vccd_core),
4369 .vccd1(vccd1_core),
4370 .vssd(vssd_core),
4371 .vssd1(vssd1_core),
4372 .zero()
4373 );
4374 gpio_control_block \gpio_control_in_2[6] (
4375 .gpio_defaults({ \gpio_defaults[337] , \gpio_defaults[336] , \gpio_defaults[335] , \gpio_defaults[334] , \gpio_defaults[333] , \gpio_defaults[332] , \gpio_defaults[331] , \gpio_defaults[330] , \gpio_defaults[329] , \gpio_defaults[328] , \gpio_defaults[327] , \gpio_defaults[326] , \gpio_defaults[325] }),
4376 .mgmt_gpio_in(\mgmt_io_in[25] ),
4377 .mgmt_gpio_oeb(\one_loop2[6] ),
4378 .mgmt_gpio_out(\mgmt_io_in[25] ),
4379 .one(\one_loop2[6] ),
4380 .pad_gpio_ana_en(\mprj_io_analog_en[25] ),
4381 .pad_gpio_ana_pol(\mprj_io_analog_pol[25] ),
4382 .pad_gpio_ana_sel(\mprj_io_analog_sel[25] ),
4383 .pad_gpio_dm({ \mprj_io_dm[77] , \mprj_io_dm[76] , \mprj_io_dm[75] }),
4384 .pad_gpio_holdover(\mprj_io_holdover[25] ),
4385 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[25] ),
4386 .pad_gpio_in(\mprj_io_in[25] ),
4387 .pad_gpio_inenb(\mprj_io_inp_dis[25] ),
4388 .pad_gpio_out(\mprj_io_out[25] ),
4389 .pad_gpio_outenb(\mprj_io_oeb[25] ),
4390 .pad_gpio_slow_sel(\mprj_io_slow_sel[25] ),
4391 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[25] ),
4392 .resetn(\gpio_resetn_2[7] ),
4393 .resetn_out(\gpio_resetn_2[6] ),
4394 .serial_clock(\gpio_clock_2[7] ),
4395 .serial_clock_out(\gpio_clock_2[6] ),
4396 .serial_data_in(\gpio_serial_link_2[7] ),
4397 .serial_data_out(\gpio_serial_link_2[6] ),
4398 .serial_load(\gpio_load_2[7] ),
4399 .serial_load_out(\gpio_load_2[6] ),
4400 .user_gpio_in(\user_io_in[25] ),
4401 .user_gpio_oeb(\user_io_oeb[25] ),
4402 .user_gpio_out(\user_io_out[25] ),
4403 .vccd(vccd_core),
4404 .vccd1(vccd1_core),
4405 .vssd(vssd_core),
4406 .vssd1(vssd1_core),
4407 .zero()
4408 );
4409 gpio_control_block \gpio_control_in_2[7] (
4410 .gpio_defaults({ \gpio_defaults[350] , \gpio_defaults[349] , \gpio_defaults[348] , \gpio_defaults[347] , \gpio_defaults[346] , \gpio_defaults[345] , \gpio_defaults[344] , \gpio_defaults[343] , \gpio_defaults[342] , \gpio_defaults[341] , \gpio_defaults[340] , \gpio_defaults[339] , \gpio_defaults[338] }),
4411 .mgmt_gpio_in(\mgmt_io_in[26] ),
4412 .mgmt_gpio_oeb(\one_loop2[7] ),
4413 .mgmt_gpio_out(\mgmt_io_in[26] ),
4414 .one(\one_loop2[7] ),
4415 .pad_gpio_ana_en(\mprj_io_analog_en[26] ),
4416 .pad_gpio_ana_pol(\mprj_io_analog_pol[26] ),
4417 .pad_gpio_ana_sel(\mprj_io_analog_sel[26] ),
4418 .pad_gpio_dm({ \mprj_io_dm[80] , \mprj_io_dm[79] , \mprj_io_dm[78] }),
4419 .pad_gpio_holdover(\mprj_io_holdover[26] ),
4420 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[26] ),
4421 .pad_gpio_in(\mprj_io_in[26] ),
4422 .pad_gpio_inenb(\mprj_io_inp_dis[26] ),
4423 .pad_gpio_out(\mprj_io_out[26] ),
4424 .pad_gpio_outenb(\mprj_io_oeb[26] ),
4425 .pad_gpio_slow_sel(\mprj_io_slow_sel[26] ),
4426 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[26] ),
4427 .resetn(\gpio_resetn_2[8] ),
4428 .resetn_out(\gpio_resetn_2[7] ),
4429 .serial_clock(\gpio_clock_2[8] ),
4430 .serial_clock_out(\gpio_clock_2[7] ),
4431 .serial_data_in(\gpio_serial_link_2[8] ),
4432 .serial_data_out(\gpio_serial_link_2[7] ),
4433 .serial_load(\gpio_load_2[8] ),
4434 .serial_load_out(\gpio_load_2[7] ),
4435 .user_gpio_in(\user_io_in[26] ),
4436 .user_gpio_oeb(\user_io_oeb[26] ),
4437 .user_gpio_out(\user_io_out[26] ),
4438 .vccd(vccd_core),
4439 .vccd1(vccd1_core),
4440 .vssd(vssd_core),
4441 .vssd1(vssd1_core),
4442 .zero()
4443 );
4444 gpio_control_block \gpio_control_in_2[8] (
4445 .gpio_defaults({ \gpio_defaults[363] , \gpio_defaults[362] , \gpio_defaults[361] , \gpio_defaults[360] , \gpio_defaults[359] , \gpio_defaults[358] , \gpio_defaults[357] , \gpio_defaults[356] , \gpio_defaults[355] , \gpio_defaults[354] , \gpio_defaults[353] , \gpio_defaults[352] , \gpio_defaults[351] }),
4446 .mgmt_gpio_in(\mgmt_io_in[27] ),
4447 .mgmt_gpio_oeb(\one_loop2[8] ),
4448 .mgmt_gpio_out(\mgmt_io_in[27] ),
4449 .one(\one_loop2[8] ),
4450 .pad_gpio_ana_en(\mprj_io_analog_en[27] ),
4451 .pad_gpio_ana_pol(\mprj_io_analog_pol[27] ),
4452 .pad_gpio_ana_sel(\mprj_io_analog_sel[27] ),
4453 .pad_gpio_dm({ \mprj_io_dm[83] , \mprj_io_dm[82] , \mprj_io_dm[81] }),
4454 .pad_gpio_holdover(\mprj_io_holdover[27] ),
4455 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[27] ),
4456 .pad_gpio_in(\mprj_io_in[27] ),
4457 .pad_gpio_inenb(\mprj_io_inp_dis[27] ),
4458 .pad_gpio_out(\mprj_io_out[27] ),
4459 .pad_gpio_outenb(\mprj_io_oeb[27] ),
4460 .pad_gpio_slow_sel(\mprj_io_slow_sel[27] ),
4461 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[27] ),
4462 .resetn(\gpio_resetn_2[9] ),
4463 .resetn_out(\gpio_resetn_2[8] ),
4464 .serial_clock(\gpio_clock_2[9] ),
4465 .serial_clock_out(\gpio_clock_2[8] ),
4466 .serial_data_in(\gpio_serial_link_2[9] ),
4467 .serial_data_out(\gpio_serial_link_2[8] ),
4468 .serial_load(\gpio_load_2[9] ),
4469 .serial_load_out(\gpio_load_2[8] ),
4470 .user_gpio_in(\user_io_in[27] ),
4471 .user_gpio_oeb(\user_io_oeb[27] ),
4472 .user_gpio_out(\user_io_out[27] ),
4473 .vccd(vccd_core),
4474 .vccd1(vccd1_core),
4475 .vssd(vssd_core),
4476 .vssd1(vssd1_core),
4477 .zero()
4478 );
4479 gpio_control_block \gpio_control_in_2[9] (
4480 .gpio_defaults({ \gpio_defaults[376] , \gpio_defaults[375] , \gpio_defaults[374] , \gpio_defaults[373] , \gpio_defaults[372] , \gpio_defaults[371] , \gpio_defaults[370] , \gpio_defaults[369] , \gpio_defaults[368] , \gpio_defaults[367] , \gpio_defaults[366] , \gpio_defaults[365] , \gpio_defaults[364] }),
4481 .mgmt_gpio_in(\mgmt_io_in[28] ),
4482 .mgmt_gpio_oeb(\one_loop2[9] ),
4483 .mgmt_gpio_out(\mgmt_io_in[28] ),
4484 .one(\one_loop2[9] ),
4485 .pad_gpio_ana_en(\mprj_io_analog_en[28] ),
4486 .pad_gpio_ana_pol(\mprj_io_analog_pol[28] ),
4487 .pad_gpio_ana_sel(\mprj_io_analog_sel[28] ),
4488 .pad_gpio_dm({ \mprj_io_dm[86] , \mprj_io_dm[85] , \mprj_io_dm[84] }),
4489 .pad_gpio_holdover(\mprj_io_holdover[28] ),
4490 .pad_gpio_ib_mode_sel(\mprj_io_ib_mode_sel[28] ),
4491 .pad_gpio_in(\mprj_io_in[28] ),
4492 .pad_gpio_inenb(\mprj_io_inp_dis[28] ),
4493 .pad_gpio_out(\mprj_io_out[28] ),
4494 .pad_gpio_outenb(\mprj_io_oeb[28] ),
4495 .pad_gpio_slow_sel(\mprj_io_slow_sel[28] ),
4496 .pad_gpio_vtrip_sel(\mprj_io_vtrip_sel[28] ),
4497 .resetn(\gpio_resetn_2[10] ),
4498 .resetn_out(\gpio_resetn_2[9] ),
4499 .serial_clock(\gpio_clock_2[10] ),
4500 .serial_clock_out(\gpio_clock_2[9] ),
4501 .serial_data_in(\gpio_serial_link_2[10] ),
4502 .serial_data_out(\gpio_serial_link_2[9] ),
4503 .serial_load(\gpio_load_2[10] ),
4504 .serial_load_out(\gpio_load_2[9] ),
4505 .user_gpio_in(\user_io_in[28] ),
4506 .user_gpio_oeb(\user_io_oeb[28] ),
4507 .user_gpio_out(\user_io_out[28] ),
4508 .vccd(vccd_core),
4509 .vccd1(vccd1_core),
4510 .vssd(vssd_core),
4511 .vssd1(vssd1_core),
4512 .zero()
4513 );
4514 housekeeping housekeeping (
4515 .VGND(vssd_core),
4516 .VPWR(vccd_core),
4517 .debug_in(debug_in),
4518 .debug_mode(debug_mode),
4519 .debug_oeb(debug_oeb),
4520 .debug_out(debug_out),
4521 .irq({ \irq_spi[2] , \irq_spi[1] , \irq_spi[0] }),
4522 .mask_rev_in({ \mask_rev[31] , \mask_rev[30] , \mask_rev[29] , \mask_rev[28] , \mask_rev[27] , \mask_rev[26] , \mask_rev[25] , \mask_rev[24] , \mask_rev[23] , \mask_rev[22] , \mask_rev[21] , \mask_rev[20] , \mask_rev[19] , \mask_rev[18] , \mask_rev[17] , \mask_rev[16] , \mask_rev[15] , \mask_rev[14] , \mask_rev[13] , \mask_rev[12] , \mask_rev[11] , \mask_rev[10] , \mask_rev[9] , \mask_rev[8] , \mask_rev[7] , \mask_rev[6] , \mask_rev[5] , \mask_rev[4] , \mask_rev[3] , \mask_rev[2] , \mask_rev[1] , \mask_rev[0] }),
4523 .mgmt_gpio_in({ \mgmt_io_in[37] , \mgmt_io_in[36] , \mgmt_io_in[35] , \mgmt_io_in[34] , \mgmt_io_in[33] , \mgmt_io_in[32] , \mgmt_io_in[31] , \mgmt_io_in[30] , \mgmt_io_in[29] , \mgmt_io_in[28] , \mgmt_io_in[27] , \mgmt_io_in[26] , \mgmt_io_in[25] , \mgmt_io_in[24] , \mgmt_io_in[23] , \mgmt_io_in[22] , \mgmt_io_in[21] , \mgmt_io_in[20] , \mgmt_io_in[19] , \mgmt_io_in[18] , \mgmt_io_in[17] , \mgmt_io_in[16] , \mgmt_io_in[15] , \mgmt_io_in[14] , \mgmt_io_in[13] , \mgmt_io_in[12] , \mgmt_io_in[11] , \mgmt_io_in[10] , \mgmt_io_in[9] , \mgmt_io_in[8] , \mgmt_io_in[7] , \mgmt_io_in[6] , \mgmt_io_in[5] , \mgmt_io_in[4] , \mgmt_io_in[3] , \mgmt_io_in[2] , \mgmt_io_in[1] , \mgmt_io_in[0] }),
4524 .mgmt_gpio_oeb({ \mgmt_io_oeb[4] , \mgmt_io_oeb[3] , \mgmt_io_oeb[2] , \mgmt_io_nc[32] , \mgmt_io_nc[31] , \mgmt_io_nc[30] , \mgmt_io_nc[29] , \mgmt_io_nc[28] , \mgmt_io_nc[27] , \mgmt_io_nc[26] , \mgmt_io_nc[25] , \mgmt_io_nc[24] , \mgmt_io_nc[23] , \mgmt_io_nc[22] , \mgmt_io_nc[21] , \mgmt_io_nc[20] , \mgmt_io_nc[19] , \mgmt_io_nc[18] , \mgmt_io_nc[17] , \mgmt_io_nc[16] , \mgmt_io_nc[15] , \mgmt_io_nc[14] , \mgmt_io_nc[13] , \mgmt_io_nc[12] , \mgmt_io_nc[11] , \mgmt_io_nc[10] , \mgmt_io_nc[9] , \mgmt_io_nc[8] , \mgmt_io_nc[7] , \mgmt_io_nc[6] , \mgmt_io_nc[5] , \mgmt_io_nc[4] , \mgmt_io_nc[3] , \mgmt_io_nc[2] , \mgmt_io_nc[1] , \mgmt_io_nc[0] , \mgmt_io_oeb[1] , \mgmt_io_oeb[0] }),
4525 .mgmt_gpio_out({ \mgmt_io_out[4] , \mgmt_io_out[3] , \mgmt_io_out[2] , \mgmt_io_in[34] , \mgmt_io_in[33] , \mgmt_io_in[32] , \mgmt_io_in[31] , \mgmt_io_in[30] , \mgmt_io_in[29] , \mgmt_io_in[28] , \mgmt_io_in[27] , \mgmt_io_in[26] , \mgmt_io_in[25] , \mgmt_io_in[24] , \mgmt_io_in[23] , \mgmt_io_in[22] , \mgmt_io_in[21] , \mgmt_io_in[20] , \mgmt_io_in[19] , \mgmt_io_in[18] , \mgmt_io_in[17] , \mgmt_io_in[16] , \mgmt_io_in[15] , \mgmt_io_in[14] , \mgmt_io_in[13] , \mgmt_io_in[12] , \mgmt_io_in[11] , \mgmt_io_in[10] , \mgmt_io_in[9] , \mgmt_io_in[8] , \mgmt_io_in[7] , \mgmt_io_in[6] , \mgmt_io_in[5] , \mgmt_io_in[4] , \mgmt_io_in[3] , \mgmt_io_in[2] , \mgmt_io_out[1] , \mgmt_io_out[0] }),
4526 .pad_flash_clk(flash_clk_frame),
4527 .pad_flash_clk_oeb(flash_clk_oeb),
4528 .pad_flash_csb(flash_csb_frame),
4529 .pad_flash_csb_oeb(flash_csb_oeb),
4530 .pad_flash_io0_di(flash_io0_di),
4531 .pad_flash_io0_do(flash_io0_do),
4532 .pad_flash_io0_ieb(flash_io0_ieb),
4533 .pad_flash_io0_oeb(flash_io0_oeb),
4534 .pad_flash_io1_di(flash_io1_di),
4535 .pad_flash_io1_do(flash_io1_do),
4536 .pad_flash_io1_ieb(flash_io1_ieb),
4537 .pad_flash_io1_oeb(flash_io1_oeb),
4538 .pll90_sel({ \spi_pll90_sel[2] , \spi_pll90_sel[1] , \spi_pll90_sel[0] }),
4539 .pll_bypass(ext_clk_sel),
4540 .pll_dco_ena(spi_pll_dco_ena),
4541 .pll_div({ \spi_pll_div[4] , \spi_pll_div[3] , \spi_pll_div[2] , \spi_pll_div[1] , \spi_pll_div[0] }),
4542 .pll_ena(spi_pll_ena),
4543 .pll_sel({ \spi_pll_sel[2] , \spi_pll_sel[1] , \spi_pll_sel[0] }),
4544 .pll_trim({ \spi_pll_trim[25] , \spi_pll_trim[24] , \spi_pll_trim[23] , \spi_pll_trim[22] , \spi_pll_trim[21] , \spi_pll_trim[20] , \spi_pll_trim[19] , \spi_pll_trim[18] , \spi_pll_trim[17] , \spi_pll_trim[16] , \spi_pll_trim[15] , \spi_pll_trim[14] , \spi_pll_trim[13] , \spi_pll_trim[12] , \spi_pll_trim[11] , \spi_pll_trim[10] , \spi_pll_trim[9] , \spi_pll_trim[8] , \spi_pll_trim[7] , \spi_pll_trim[6] , \spi_pll_trim[5] , \spi_pll_trim[4] , \spi_pll_trim[3] , \spi_pll_trim[2] , \spi_pll_trim[1] , \spi_pll_trim[0] }),
4545 .porb(porb_l),
4546 .pwr_ctrl_out(),
4547 .qspi_enabled(qspi_enabled),
4548 .reset(ext_reset),
4549 .ser_rx(ser_rx),
4550 .ser_tx(ser_tx),
4551 .serial_clock(\gpio_clock_1_shifted[0] ),
4552 .serial_data_1(\gpio_serial_link_1_shifted[0] ),
4553 .serial_data_2(\gpio_serial_link_2_shifted[18] ),
4554 .serial_load(\gpio_load_1_shifted[0] ),
4555 .serial_resetn(\gpio_resetn_1_shifted[0] ),
4556 .spi_csb(spi_csb),
4557 .spi_enabled(spi_enabled),
4558 .spi_sck(spi_sck),
4559 .spi_sdi(spi_sdi),
4560 .spi_sdo(spi_sdo),
4561 .spi_sdoenb(spi_sdoenb),
4562 .spimemio_flash_clk(flash_clk_core),
4563 .spimemio_flash_csb(flash_csb_core),
4564 .spimemio_flash_io0_di(flash_io0_di_core),
4565 .spimemio_flash_io0_do(flash_io0_do_core),
4566 .spimemio_flash_io0_oeb(flash_io0_oeb_core),
4567 .spimemio_flash_io1_di(flash_io1_di_core),
4568 .spimemio_flash_io1_do(flash_io1_do_core),
4569 .spimemio_flash_io1_oeb(flash_io1_oeb_core),
4570 .spimemio_flash_io2_di(flash_io2_di_core),
4571 .spimemio_flash_io2_do(flash_io2_do_core),
4572 .spimemio_flash_io2_oeb(flash_io2_oeb_core),
4573 .spimemio_flash_io3_di(flash_io3_di_core),
4574 .spimemio_flash_io3_do(flash_io3_do_core),
4575 .spimemio_flash_io3_oeb(flash_io3_oeb_core),
4576 .sram_ro_addr({ \hkspi_sram_addr[7] , \hkspi_sram_addr[6] , \hkspi_sram_addr[5] , \hkspi_sram_addr[4] , \hkspi_sram_addr[3] , \hkspi_sram_addr[2] , \hkspi_sram_addr[1] , \hkspi_sram_addr[0] }),
4577 .sram_ro_clk(hkspi_sram_clk),
4578 .sram_ro_csb(hkspi_sram_csb),
4579 .sram_ro_data({ \hkspi_sram_data[31] , \hkspi_sram_data[30] , \hkspi_sram_data[29] , \hkspi_sram_data[28] , \hkspi_sram_data[27] , \hkspi_sram_data[26] , \hkspi_sram_data[25] , \hkspi_sram_data[24] , \hkspi_sram_data[23] , \hkspi_sram_data[22] , \hkspi_sram_data[21] , \hkspi_sram_data[20] , \hkspi_sram_data[19] , \hkspi_sram_data[18] , \hkspi_sram_data[17] , \hkspi_sram_data[16] , \hkspi_sram_data[15] , \hkspi_sram_data[14] , \hkspi_sram_data[13] , \hkspi_sram_data[12] , \hkspi_sram_data[11] , \hkspi_sram_data[10] , \hkspi_sram_data[9] , \hkspi_sram_data[8] , \hkspi_sram_data[7] , \hkspi_sram_data[6] , \hkspi_sram_data[5] , \hkspi_sram_data[4] , \hkspi_sram_data[3] , \hkspi_sram_data[2] , \hkspi_sram_data[1] , \hkspi_sram_data[0] }),
4580 .trap(trap),
4581 .uart_enabled(uart_enabled),
Jeff DiCorpo3743f8f2021-12-08 05:32:50 +00004582 .user_clock(caravel_clk2),
Jeff DiCorpo31f73182021-12-03 09:00:27 +00004583 .usr1_vcc_pwrgood(mprj_vcc_pwrgood),
4584 .usr1_vdd_pwrgood(mprj_vdd_pwrgood),
4585 .usr2_vcc_pwrgood(mprj2_vcc_pwrgood),
4586 .usr2_vdd_pwrgood(mprj2_vdd_pwrgood),
4587 .wb_ack_o(hk_ack_i),
4588 .wb_adr_i({ \mprj_adr_o_core[31] , \mprj_adr_o_core[30] , \mprj_adr_o_core[29] , \mprj_adr_o_core[28] , \mprj_adr_o_core[27] , \mprj_adr_o_core[26] , \mprj_adr_o_core[25] , \mprj_adr_o_core[24] , \mprj_adr_o_core[23] , \mprj_adr_o_core[22] , \mprj_adr_o_core[21] , \mprj_adr_o_core[20] , \mprj_adr_o_core[19] , \mprj_adr_o_core[18] , \mprj_adr_o_core[17] , \mprj_adr_o_core[16] , \mprj_adr_o_core[15] , \mprj_adr_o_core[14] , \mprj_adr_o_core[13] , \mprj_adr_o_core[12] , \mprj_adr_o_core[11] , \mprj_adr_o_core[10] , \mprj_adr_o_core[9] , \mprj_adr_o_core[8] , \mprj_adr_o_core[7] , \mprj_adr_o_core[6] , \mprj_adr_o_core[5] , \mprj_adr_o_core[4] , \mprj_adr_o_core[3] , \mprj_adr_o_core[2] , \mprj_adr_o_core[1] , \mprj_adr_o_core[0] }),
4589 .wb_clk_i(caravel_clk),
4590 .wb_cyc_i(hk_cyc_o),
4591 .wb_dat_i({ \mprj_dat_o_core[31] , \mprj_dat_o_core[30] , \mprj_dat_o_core[29] , \mprj_dat_o_core[28] , \mprj_dat_o_core[27] , \mprj_dat_o_core[26] , \mprj_dat_o_core[25] , \mprj_dat_o_core[24] , \mprj_dat_o_core[23] , \mprj_dat_o_core[22] , \mprj_dat_o_core[21] , \mprj_dat_o_core[20] , \mprj_dat_o_core[19] , \mprj_dat_o_core[18] , \mprj_dat_o_core[17] , \mprj_dat_o_core[16] , \mprj_dat_o_core[15] , \mprj_dat_o_core[14] , \mprj_dat_o_core[13] , \mprj_dat_o_core[12] , \mprj_dat_o_core[11] , \mprj_dat_o_core[10] , \mprj_dat_o_core[9] , \mprj_dat_o_core[8] , \mprj_dat_o_core[7] , \mprj_dat_o_core[6] , \mprj_dat_o_core[5] , \mprj_dat_o_core[4] , \mprj_dat_o_core[3] , \mprj_dat_o_core[2] , \mprj_dat_o_core[1] , \mprj_dat_o_core[0] }),
4592 .wb_dat_o({ \hk_dat_i[31] , \hk_dat_i[30] , \hk_dat_i[29] , \hk_dat_i[28] , \hk_dat_i[27] , \hk_dat_i[26] , \hk_dat_i[25] , \hk_dat_i[24] , \hk_dat_i[23] , \hk_dat_i[22] , \hk_dat_i[21] , \hk_dat_i[20] , \hk_dat_i[19] , \hk_dat_i[18] , \hk_dat_i[17] , \hk_dat_i[16] , \hk_dat_i[15] , \hk_dat_i[14] , \hk_dat_i[13] , \hk_dat_i[12] , \hk_dat_i[11] , \hk_dat_i[10] , \hk_dat_i[9] , \hk_dat_i[8] , \hk_dat_i[7] , \hk_dat_i[6] , \hk_dat_i[5] , \hk_dat_i[4] , \hk_dat_i[3] , \hk_dat_i[2] , \hk_dat_i[1] , \hk_dat_i[0] }),
4593 .wb_rstn_i(caravel_rstn),
4594 .wb_sel_i({ \mprj_sel_o_core[3] , \mprj_sel_o_core[2] , \mprj_sel_o_core[1] , \mprj_sel_o_core[0] }),
4595 .wb_stb_i(hk_stb_o),
4596 .wb_we_i(mprj_we_o_core)
4597 );
4598 mgmt_protect mgmt_buffers (
4599 .caravel_clk(caravel_clk),
4600 .caravel_clk2(caravel_clk2),
4601 .caravel_rstn(caravel_rstn),
4602 .la_data_in_core({ \la_data_in_user[127] , \la_data_in_user[126] , \la_data_in_user[125] , \la_data_in_user[124] , \la_data_in_user[123] , \la_data_in_user[122] , \la_data_in_user[121] , \la_data_in_user[120] , \la_data_in_user[119] , \la_data_in_user[118] , \la_data_in_user[117] , \la_data_in_user[116] , \la_data_in_user[115] , \la_data_in_user[114] , \la_data_in_user[113] , \la_data_in_user[112] , \la_data_in_user[111] , \la_data_in_user[110] , \la_data_in_user[109] , \la_data_in_user[108] , \la_data_in_user[107] , \la_data_in_user[106] , \la_data_in_user[105] , \la_data_in_user[104] , \la_data_in_user[103] , \la_data_in_user[102] , \la_data_in_user[101] , \la_data_in_user[100] , \la_data_in_user[99] , \la_data_in_user[98] , \la_data_in_user[97] , \la_data_in_user[96] , \la_data_in_user[95] , \la_data_in_user[94] , \la_data_in_user[93] , \la_data_in_user[92] , \la_data_in_user[91] , \la_data_in_user[90] , \la_data_in_user[89] , \la_data_in_user[88] , \la_data_in_user[87] , \la_data_in_user[86] , \la_data_in_user[85] , \la_data_in_user[84] , \la_data_in_user[83] , \la_data_in_user[82] , \la_data_in_user[81] , \la_data_in_user[80] , \la_data_in_user[79] , \la_data_in_user[78] , \la_data_in_user[77] , \la_data_in_user[76] , \la_data_in_user[75] , \la_data_in_user[74] , \la_data_in_user[73] , \la_data_in_user[72] , \la_data_in_user[71] , \la_data_in_user[70] , \la_data_in_user[69] , \la_data_in_user[68] , \la_data_in_user[67] , \la_data_in_user[66] , \la_data_in_user[65] , \la_data_in_user[64] , \la_data_in_user[63] , \la_data_in_user[62] , \la_data_in_user[61] , \la_data_in_user[60] , \la_data_in_user[59] , \la_data_in_user[58] , \la_data_in_user[57] , \la_data_in_user[56] , \la_data_in_user[55] , \la_data_in_user[54] , \la_data_in_user[53] , \la_data_in_user[52] , \la_data_in_user[51] , \la_data_in_user[50] , \la_data_in_user[49] , \la_data_in_user[48] , \la_data_in_user[47] , \la_data_in_user[46] , \la_data_in_user[45] , \la_data_in_user[44] , \la_data_in_user[43] , \la_data_in_user[42] , \la_data_in_user[41] , \la_data_in_user[40] , \la_data_in_user[39] , \la_data_in_user[38] , \la_data_in_user[37] , \la_data_in_user[36] , \la_data_in_user[35] , \la_data_in_user[34] , \la_data_in_user[33] , \la_data_in_user[32] , \la_data_in_user[31] , \la_data_in_user[30] , \la_data_in_user[29] , \la_data_in_user[28] , \la_data_in_user[27] , \la_data_in_user[26] , \la_data_in_user[25] , \la_data_in_user[24] , \la_data_in_user[23] , \la_data_in_user[22] , \la_data_in_user[21] , \la_data_in_user[20] , \la_data_in_user[19] , \la_data_in_user[18] , \la_data_in_user[17] , \la_data_in_user[16] , \la_data_in_user[15] , \la_data_in_user[14] , \la_data_in_user[13] , \la_data_in_user[12] , \la_data_in_user[11] , \la_data_in_user[10] , \la_data_in_user[9] , \la_data_in_user[8] , \la_data_in_user[7] , \la_data_in_user[6] , \la_data_in_user[5] , \la_data_in_user[4] , \la_data_in_user[3] , \la_data_in_user[2] , \la_data_in_user[1] , \la_data_in_user[0] }),
4603 .la_data_in_mprj({ \la_data_in_mprj[127] , \la_data_in_mprj[126] , \la_data_in_mprj[125] , \la_data_in_mprj[124] , \la_data_in_mprj[123] , \la_data_in_mprj[122] , \la_data_in_mprj[121] , \la_data_in_mprj[120] , \la_data_in_mprj[119] , \la_data_in_mprj[118] , \la_data_in_mprj[117] , \la_data_in_mprj[116] , \la_data_in_mprj[115] , \la_data_in_mprj[114] , \la_data_in_mprj[113] , \la_data_in_mprj[112] , \la_data_in_mprj[111] , \la_data_in_mprj[110] , \la_data_in_mprj[109] , \la_data_in_mprj[108] , \la_data_in_mprj[107] , \la_data_in_mprj[106] , \la_data_in_mprj[105] , \la_data_in_mprj[104] , \la_data_in_mprj[103] , \la_data_in_mprj[102] , \la_data_in_mprj[101] , \la_data_in_mprj[100] , \la_data_in_mprj[99] , \la_data_in_mprj[98] , \la_data_in_mprj[97] , \la_data_in_mprj[96] , \la_data_in_mprj[95] , \la_data_in_mprj[94] , \la_data_in_mprj[93] , \la_data_in_mprj[92] , \la_data_in_mprj[91] , \la_data_in_mprj[90] , \la_data_in_mprj[89] , \la_data_in_mprj[88] , \la_data_in_mprj[87] , \la_data_in_mprj[86] , \la_data_in_mprj[85] , \la_data_in_mprj[84] , \la_data_in_mprj[83] , \la_data_in_mprj[82] , \la_data_in_mprj[81] , \la_data_in_mprj[80] , \la_data_in_mprj[79] , \la_data_in_mprj[78] , \la_data_in_mprj[77] , \la_data_in_mprj[76] , \la_data_in_mprj[75] , \la_data_in_mprj[74] , \la_data_in_mprj[73] , \la_data_in_mprj[72] , \la_data_in_mprj[71] , \la_data_in_mprj[70] , \la_data_in_mprj[69] , \la_data_in_mprj[68] , \la_data_in_mprj[67] , \la_data_in_mprj[66] , \la_data_in_mprj[65] , \la_data_in_mprj[64] , \la_data_in_mprj[63] , \la_data_in_mprj[62] , \la_data_in_mprj[61] , \la_data_in_mprj[60] , \la_data_in_mprj[59] , \la_data_in_mprj[58] , \la_data_in_mprj[57] , \la_data_in_mprj[56] , \la_data_in_mprj[55] , \la_data_in_mprj[54] , \la_data_in_mprj[53] , \la_data_in_mprj[52] , \la_data_in_mprj[51] , \la_data_in_mprj[50] , \la_data_in_mprj[49] , \la_data_in_mprj[48] , \la_data_in_mprj[47] , \la_data_in_mprj[46] , \la_data_in_mprj[45] , \la_data_in_mprj[44] , \la_data_in_mprj[43] , \la_data_in_mprj[42] , \la_data_in_mprj[41] , \la_data_in_mprj[40] , \la_data_in_mprj[39] , \la_data_in_mprj[38] , \la_data_in_mprj[37] , \la_data_in_mprj[36] , \la_data_in_mprj[35] , \la_data_in_mprj[34] , \la_data_in_mprj[33] , \la_data_in_mprj[32] , \la_data_in_mprj[31] , \la_data_in_mprj[30] , \la_data_in_mprj[29] , \la_data_in_mprj[28] , \la_data_in_mprj[27] , \la_data_in_mprj[26] , \la_data_in_mprj[25] , \la_data_in_mprj[24] , \la_data_in_mprj[23] , \la_data_in_mprj[22] , \la_data_in_mprj[21] , \la_data_in_mprj[20] , \la_data_in_mprj[19] , \la_data_in_mprj[18] , \la_data_in_mprj[17] , \la_data_in_mprj[16] , \la_data_in_mprj[15] , \la_data_in_mprj[14] , \la_data_in_mprj[13] , \la_data_in_mprj[12] , \la_data_in_mprj[11] , \la_data_in_mprj[10] , \la_data_in_mprj[9] , \la_data_in_mprj[8] , \la_data_in_mprj[7] , \la_data_in_mprj[6] , \la_data_in_mprj[5] , \la_data_in_mprj[4] , \la_data_in_mprj[3] , \la_data_in_mprj[2] , \la_data_in_mprj[1] , \la_data_in_mprj[0] }),
4604 .la_data_out_core({ \la_data_out_user[127] , \la_data_out_user[126] , \la_data_out_user[125] , \la_data_out_user[124] , \la_data_out_user[123] , \la_data_out_user[122] , \la_data_out_user[121] , \la_data_out_user[120] , \la_data_out_user[119] , \la_data_out_user[118] , \la_data_out_user[117] , \la_data_out_user[116] , \la_data_out_user[115] , \la_data_out_user[114] , \la_data_out_user[113] , \la_data_out_user[112] , \la_data_out_user[111] , \la_data_out_user[110] , \la_data_out_user[109] , \la_data_out_user[108] , \la_data_out_user[107] , \la_data_out_user[106] , \la_data_out_user[105] , \la_data_out_user[104] , \la_data_out_user[103] , \la_data_out_user[102] , \la_data_out_user[101] , \la_data_out_user[100] , \la_data_out_user[99] , \la_data_out_user[98] , \la_data_out_user[97] , \la_data_out_user[96] , \la_data_out_user[95] , \la_data_out_user[94] , \la_data_out_user[93] , \la_data_out_user[92] , \la_data_out_user[91] , \la_data_out_user[90] , \la_data_out_user[89] , \la_data_out_user[88] , \la_data_out_user[87] , \la_data_out_user[86] , \la_data_out_user[85] , \la_data_out_user[84] , \la_data_out_user[83] , \la_data_out_user[82] , \la_data_out_user[81] , \la_data_out_user[80] , \la_data_out_user[79] , \la_data_out_user[78] , \la_data_out_user[77] , \la_data_out_user[76] , \la_data_out_user[75] , \la_data_out_user[74] , \la_data_out_user[73] , \la_data_out_user[72] , \la_data_out_user[71] , \la_data_out_user[70] , \la_data_out_user[69] , \la_data_out_user[68] , \la_data_out_user[67] , \la_data_out_user[66] , \la_data_out_user[65] , \la_data_out_user[64] , \la_data_out_user[63] , \la_data_out_user[62] , \la_data_out_user[61] , \la_data_out_user[60] , \la_data_out_user[59] , \la_data_out_user[58] , \la_data_out_user[57] , \la_data_out_user[56] , \la_data_out_user[55] , \la_data_out_user[54] , \la_data_out_user[53] , \la_data_out_user[52] , \la_data_out_user[51] , \la_data_out_user[50] , \la_data_out_user[49] , \la_data_out_user[48] , \la_data_out_user[47] , \la_data_out_user[46] , \la_data_out_user[45] , \la_data_out_user[44] , \la_data_out_user[43] , \la_data_out_user[42] , \la_data_out_user[41] , \la_data_out_user[40] , \la_data_out_user[39] , \la_data_out_user[38] , \la_data_out_user[37] , \la_data_out_user[36] , \la_data_out_user[35] , \la_data_out_user[34] , \la_data_out_user[33] , \la_data_out_user[32] , \la_data_out_user[31] , \la_data_out_user[30] , \la_data_out_user[29] , \la_data_out_user[28] , \la_data_out_user[27] , \la_data_out_user[26] , \la_data_out_user[25] , \la_data_out_user[24] , \la_data_out_user[23] , \la_data_out_user[22] , \la_data_out_user[21] , \la_data_out_user[20] , \la_data_out_user[19] , \la_data_out_user[18] , \la_data_out_user[17] , \la_data_out_user[16] , \la_data_out_user[15] , \la_data_out_user[14] , \la_data_out_user[13] , \la_data_out_user[12] , \la_data_out_user[11] , \la_data_out_user[10] , \la_data_out_user[9] , \la_data_out_user[8] , \la_data_out_user[7] , \la_data_out_user[6] , \la_data_out_user[5] , \la_data_out_user[4] , \la_data_out_user[3] , \la_data_out_user[2] , \la_data_out_user[1] , \la_data_out_user[0] }),
4605 .la_data_out_mprj({ \la_data_out_mprj[127] , \la_data_out_mprj[126] , \la_data_out_mprj[125] , \la_data_out_mprj[124] , \la_data_out_mprj[123] , \la_data_out_mprj[122] , \la_data_out_mprj[121] , \la_data_out_mprj[120] , \la_data_out_mprj[119] , \la_data_out_mprj[118] , \la_data_out_mprj[117] , \la_data_out_mprj[116] , \la_data_out_mprj[115] , \la_data_out_mprj[114] , \la_data_out_mprj[113] , \la_data_out_mprj[112] , \la_data_out_mprj[111] , \la_data_out_mprj[110] , \la_data_out_mprj[109] , \la_data_out_mprj[108] , \la_data_out_mprj[107] , \la_data_out_mprj[106] , \la_data_out_mprj[105] , \la_data_out_mprj[104] , \la_data_out_mprj[103] , \la_data_out_mprj[102] , \la_data_out_mprj[101] , \la_data_out_mprj[100] , \la_data_out_mprj[99] , \la_data_out_mprj[98] , \la_data_out_mprj[97] , \la_data_out_mprj[96] , \la_data_out_mprj[95] , \la_data_out_mprj[94] , \la_data_out_mprj[93] , \la_data_out_mprj[92] , \la_data_out_mprj[91] , \la_data_out_mprj[90] , \la_data_out_mprj[89] , \la_data_out_mprj[88] , \la_data_out_mprj[87] , \la_data_out_mprj[86] , \la_data_out_mprj[85] , \la_data_out_mprj[84] , \la_data_out_mprj[83] , \la_data_out_mprj[82] , \la_data_out_mprj[81] , \la_data_out_mprj[80] , \la_data_out_mprj[79] , \la_data_out_mprj[78] , \la_data_out_mprj[77] , \la_data_out_mprj[76] , \la_data_out_mprj[75] , \la_data_out_mprj[74] , \la_data_out_mprj[73] , \la_data_out_mprj[72] , \la_data_out_mprj[71] , \la_data_out_mprj[70] , \la_data_out_mprj[69] , \la_data_out_mprj[68] , \la_data_out_mprj[67] , \la_data_out_mprj[66] , \la_data_out_mprj[65] , \la_data_out_mprj[64] , \la_data_out_mprj[63] , \la_data_out_mprj[62] , \la_data_out_mprj[61] , \la_data_out_mprj[60] , \la_data_out_mprj[59] , \la_data_out_mprj[58] , \la_data_out_mprj[57] , \la_data_out_mprj[56] , \la_data_out_mprj[55] , \la_data_out_mprj[54] , \la_data_out_mprj[53] , \la_data_out_mprj[52] , \la_data_out_mprj[51] , \la_data_out_mprj[50] , \la_data_out_mprj[49] , \la_data_out_mprj[48] , \la_data_out_mprj[47] , \la_data_out_mprj[46] , \la_data_out_mprj[45] , \la_data_out_mprj[44] , \la_data_out_mprj[43] , \la_data_out_mprj[42] , \la_data_out_mprj[41] , \la_data_out_mprj[40] , \la_data_out_mprj[39] , \la_data_out_mprj[38] , \la_data_out_mprj[37] , \la_data_out_mprj[36] , \la_data_out_mprj[35] , \la_data_out_mprj[34] , \la_data_out_mprj[33] , \la_data_out_mprj[32] , \la_data_out_mprj[31] , \la_data_out_mprj[30] , \la_data_out_mprj[29] , \la_data_out_mprj[28] , \la_data_out_mprj[27] , \la_data_out_mprj[26] , \la_data_out_mprj[25] , \la_data_out_mprj[24] , \la_data_out_mprj[23] , \la_data_out_mprj[22] , \la_data_out_mprj[21] , \la_data_out_mprj[20] , \la_data_out_mprj[19] , \la_data_out_mprj[18] , \la_data_out_mprj[17] , \la_data_out_mprj[16] , \la_data_out_mprj[15] , \la_data_out_mprj[14] , \la_data_out_mprj[13] , \la_data_out_mprj[12] , \la_data_out_mprj[11] , \la_data_out_mprj[10] , \la_data_out_mprj[9] , \la_data_out_mprj[8] , \la_data_out_mprj[7] , \la_data_out_mprj[6] , \la_data_out_mprj[5] , \la_data_out_mprj[4] , \la_data_out_mprj[3] , \la_data_out_mprj[2] , \la_data_out_mprj[1] , \la_data_out_mprj[0] }),
4606 .la_iena_mprj({ \la_iena_mprj[127] , \la_iena_mprj[126] , \la_iena_mprj[125] , \la_iena_mprj[124] , \la_iena_mprj[123] , \la_iena_mprj[122] , \la_iena_mprj[121] , \la_iena_mprj[120] , \la_iena_mprj[119] , \la_iena_mprj[118] , \la_iena_mprj[117] , \la_iena_mprj[116] , \la_iena_mprj[115] , \la_iena_mprj[114] , \la_iena_mprj[113] , \la_iena_mprj[112] , \la_iena_mprj[111] , \la_iena_mprj[110] , \la_iena_mprj[109] , \la_iena_mprj[108] , \la_iena_mprj[107] , \la_iena_mprj[106] , \la_iena_mprj[105] , \la_iena_mprj[104] , \la_iena_mprj[103] , \la_iena_mprj[102] , \la_iena_mprj[101] , \la_iena_mprj[100] , \la_iena_mprj[99] , \la_iena_mprj[98] , \la_iena_mprj[97] , \la_iena_mprj[96] , \la_iena_mprj[95] , \la_iena_mprj[94] , \la_iena_mprj[93] , \la_iena_mprj[92] , \la_iena_mprj[91] , \la_iena_mprj[90] , \la_iena_mprj[89] , \la_iena_mprj[88] , \la_iena_mprj[87] , \la_iena_mprj[86] , \la_iena_mprj[85] , \la_iena_mprj[84] , \la_iena_mprj[83] , \la_iena_mprj[82] , \la_iena_mprj[81] , \la_iena_mprj[80] , \la_iena_mprj[79] , \la_iena_mprj[78] , \la_iena_mprj[77] , \la_iena_mprj[76] , \la_iena_mprj[75] , \la_iena_mprj[74] , \la_iena_mprj[73] , \la_iena_mprj[72] , \la_iena_mprj[71] , \la_iena_mprj[70] , \la_iena_mprj[69] , \la_iena_mprj[68] , \la_iena_mprj[67] , \la_iena_mprj[66] , \la_iena_mprj[65] , \la_iena_mprj[64] , \la_iena_mprj[63] , \la_iena_mprj[62] , \la_iena_mprj[61] , \la_iena_mprj[60] , \la_iena_mprj[59] , \la_iena_mprj[58] , \la_iena_mprj[57] , \la_iena_mprj[56] , \la_iena_mprj[55] , \la_iena_mprj[54] , \la_iena_mprj[53] , \la_iena_mprj[52] , \la_iena_mprj[51] , \la_iena_mprj[50] , \la_iena_mprj[49] , \la_iena_mprj[48] , \la_iena_mprj[47] , \la_iena_mprj[46] , \la_iena_mprj[45] , \la_iena_mprj[44] , \la_iena_mprj[43] , \la_iena_mprj[42] , \la_iena_mprj[41] , \la_iena_mprj[40] , \la_iena_mprj[39] , \la_iena_mprj[38] , \la_iena_mprj[37] , \la_iena_mprj[36] , \la_iena_mprj[35] , \la_iena_mprj[34] , \la_iena_mprj[33] , \la_iena_mprj[32] , \la_iena_mprj[31] , \la_iena_mprj[30] , \la_iena_mprj[29] , \la_iena_mprj[28] , \la_iena_mprj[27] , \la_iena_mprj[26] , \la_iena_mprj[25] , \la_iena_mprj[24] , \la_iena_mprj[23] , \la_iena_mprj[22] , \la_iena_mprj[21] , \la_iena_mprj[20] , \la_iena_mprj[19] , \la_iena_mprj[18] , \la_iena_mprj[17] , \la_iena_mprj[16] , \la_iena_mprj[15] , \la_iena_mprj[14] , \la_iena_mprj[13] , \la_iena_mprj[12] , \la_iena_mprj[11] , \la_iena_mprj[10] , \la_iena_mprj[9] , \la_iena_mprj[8] , \la_iena_mprj[7] , \la_iena_mprj[6] , \la_iena_mprj[5] , \la_iena_mprj[4] , \la_iena_mprj[3] , \la_iena_mprj[2] , \la_iena_mprj[1] , \la_iena_mprj[0] }),
4607 .la_oenb_core({ \la_oenb_user[127] , \la_oenb_user[126] , \la_oenb_user[125] , \la_oenb_user[124] , \la_oenb_user[123] , \la_oenb_user[122] , \la_oenb_user[121] , \la_oenb_user[120] , \la_oenb_user[119] , \la_oenb_user[118] , \la_oenb_user[117] , \la_oenb_user[116] , \la_oenb_user[115] , \la_oenb_user[114] , \la_oenb_user[113] , \la_oenb_user[112] , \la_oenb_user[111] , \la_oenb_user[110] , \la_oenb_user[109] , \la_oenb_user[108] , \la_oenb_user[107] , \la_oenb_user[106] , \la_oenb_user[105] , \la_oenb_user[104] , \la_oenb_user[103] , \la_oenb_user[102] , \la_oenb_user[101] , \la_oenb_user[100] , \la_oenb_user[99] , \la_oenb_user[98] , \la_oenb_user[97] , \la_oenb_user[96] , \la_oenb_user[95] , \la_oenb_user[94] , \la_oenb_user[93] , \la_oenb_user[92] , \la_oenb_user[91] , \la_oenb_user[90] , \la_oenb_user[89] , \la_oenb_user[88] , \la_oenb_user[87] , \la_oenb_user[86] , \la_oenb_user[85] , \la_oenb_user[84] , \la_oenb_user[83] , \la_oenb_user[82] , \la_oenb_user[81] , \la_oenb_user[80] , \la_oenb_user[79] , \la_oenb_user[78] , \la_oenb_user[77] , \la_oenb_user[76] , \la_oenb_user[75] , \la_oenb_user[74] , \la_oenb_user[73] , \la_oenb_user[72] , \la_oenb_user[71] , \la_oenb_user[70] , \la_oenb_user[69] , \la_oenb_user[68] , \la_oenb_user[67] , \la_oenb_user[66] , \la_oenb_user[65] , \la_oenb_user[64] , \la_oenb_user[63] , \la_oenb_user[62] , \la_oenb_user[61] , \la_oenb_user[60] , \la_oenb_user[59] , \la_oenb_user[58] , \la_oenb_user[57] , \la_oenb_user[56] , \la_oenb_user[55] , \la_oenb_user[54] , \la_oenb_user[53] , \la_oenb_user[52] , \la_oenb_user[51] , \la_oenb_user[50] , \la_oenb_user[49] , \la_oenb_user[48] , \la_oenb_user[47] , \la_oenb_user[46] , \la_oenb_user[45] , \la_oenb_user[44] , \la_oenb_user[43] , \la_oenb_user[42] , \la_oenb_user[41] , \la_oenb_user[40] , \la_oenb_user[39] , \la_oenb_user[38] , \la_oenb_user[37] , \la_oenb_user[36] , \la_oenb_user[35] , \la_oenb_user[34] , \la_oenb_user[33] , \la_oenb_user[32] , \la_oenb_user[31] , \la_oenb_user[30] , \la_oenb_user[29] , \la_oenb_user[28] , \la_oenb_user[27] , \la_oenb_user[26] , \la_oenb_user[25] , \la_oenb_user[24] , \la_oenb_user[23] , \la_oenb_user[22] , \la_oenb_user[21] , \la_oenb_user[20] , \la_oenb_user[19] , \la_oenb_user[18] , \la_oenb_user[17] , \la_oenb_user[16] , \la_oenb_user[15] , \la_oenb_user[14] , \la_oenb_user[13] , \la_oenb_user[12] , \la_oenb_user[11] , \la_oenb_user[10] , \la_oenb_user[9] , \la_oenb_user[8] , \la_oenb_user[7] , \la_oenb_user[6] , \la_oenb_user[5] , \la_oenb_user[4] , \la_oenb_user[3] , \la_oenb_user[2] , \la_oenb_user[1] , \la_oenb_user[0] }),
4608 .la_oenb_mprj({ \la_oenb_mprj[127] , \la_oenb_mprj[126] , \la_oenb_mprj[125] , \la_oenb_mprj[124] , \la_oenb_mprj[123] , \la_oenb_mprj[122] , \la_oenb_mprj[121] , \la_oenb_mprj[120] , \la_oenb_mprj[119] , \la_oenb_mprj[118] , \la_oenb_mprj[117] , \la_oenb_mprj[116] , \la_oenb_mprj[115] , \la_oenb_mprj[114] , \la_oenb_mprj[113] , \la_oenb_mprj[112] , \la_oenb_mprj[111] , \la_oenb_mprj[110] , \la_oenb_mprj[109] , \la_oenb_mprj[108] , \la_oenb_mprj[107] , \la_oenb_mprj[106] , \la_oenb_mprj[105] , \la_oenb_mprj[104] , \la_oenb_mprj[103] , \la_oenb_mprj[102] , \la_oenb_mprj[101] , \la_oenb_mprj[100] , \la_oenb_mprj[99] , \la_oenb_mprj[98] , \la_oenb_mprj[97] , \la_oenb_mprj[96] , \la_oenb_mprj[95] , \la_oenb_mprj[94] , \la_oenb_mprj[93] , \la_oenb_mprj[92] , \la_oenb_mprj[91] , \la_oenb_mprj[90] , \la_oenb_mprj[89] , \la_oenb_mprj[88] , \la_oenb_mprj[87] , \la_oenb_mprj[86] , \la_oenb_mprj[85] , \la_oenb_mprj[84] , \la_oenb_mprj[83] , \la_oenb_mprj[82] , \la_oenb_mprj[81] , \la_oenb_mprj[80] , \la_oenb_mprj[79] , \la_oenb_mprj[78] , \la_oenb_mprj[77] , \la_oenb_mprj[76] , \la_oenb_mprj[75] , \la_oenb_mprj[74] , \la_oenb_mprj[73] , \la_oenb_mprj[72] , \la_oenb_mprj[71] , \la_oenb_mprj[70] , \la_oenb_mprj[69] , \la_oenb_mprj[68] , \la_oenb_mprj[67] , \la_oenb_mprj[66] , \la_oenb_mprj[65] , \la_oenb_mprj[64] , \la_oenb_mprj[63] , \la_oenb_mprj[62] , \la_oenb_mprj[61] , \la_oenb_mprj[60] , \la_oenb_mprj[59] , \la_oenb_mprj[58] , \la_oenb_mprj[57] , \la_oenb_mprj[56] , \la_oenb_mprj[55] , \la_oenb_mprj[54] , \la_oenb_mprj[53] , \la_oenb_mprj[52] , \la_oenb_mprj[51] , \la_oenb_mprj[50] , \la_oenb_mprj[49] , \la_oenb_mprj[48] , \la_oenb_mprj[47] , \la_oenb_mprj[46] , \la_oenb_mprj[45] , \la_oenb_mprj[44] , \la_oenb_mprj[43] , \la_oenb_mprj[42] , \la_oenb_mprj[41] , \la_oenb_mprj[40] , \la_oenb_mprj[39] , \la_oenb_mprj[38] , \la_oenb_mprj[37] , \la_oenb_mprj[36] , \la_oenb_mprj[35] , \la_oenb_mprj[34] , \la_oenb_mprj[33] , \la_oenb_mprj[32] , \la_oenb_mprj[31] , \la_oenb_mprj[30] , \la_oenb_mprj[29] , \la_oenb_mprj[28] , \la_oenb_mprj[27] , \la_oenb_mprj[26] , \la_oenb_mprj[25] , \la_oenb_mprj[24] , \la_oenb_mprj[23] , \la_oenb_mprj[22] , \la_oenb_mprj[21] , \la_oenb_mprj[20] , \la_oenb_mprj[19] , \la_oenb_mprj[18] , \la_oenb_mprj[17] , \la_oenb_mprj[16] , \la_oenb_mprj[15] , \la_oenb_mprj[14] , \la_oenb_mprj[13] , \la_oenb_mprj[12] , \la_oenb_mprj[11] , \la_oenb_mprj[10] , \la_oenb_mprj[9] , \la_oenb_mprj[8] , \la_oenb_mprj[7] , \la_oenb_mprj[6] , \la_oenb_mprj[5] , \la_oenb_mprj[4] , \la_oenb_mprj[3] , \la_oenb_mprj[2] , \la_oenb_mprj[1] , \la_oenb_mprj[0] }),
4609 .mprj_ack_i_core(mprj_ack_i_core),
4610 .mprj_ack_i_user(mprj_ack_i_user),
4611 .mprj_adr_o_core({ \mprj_adr_o_core[31] , \mprj_adr_o_core[30] , \mprj_adr_o_core[29] , \mprj_adr_o_core[28] , \mprj_adr_o_core[27] , \mprj_adr_o_core[26] , \mprj_adr_o_core[25] , \mprj_adr_o_core[24] , \mprj_adr_o_core[23] , \mprj_adr_o_core[22] , \mprj_adr_o_core[21] , \mprj_adr_o_core[20] , \mprj_adr_o_core[19] , \mprj_adr_o_core[18] , \mprj_adr_o_core[17] , \mprj_adr_o_core[16] , \mprj_adr_o_core[15] , \mprj_adr_o_core[14] , \mprj_adr_o_core[13] , \mprj_adr_o_core[12] , \mprj_adr_o_core[11] , \mprj_adr_o_core[10] , \mprj_adr_o_core[9] , \mprj_adr_o_core[8] , \mprj_adr_o_core[7] , \mprj_adr_o_core[6] , \mprj_adr_o_core[5] , \mprj_adr_o_core[4] , \mprj_adr_o_core[3] , \mprj_adr_o_core[2] , \mprj_adr_o_core[1] , \mprj_adr_o_core[0] }),
4612 .mprj_adr_o_user({ \mprj_adr_o_user[31] , \mprj_adr_o_user[30] , \mprj_adr_o_user[29] , \mprj_adr_o_user[28] , \mprj_adr_o_user[27] , \mprj_adr_o_user[26] , \mprj_adr_o_user[25] , \mprj_adr_o_user[24] , \mprj_adr_o_user[23] , \mprj_adr_o_user[22] , \mprj_adr_o_user[21] , \mprj_adr_o_user[20] , \mprj_adr_o_user[19] , \mprj_adr_o_user[18] , \mprj_adr_o_user[17] , \mprj_adr_o_user[16] , \mprj_adr_o_user[15] , \mprj_adr_o_user[14] , \mprj_adr_o_user[13] , \mprj_adr_o_user[12] , \mprj_adr_o_user[11] , \mprj_adr_o_user[10] , \mprj_adr_o_user[9] , \mprj_adr_o_user[8] , \mprj_adr_o_user[7] , \mprj_adr_o_user[6] , \mprj_adr_o_user[5] , \mprj_adr_o_user[4] , \mprj_adr_o_user[3] , \mprj_adr_o_user[2] , \mprj_adr_o_user[1] , \mprj_adr_o_user[0] }),
4613 .mprj_cyc_o_core(mprj_cyc_o_core),
4614 .mprj_cyc_o_user(mprj_cyc_o_user),
4615 .mprj_dat_i_core({ \mprj_dat_i_core[31] , \mprj_dat_i_core[30] , \mprj_dat_i_core[29] , \mprj_dat_i_core[28] , \mprj_dat_i_core[27] , \mprj_dat_i_core[26] , \mprj_dat_i_core[25] , \mprj_dat_i_core[24] , \mprj_dat_i_core[23] , \mprj_dat_i_core[22] , \mprj_dat_i_core[21] , \mprj_dat_i_core[20] , \mprj_dat_i_core[19] , \mprj_dat_i_core[18] , \mprj_dat_i_core[17] , \mprj_dat_i_core[16] , \mprj_dat_i_core[15] , \mprj_dat_i_core[14] , \mprj_dat_i_core[13] , \mprj_dat_i_core[12] , \mprj_dat_i_core[11] , \mprj_dat_i_core[10] , \mprj_dat_i_core[9] , \mprj_dat_i_core[8] , \mprj_dat_i_core[7] , \mprj_dat_i_core[6] , \mprj_dat_i_core[5] , \mprj_dat_i_core[4] , \mprj_dat_i_core[3] , \mprj_dat_i_core[2] , \mprj_dat_i_core[1] , \mprj_dat_i_core[0] }),
4616 .mprj_dat_i_user({ \mprj_dat_i_user[31] , \mprj_dat_i_user[30] , \mprj_dat_i_user[29] , \mprj_dat_i_user[28] , \mprj_dat_i_user[27] , \mprj_dat_i_user[26] , \mprj_dat_i_user[25] , \mprj_dat_i_user[24] , \mprj_dat_i_user[23] , \mprj_dat_i_user[22] , \mprj_dat_i_user[21] , \mprj_dat_i_user[20] , \mprj_dat_i_user[19] , \mprj_dat_i_user[18] , \mprj_dat_i_user[17] , \mprj_dat_i_user[16] , \mprj_dat_i_user[15] , \mprj_dat_i_user[14] , \mprj_dat_i_user[13] , \mprj_dat_i_user[12] , \mprj_dat_i_user[11] , \mprj_dat_i_user[10] , \mprj_dat_i_user[9] , \mprj_dat_i_user[8] , \mprj_dat_i_user[7] , \mprj_dat_i_user[6] , \mprj_dat_i_user[5] , \mprj_dat_i_user[4] , \mprj_dat_i_user[3] , \mprj_dat_i_user[2] , \mprj_dat_i_user[1] , \mprj_dat_i_user[0] }),
4617 .mprj_dat_o_core({ \mprj_dat_o_core[31] , \mprj_dat_o_core[30] , \mprj_dat_o_core[29] , \mprj_dat_o_core[28] , \mprj_dat_o_core[27] , \mprj_dat_o_core[26] , \mprj_dat_o_core[25] , \mprj_dat_o_core[24] , \mprj_dat_o_core[23] , \mprj_dat_o_core[22] , \mprj_dat_o_core[21] , \mprj_dat_o_core[20] , \mprj_dat_o_core[19] , \mprj_dat_o_core[18] , \mprj_dat_o_core[17] , \mprj_dat_o_core[16] , \mprj_dat_o_core[15] , \mprj_dat_o_core[14] , \mprj_dat_o_core[13] , \mprj_dat_o_core[12] , \mprj_dat_o_core[11] , \mprj_dat_o_core[10] , \mprj_dat_o_core[9] , \mprj_dat_o_core[8] , \mprj_dat_o_core[7] , \mprj_dat_o_core[6] , \mprj_dat_o_core[5] , \mprj_dat_o_core[4] , \mprj_dat_o_core[3] , \mprj_dat_o_core[2] , \mprj_dat_o_core[1] , \mprj_dat_o_core[0] }),
4618 .mprj_dat_o_user({ \mprj_dat_o_user[31] , \mprj_dat_o_user[30] , \mprj_dat_o_user[29] , \mprj_dat_o_user[28] , \mprj_dat_o_user[27] , \mprj_dat_o_user[26] , \mprj_dat_o_user[25] , \mprj_dat_o_user[24] , \mprj_dat_o_user[23] , \mprj_dat_o_user[22] , \mprj_dat_o_user[21] , \mprj_dat_o_user[20] , \mprj_dat_o_user[19] , \mprj_dat_o_user[18] , \mprj_dat_o_user[17] , \mprj_dat_o_user[16] , \mprj_dat_o_user[15] , \mprj_dat_o_user[14] , \mprj_dat_o_user[13] , \mprj_dat_o_user[12] , \mprj_dat_o_user[11] , \mprj_dat_o_user[10] , \mprj_dat_o_user[9] , \mprj_dat_o_user[8] , \mprj_dat_o_user[7] , \mprj_dat_o_user[6] , \mprj_dat_o_user[5] , \mprj_dat_o_user[4] , \mprj_dat_o_user[3] , \mprj_dat_o_user[2] , \mprj_dat_o_user[1] , \mprj_dat_o_user[0] }),
4619 .mprj_iena_wb(mprj_iena_wb),
4620 .mprj_sel_o_core({ \mprj_sel_o_core[3] , \mprj_sel_o_core[2] , \mprj_sel_o_core[1] , \mprj_sel_o_core[0] }),
4621 .mprj_sel_o_user({ \mprj_sel_o_user[3] , \mprj_sel_o_user[2] , \mprj_sel_o_user[1] , \mprj_sel_o_user[0] }),
4622 .mprj_stb_o_core(mprj_stb_o_core),
4623 .mprj_stb_o_user(mprj_stb_o_user),
4624 .mprj_we_o_core(mprj_we_o_core),
4625 .mprj_we_o_user(mprj_we_o_user),
4626 .user1_vcc_powergood(mprj_vcc_pwrgood),
4627 .user1_vdd_powergood(mprj_vdd_pwrgood),
4628 .user2_vcc_powergood(mprj2_vcc_pwrgood),
4629 .user2_vdd_powergood(mprj2_vdd_pwrgood),
4630 .user_clock(mprj_clock),
4631 .user_clock2(mprj_clock2),
4632 .user_irq({ \user_irq[2] , \user_irq[1] , \user_irq[0] }),
4633 .user_irq_core({ \user_irq_core[2] , \user_irq_core[1] , \user_irq_core[0] }),
4634 .user_irq_ena({ \user_irq_ena[2] , \user_irq_ena[1] , \user_irq_ena[0] }),
4635 .user_reset(mprj_reset),
4636 .vccd(vccd_core),
4637 .vccd1(vccd1_core),
4638 .vccd2(vccd2_core),
4639 .vdda1(vdda1_core),
4640 .vdda2(vdda2_core),
4641 .vssa1(vssa1_core),
4642 .vssa2(vssa2_core),
4643 .vssd(vssd_core),
4644 .vssd1(vssd1_core),
4645 .vssd2(vssd2_core)
4646 );
4647 user_project_wrapper mprj (
4648 .analog_io({ \user_analog_io[28] , \user_analog_io[27] , \user_analog_io[26] , \user_analog_io[25] , \user_analog_io[24] , \user_analog_io[23] , \user_analog_io[22] , \user_analog_io[21] , \user_analog_io[20] , \user_analog_io[19] , \user_analog_io[18] , \user_analog_io[17] , \user_analog_io[16] , \user_analog_io[15] , \user_analog_io[14] , \user_analog_io[13] , \user_analog_io[12] , \user_analog_io[11] , \user_analog_io[10] , \user_analog_io[9] , \user_analog_io[8] , \user_analog_io[7] , \user_analog_io[6] , \user_analog_io[5] , \user_analog_io[4] , \user_analog_io[3] , \user_analog_io[2] , \user_analog_io[1] , \user_analog_io[0] }),
4649 .io_in({ \user_io_in[37] , \user_io_in[36] , \user_io_in[35] , \user_io_in[34] , \user_io_in[33] , \user_io_in[32] , \user_io_in[31] , \user_io_in[30] , \user_io_in[29] , \user_io_in[28] , \user_io_in[27] , \user_io_in[26] , \user_io_in[25] , \user_io_in[24] , \user_io_in[23] , \user_io_in[22] , \user_io_in[21] , \user_io_in[20] , \user_io_in[19] , \user_io_in[18] , \user_io_in[17] , \user_io_in[16] , \user_io_in[15] , \user_io_in[14] , \user_io_in[13] , \user_io_in[12] , \user_io_in[11] , \user_io_in[10] , \user_io_in[9] , \user_io_in[8] , \user_io_in[7] , \user_io_in[6] , \user_io_in[5] , \user_io_in[4] , \user_io_in[3] , \user_io_in[2] , \user_io_in[1] , \user_io_in[0] }),
4650 .io_oeb({ \user_io_oeb[37] , \user_io_oeb[36] , \user_io_oeb[35] , \user_io_oeb[34] , \user_io_oeb[33] , \user_io_oeb[32] , \user_io_oeb[31] , \user_io_oeb[30] , \user_io_oeb[29] , \user_io_oeb[28] , \user_io_oeb[27] , \user_io_oeb[26] , \user_io_oeb[25] , \user_io_oeb[24] , \user_io_oeb[23] , \user_io_oeb[22] , \user_io_oeb[21] , \user_io_oeb[20] , \user_io_oeb[19] , \user_io_oeb[18] , \user_io_oeb[17] , \user_io_oeb[16] , \user_io_oeb[15] , \user_io_oeb[14] , \user_io_oeb[13] , \user_io_oeb[12] , \user_io_oeb[11] , \user_io_oeb[10] , \user_io_oeb[9] , \user_io_oeb[8] , \user_io_oeb[7] , \user_io_oeb[6] , \user_io_oeb[5] , \user_io_oeb[4] , \user_io_oeb[3] , \user_io_oeb[2] , \user_io_oeb[1] , \user_io_oeb[0] }),
4651 .io_out({ \user_io_out[37] , \user_io_out[36] , \user_io_out[35] , \user_io_out[34] , \user_io_out[33] , \user_io_out[32] , \user_io_out[31] , \user_io_out[30] , \user_io_out[29] , \user_io_out[28] , \user_io_out[27] , \user_io_out[26] , \user_io_out[25] , \user_io_out[24] , \user_io_out[23] , \user_io_out[22] , \user_io_out[21] , \user_io_out[20] , \user_io_out[19] , \user_io_out[18] , \user_io_out[17] , \user_io_out[16] , \user_io_out[15] , \user_io_out[14] , \user_io_out[13] , \user_io_out[12] , \user_io_out[11] , \user_io_out[10] , \user_io_out[9] , \user_io_out[8] , \user_io_out[7] , \user_io_out[6] , \user_io_out[5] , \user_io_out[4] , \user_io_out[3] , \user_io_out[2] , \user_io_out[1] , \user_io_out[0] }),
4652 .la_data_in({ \la_data_in_user[127] , \la_data_in_user[126] , \la_data_in_user[125] , \la_data_in_user[124] , \la_data_in_user[123] , \la_data_in_user[122] , \la_data_in_user[121] , \la_data_in_user[120] , \la_data_in_user[119] , \la_data_in_user[118] , \la_data_in_user[117] , \la_data_in_user[116] , \la_data_in_user[115] , \la_data_in_user[114] , \la_data_in_user[113] , \la_data_in_user[112] , \la_data_in_user[111] , \la_data_in_user[110] , \la_data_in_user[109] , \la_data_in_user[108] , \la_data_in_user[107] , \la_data_in_user[106] , \la_data_in_user[105] , \la_data_in_user[104] , \la_data_in_user[103] , \la_data_in_user[102] , \la_data_in_user[101] , \la_data_in_user[100] , \la_data_in_user[99] , \la_data_in_user[98] , \la_data_in_user[97] , \la_data_in_user[96] , \la_data_in_user[95] , \la_data_in_user[94] , \la_data_in_user[93] , \la_data_in_user[92] , \la_data_in_user[91] , \la_data_in_user[90] , \la_data_in_user[89] , \la_data_in_user[88] , \la_data_in_user[87] , \la_data_in_user[86] , \la_data_in_user[85] , \la_data_in_user[84] , \la_data_in_user[83] , \la_data_in_user[82] , \la_data_in_user[81] , \la_data_in_user[80] , \la_data_in_user[79] , \la_data_in_user[78] , \la_data_in_user[77] , \la_data_in_user[76] , \la_data_in_user[75] , \la_data_in_user[74] , \la_data_in_user[73] , \la_data_in_user[72] , \la_data_in_user[71] , \la_data_in_user[70] , \la_data_in_user[69] , \la_data_in_user[68] , \la_data_in_user[67] , \la_data_in_user[66] , \la_data_in_user[65] , \la_data_in_user[64] , \la_data_in_user[63] , \la_data_in_user[62] , \la_data_in_user[61] , \la_data_in_user[60] , \la_data_in_user[59] , \la_data_in_user[58] , \la_data_in_user[57] , \la_data_in_user[56] , \la_data_in_user[55] , \la_data_in_user[54] , \la_data_in_user[53] , \la_data_in_user[52] , \la_data_in_user[51] , \la_data_in_user[50] , \la_data_in_user[49] , \la_data_in_user[48] , \la_data_in_user[47] , \la_data_in_user[46] , \la_data_in_user[45] , \la_data_in_user[44] , \la_data_in_user[43] , \la_data_in_user[42] , \la_data_in_user[41] , \la_data_in_user[40] , \la_data_in_user[39] , \la_data_in_user[38] , \la_data_in_user[37] , \la_data_in_user[36] , \la_data_in_user[35] , \la_data_in_user[34] , \la_data_in_user[33] , \la_data_in_user[32] , \la_data_in_user[31] , \la_data_in_user[30] , \la_data_in_user[29] , \la_data_in_user[28] , \la_data_in_user[27] , \la_data_in_user[26] , \la_data_in_user[25] , \la_data_in_user[24] , \la_data_in_user[23] , \la_data_in_user[22] , \la_data_in_user[21] , \la_data_in_user[20] , \la_data_in_user[19] , \la_data_in_user[18] , \la_data_in_user[17] , \la_data_in_user[16] , \la_data_in_user[15] , \la_data_in_user[14] , \la_data_in_user[13] , \la_data_in_user[12] , \la_data_in_user[11] , \la_data_in_user[10] , \la_data_in_user[9] , \la_data_in_user[8] , \la_data_in_user[7] , \la_data_in_user[6] , \la_data_in_user[5] , \la_data_in_user[4] , \la_data_in_user[3] , \la_data_in_user[2] , \la_data_in_user[1] , \la_data_in_user[0] }),
4653 .la_data_out({ \la_data_out_user[127] , \la_data_out_user[126] , \la_data_out_user[125] , \la_data_out_user[124] , \la_data_out_user[123] , \la_data_out_user[122] , \la_data_out_user[121] , \la_data_out_user[120] , \la_data_out_user[119] , \la_data_out_user[118] , \la_data_out_user[117] , \la_data_out_user[116] , \la_data_out_user[115] , \la_data_out_user[114] , \la_data_out_user[113] , \la_data_out_user[112] , \la_data_out_user[111] , \la_data_out_user[110] , \la_data_out_user[109] , \la_data_out_user[108] , \la_data_out_user[107] , \la_data_out_user[106] , \la_data_out_user[105] , \la_data_out_user[104] , \la_data_out_user[103] , \la_data_out_user[102] , \la_data_out_user[101] , \la_data_out_user[100] , \la_data_out_user[99] , \la_data_out_user[98] , \la_data_out_user[97] , \la_data_out_user[96] , \la_data_out_user[95] , \la_data_out_user[94] , \la_data_out_user[93] , \la_data_out_user[92] , \la_data_out_user[91] , \la_data_out_user[90] , \la_data_out_user[89] , \la_data_out_user[88] , \la_data_out_user[87] , \la_data_out_user[86] , \la_data_out_user[85] , \la_data_out_user[84] , \la_data_out_user[83] , \la_data_out_user[82] , \la_data_out_user[81] , \la_data_out_user[80] , \la_data_out_user[79] , \la_data_out_user[78] , \la_data_out_user[77] , \la_data_out_user[76] , \la_data_out_user[75] , \la_data_out_user[74] , \la_data_out_user[73] , \la_data_out_user[72] , \la_data_out_user[71] , \la_data_out_user[70] , \la_data_out_user[69] , \la_data_out_user[68] , \la_data_out_user[67] , \la_data_out_user[66] , \la_data_out_user[65] , \la_data_out_user[64] , \la_data_out_user[63] , \la_data_out_user[62] , \la_data_out_user[61] , \la_data_out_user[60] , \la_data_out_user[59] , \la_data_out_user[58] , \la_data_out_user[57] , \la_data_out_user[56] , \la_data_out_user[55] , \la_data_out_user[54] , \la_data_out_user[53] , \la_data_out_user[52] , \la_data_out_user[51] , \la_data_out_user[50] , \la_data_out_user[49] , \la_data_out_user[48] , \la_data_out_user[47] , \la_data_out_user[46] , \la_data_out_user[45] , \la_data_out_user[44] , \la_data_out_user[43] , \la_data_out_user[42] , \la_data_out_user[41] , \la_data_out_user[40] , \la_data_out_user[39] , \la_data_out_user[38] , \la_data_out_user[37] , \la_data_out_user[36] , \la_data_out_user[35] , \la_data_out_user[34] , \la_data_out_user[33] , \la_data_out_user[32] , \la_data_out_user[31] , \la_data_out_user[30] , \la_data_out_user[29] , \la_data_out_user[28] , \la_data_out_user[27] , \la_data_out_user[26] , \la_data_out_user[25] , \la_data_out_user[24] , \la_data_out_user[23] , \la_data_out_user[22] , \la_data_out_user[21] , \la_data_out_user[20] , \la_data_out_user[19] , \la_data_out_user[18] , \la_data_out_user[17] , \la_data_out_user[16] , \la_data_out_user[15] , \la_data_out_user[14] , \la_data_out_user[13] , \la_data_out_user[12] , \la_data_out_user[11] , \la_data_out_user[10] , \la_data_out_user[9] , \la_data_out_user[8] , \la_data_out_user[7] , \la_data_out_user[6] , \la_data_out_user[5] , \la_data_out_user[4] , \la_data_out_user[3] , \la_data_out_user[2] , \la_data_out_user[1] , \la_data_out_user[0] }),
4654 .la_oenb({ \la_oenb_user[127] , \la_oenb_user[126] , \la_oenb_user[125] , \la_oenb_user[124] , \la_oenb_user[123] , \la_oenb_user[122] , \la_oenb_user[121] , \la_oenb_user[120] , \la_oenb_user[119] , \la_oenb_user[118] , \la_oenb_user[117] , \la_oenb_user[116] , \la_oenb_user[115] , \la_oenb_user[114] , \la_oenb_user[113] , \la_oenb_user[112] , \la_oenb_user[111] , \la_oenb_user[110] , \la_oenb_user[109] , \la_oenb_user[108] , \la_oenb_user[107] , \la_oenb_user[106] , \la_oenb_user[105] , \la_oenb_user[104] , \la_oenb_user[103] , \la_oenb_user[102] , \la_oenb_user[101] , \la_oenb_user[100] , \la_oenb_user[99] , \la_oenb_user[98] , \la_oenb_user[97] , \la_oenb_user[96] , \la_oenb_user[95] , \la_oenb_user[94] , \la_oenb_user[93] , \la_oenb_user[92] , \la_oenb_user[91] , \la_oenb_user[90] , \la_oenb_user[89] , \la_oenb_user[88] , \la_oenb_user[87] , \la_oenb_user[86] , \la_oenb_user[85] , \la_oenb_user[84] , \la_oenb_user[83] , \la_oenb_user[82] , \la_oenb_user[81] , \la_oenb_user[80] , \la_oenb_user[79] , \la_oenb_user[78] , \la_oenb_user[77] , \la_oenb_user[76] , \la_oenb_user[75] , \la_oenb_user[74] , \la_oenb_user[73] , \la_oenb_user[72] , \la_oenb_user[71] , \la_oenb_user[70] , \la_oenb_user[69] , \la_oenb_user[68] , \la_oenb_user[67] , \la_oenb_user[66] , \la_oenb_user[65] , \la_oenb_user[64] , \la_oenb_user[63] , \la_oenb_user[62] , \la_oenb_user[61] , \la_oenb_user[60] , \la_oenb_user[59] , \la_oenb_user[58] , \la_oenb_user[57] , \la_oenb_user[56] , \la_oenb_user[55] , \la_oenb_user[54] , \la_oenb_user[53] , \la_oenb_user[52] , \la_oenb_user[51] , \la_oenb_user[50] , \la_oenb_user[49] , \la_oenb_user[48] , \la_oenb_user[47] , \la_oenb_user[46] , \la_oenb_user[45] , \la_oenb_user[44] , \la_oenb_user[43] , \la_oenb_user[42] , \la_oenb_user[41] , \la_oenb_user[40] , \la_oenb_user[39] , \la_oenb_user[38] , \la_oenb_user[37] , \la_oenb_user[36] , \la_oenb_user[35] , \la_oenb_user[34] , \la_oenb_user[33] , \la_oenb_user[32] , \la_oenb_user[31] , \la_oenb_user[30] , \la_oenb_user[29] , \la_oenb_user[28] , \la_oenb_user[27] , \la_oenb_user[26] , \la_oenb_user[25] , \la_oenb_user[24] , \la_oenb_user[23] , \la_oenb_user[22] , \la_oenb_user[21] , \la_oenb_user[20] , \la_oenb_user[19] , \la_oenb_user[18] , \la_oenb_user[17] , \la_oenb_user[16] , \la_oenb_user[15] , \la_oenb_user[14] , \la_oenb_user[13] , \la_oenb_user[12] , \la_oenb_user[11] , \la_oenb_user[10] , \la_oenb_user[9] , \la_oenb_user[8] , \la_oenb_user[7] , \la_oenb_user[6] , \la_oenb_user[5] , \la_oenb_user[4] , \la_oenb_user[3] , \la_oenb_user[2] , \la_oenb_user[1] , \la_oenb_user[0] }),
4655 .user_clock2(mprj_clock2),
4656 .user_irq({ \user_irq_core[2] , \user_irq_core[1] , \user_irq_core[0] }),
4657 .vccd1(vccd1_core),
4658 .vccd2(vccd2_core),
4659 .vdda1(vdda1_core),
4660 .vdda2(vdda2_core),
4661 .vssa1(vssa1_core),
4662 .vssa2(vssa2_core),
4663 .vssd1(vssd1_core),
4664 .vssd2(vssd2_core),
4665 .wb_clk_i(mprj_clock),
4666 .wb_rst_i(mprj_reset),
4667 .wbs_ack_o(mprj_ack_i_user),
4668 .wbs_adr_i({ \mprj_adr_o_user[31] , \mprj_adr_o_user[30] , \mprj_adr_o_user[29] , \mprj_adr_o_user[28] , \mprj_adr_o_user[27] , \mprj_adr_o_user[26] , \mprj_adr_o_user[25] , \mprj_adr_o_user[24] , \mprj_adr_o_user[23] , \mprj_adr_o_user[22] , \mprj_adr_o_user[21] , \mprj_adr_o_user[20] , \mprj_adr_o_user[19] , \mprj_adr_o_user[18] , \mprj_adr_o_user[17] , \mprj_adr_o_user[16] , \mprj_adr_o_user[15] , \mprj_adr_o_user[14] , \mprj_adr_o_user[13] , \mprj_adr_o_user[12] , \mprj_adr_o_user[11] , \mprj_adr_o_user[10] , \mprj_adr_o_user[9] , \mprj_adr_o_user[8] , \mprj_adr_o_user[7] , \mprj_adr_o_user[6] , \mprj_adr_o_user[5] , \mprj_adr_o_user[4] , \mprj_adr_o_user[3] , \mprj_adr_o_user[2] , \mprj_adr_o_user[1] , \mprj_adr_o_user[0] }),
4669 .wbs_cyc_i(mprj_cyc_o_user),
4670 .wbs_dat_i({ \mprj_dat_o_user[31] , \mprj_dat_o_user[30] , \mprj_dat_o_user[29] , \mprj_dat_o_user[28] , \mprj_dat_o_user[27] , \mprj_dat_o_user[26] , \mprj_dat_o_user[25] , \mprj_dat_o_user[24] , \mprj_dat_o_user[23] , \mprj_dat_o_user[22] , \mprj_dat_o_user[21] , \mprj_dat_o_user[20] , \mprj_dat_o_user[19] , \mprj_dat_o_user[18] , \mprj_dat_o_user[17] , \mprj_dat_o_user[16] , \mprj_dat_o_user[15] , \mprj_dat_o_user[14] , \mprj_dat_o_user[13] , \mprj_dat_o_user[12] , \mprj_dat_o_user[11] , \mprj_dat_o_user[10] , \mprj_dat_o_user[9] , \mprj_dat_o_user[8] , \mprj_dat_o_user[7] , \mprj_dat_o_user[6] , \mprj_dat_o_user[5] , \mprj_dat_o_user[4] , \mprj_dat_o_user[3] , \mprj_dat_o_user[2] , \mprj_dat_o_user[1] , \mprj_dat_o_user[0] }),
4671 .wbs_dat_o({ \mprj_dat_i_user[31] , \mprj_dat_i_user[30] , \mprj_dat_i_user[29] , \mprj_dat_i_user[28] , \mprj_dat_i_user[27] , \mprj_dat_i_user[26] , \mprj_dat_i_user[25] , \mprj_dat_i_user[24] , \mprj_dat_i_user[23] , \mprj_dat_i_user[22] , \mprj_dat_i_user[21] , \mprj_dat_i_user[20] , \mprj_dat_i_user[19] , \mprj_dat_i_user[18] , \mprj_dat_i_user[17] , \mprj_dat_i_user[16] , \mprj_dat_i_user[15] , \mprj_dat_i_user[14] , \mprj_dat_i_user[13] , \mprj_dat_i_user[12] , \mprj_dat_i_user[11] , \mprj_dat_i_user[10] , \mprj_dat_i_user[9] , \mprj_dat_i_user[8] , \mprj_dat_i_user[7] , \mprj_dat_i_user[6] , \mprj_dat_i_user[5] , \mprj_dat_i_user[4] , \mprj_dat_i_user[3] , \mprj_dat_i_user[2] , \mprj_dat_i_user[1] , \mprj_dat_i_user[0] }),
4672 .wbs_sel_i({ \mprj_sel_o_user[3] , \mprj_sel_o_user[2] , \mprj_sel_o_user[1] , \mprj_sel_o_user[0] }),
4673 .wbs_stb_i(mprj_stb_o_user),
4674 .wbs_we_i(mprj_we_o_user)
4675 );
4676 chip_io padframe (
4677 .clock(clock),
4678 .clock_core(clock_core),
4679 .flash_clk(flash_clk),
4680 .flash_clk_core(flash_clk_frame),
4681 .flash_clk_ieb_core(flash_clk_ieb),
4682 .flash_clk_oeb_core(flash_clk_oeb),
4683 .flash_csb(flash_csb),
4684 .flash_csb_core(flash_csb_frame),
4685 .flash_csb_ieb_core(flash_csb_ieb),
4686 .flash_csb_oeb_core(flash_csb_oeb),
4687 .flash_io0(flash_io0),
4688 .flash_io0_di_core(flash_io0_di),
4689 .flash_io0_do_core(flash_io0_do),
4690 .flash_io0_ieb_core(flash_io0_ieb),
4691 .flash_io0_oeb_core(flash_io0_oeb),
4692 .flash_io1(flash_io1),
4693 .flash_io1_di_core(flash_io1_di),
4694 .flash_io1_do_core(flash_io1_do),
4695 .flash_io1_ieb_core(flash_io1_ieb),
4696 .flash_io1_oeb_core(flash_io1_oeb),
4697 .gpio(gpio),
4698 .gpio_in_core(gpio_in_core),
4699 .gpio_inenb_core(gpio_inenb_core),
4700 .gpio_mode0_core(gpio_mode0_core),
4701 .gpio_mode1_core(gpio_mode1_core),
4702 .gpio_out_core(gpio_out_core),
4703 .gpio_outenb_core(gpio_outenb_core),
4704 .mprj_analog_io({ \user_analog_io[28] , \user_analog_io[27] , \user_analog_io[26] , \user_analog_io[25] , \user_analog_io[24] , \user_analog_io[23] , \user_analog_io[22] , \user_analog_io[21] , \user_analog_io[20] , \user_analog_io[19] , \user_analog_io[18] , \user_analog_io[17] , \user_analog_io[16] , \user_analog_io[15] , \user_analog_io[14] , \user_analog_io[13] , \user_analog_io[12] , \user_analog_io[11] , \user_analog_io[10] , \user_analog_io[9] , \user_analog_io[8] , \user_analog_io[7] , \user_analog_io[6] , \user_analog_io[5] , \user_analog_io[4] , \user_analog_io[3] , \user_analog_io[2] , \user_analog_io[1] , \user_analog_io[0] }),
4705 .mprj_io(mprj_io),
4706 .mprj_io_analog_en({ \mprj_io_analog_en[37] , \mprj_io_analog_en[36] , \mprj_io_analog_en[35] , \mprj_io_analog_en[34] , \mprj_io_analog_en[33] , \mprj_io_analog_en[32] , \mprj_io_analog_en[31] , \mprj_io_analog_en[30] , \mprj_io_analog_en[29] , \mprj_io_analog_en[28] , \mprj_io_analog_en[27] , \mprj_io_analog_en[26] , \mprj_io_analog_en[25] , \mprj_io_analog_en[24] , \mprj_io_analog_en[23] , \mprj_io_analog_en[22] , \mprj_io_analog_en[21] , \mprj_io_analog_en[20] , \mprj_io_analog_en[19] , \mprj_io_analog_en[18] , \mprj_io_analog_en[17] , \mprj_io_analog_en[16] , \mprj_io_analog_en[15] , \mprj_io_analog_en[14] , \mprj_io_analog_en[13] , \mprj_io_analog_en[12] , \mprj_io_analog_en[11] , \mprj_io_analog_en[10] , \mprj_io_analog_en[9] , \mprj_io_analog_en[8] , \mprj_io_analog_en[7] , \mprj_io_analog_en[6] , \mprj_io_analog_en[5] , \mprj_io_analog_en[4] , \mprj_io_analog_en[3] , \mprj_io_analog_en[2] , \mprj_io_analog_en[1] , \mprj_io_analog_en[0] }),
4707 .mprj_io_analog_pol({ \mprj_io_analog_pol[37] , \mprj_io_analog_pol[36] , \mprj_io_analog_pol[35] , \mprj_io_analog_pol[34] , \mprj_io_analog_pol[33] , \mprj_io_analog_pol[32] , \mprj_io_analog_pol[31] , \mprj_io_analog_pol[30] , \mprj_io_analog_pol[29] , \mprj_io_analog_pol[28] , \mprj_io_analog_pol[27] , \mprj_io_analog_pol[26] , \mprj_io_analog_pol[25] , \mprj_io_analog_pol[24] , \mprj_io_analog_pol[23] , \mprj_io_analog_pol[22] , \mprj_io_analog_pol[21] , \mprj_io_analog_pol[20] , \mprj_io_analog_pol[19] , \mprj_io_analog_pol[18] , \mprj_io_analog_pol[17] , \mprj_io_analog_pol[16] , \mprj_io_analog_pol[15] , \mprj_io_analog_pol[14] , \mprj_io_analog_pol[13] , \mprj_io_analog_pol[12] , \mprj_io_analog_pol[11] , \mprj_io_analog_pol[10] , \mprj_io_analog_pol[9] , \mprj_io_analog_pol[8] , \mprj_io_analog_pol[7] , \mprj_io_analog_pol[6] , \mprj_io_analog_pol[5] , \mprj_io_analog_pol[4] , \mprj_io_analog_pol[3] , \mprj_io_analog_pol[2] , \mprj_io_analog_pol[1] , \mprj_io_analog_pol[0] }),
4708 .mprj_io_analog_sel({ \mprj_io_analog_sel[37] , \mprj_io_analog_sel[36] , \mprj_io_analog_sel[35] , \mprj_io_analog_sel[34] , \mprj_io_analog_sel[33] , \mprj_io_analog_sel[32] , \mprj_io_analog_sel[31] , \mprj_io_analog_sel[30] , \mprj_io_analog_sel[29] , \mprj_io_analog_sel[28] , \mprj_io_analog_sel[27] , \mprj_io_analog_sel[26] , \mprj_io_analog_sel[25] , \mprj_io_analog_sel[24] , \mprj_io_analog_sel[23] , \mprj_io_analog_sel[22] , \mprj_io_analog_sel[21] , \mprj_io_analog_sel[20] , \mprj_io_analog_sel[19] , \mprj_io_analog_sel[18] , \mprj_io_analog_sel[17] , \mprj_io_analog_sel[16] , \mprj_io_analog_sel[15] , \mprj_io_analog_sel[14] , \mprj_io_analog_sel[13] , \mprj_io_analog_sel[12] , \mprj_io_analog_sel[11] , \mprj_io_analog_sel[10] , \mprj_io_analog_sel[9] , \mprj_io_analog_sel[8] , \mprj_io_analog_sel[7] , \mprj_io_analog_sel[6] , \mprj_io_analog_sel[5] , \mprj_io_analog_sel[4] , \mprj_io_analog_sel[3] , \mprj_io_analog_sel[2] , \mprj_io_analog_sel[1] , \mprj_io_analog_sel[0] }),
4709 .mprj_io_dm({ \mprj_io_dm[113] , \mprj_io_dm[112] , \mprj_io_dm[111] , \mprj_io_dm[110] , \mprj_io_dm[109] , \mprj_io_dm[108] , \mprj_io_dm[107] , \mprj_io_dm[106] , \mprj_io_dm[105] , \mprj_io_dm[104] , \mprj_io_dm[103] , \mprj_io_dm[102] , \mprj_io_dm[101] , \mprj_io_dm[100] , \mprj_io_dm[99] , \mprj_io_dm[98] , \mprj_io_dm[97] , \mprj_io_dm[96] , \mprj_io_dm[95] , \mprj_io_dm[94] , \mprj_io_dm[93] , \mprj_io_dm[92] , \mprj_io_dm[91] , \mprj_io_dm[90] , \mprj_io_dm[89] , \mprj_io_dm[88] , \mprj_io_dm[87] , \mprj_io_dm[86] , \mprj_io_dm[85] , \mprj_io_dm[84] , \mprj_io_dm[83] , \mprj_io_dm[82] , \mprj_io_dm[81] , \mprj_io_dm[80] , \mprj_io_dm[79] , \mprj_io_dm[78] , \mprj_io_dm[77] , \mprj_io_dm[76] , \mprj_io_dm[75] , \mprj_io_dm[74] , \mprj_io_dm[73] , \mprj_io_dm[72] , \mprj_io_dm[71] , \mprj_io_dm[70] , \mprj_io_dm[69] , \mprj_io_dm[68] , \mprj_io_dm[67] , \mprj_io_dm[66] , \mprj_io_dm[65] , \mprj_io_dm[64] , \mprj_io_dm[63] , \mprj_io_dm[62] , \mprj_io_dm[61] , \mprj_io_dm[60] , \mprj_io_dm[59] , \mprj_io_dm[58] , \mprj_io_dm[57] , \mprj_io_dm[56] , \mprj_io_dm[55] , \mprj_io_dm[54] , \mprj_io_dm[53] , \mprj_io_dm[52] , \mprj_io_dm[51] , \mprj_io_dm[50] , \mprj_io_dm[49] , \mprj_io_dm[48] , \mprj_io_dm[47] , \mprj_io_dm[46] , \mprj_io_dm[45] , \mprj_io_dm[44] , \mprj_io_dm[43] , \mprj_io_dm[42] , \mprj_io_dm[41] , \mprj_io_dm[40] , \mprj_io_dm[39] , \mprj_io_dm[38] , \mprj_io_dm[37] , \mprj_io_dm[36] , \mprj_io_dm[35] , \mprj_io_dm[34] , \mprj_io_dm[33] , \mprj_io_dm[32] , \mprj_io_dm[31] , \mprj_io_dm[30] , \mprj_io_dm[29] , \mprj_io_dm[28] , \mprj_io_dm[27] , \mprj_io_dm[26] , \mprj_io_dm[25] , \mprj_io_dm[24] , \mprj_io_dm[23] , \mprj_io_dm[22] , \mprj_io_dm[21] , \mprj_io_dm[20] , \mprj_io_dm[19] , \mprj_io_dm[18] , \mprj_io_dm[17] , \mprj_io_dm[16] , \mprj_io_dm[15] , \mprj_io_dm[14] , \mprj_io_dm[13] , \mprj_io_dm[12] , \mprj_io_dm[11] , \mprj_io_dm[10] , \mprj_io_dm[9] , \mprj_io_dm[8] , \mprj_io_dm[7] , \mprj_io_dm[6] , \mprj_io_dm[5] , \mprj_io_dm[4] , \mprj_io_dm[3] , \mprj_io_dm[2] , \mprj_io_dm[1] , \mprj_io_dm[0] }),
4710 .mprj_io_holdover({ \mprj_io_holdover[37] , \mprj_io_holdover[36] , \mprj_io_holdover[35] , \mprj_io_holdover[34] , \mprj_io_holdover[33] , \mprj_io_holdover[32] , \mprj_io_holdover[31] , \mprj_io_holdover[30] , \mprj_io_holdover[29] , \mprj_io_holdover[28] , \mprj_io_holdover[27] , \mprj_io_holdover[26] , \mprj_io_holdover[25] , \mprj_io_holdover[24] , \mprj_io_holdover[23] , \mprj_io_holdover[22] , \mprj_io_holdover[21] , \mprj_io_holdover[20] , \mprj_io_holdover[19] , \mprj_io_holdover[18] , \mprj_io_holdover[17] , \mprj_io_holdover[16] , \mprj_io_holdover[15] , \mprj_io_holdover[14] , \mprj_io_holdover[13] , \mprj_io_holdover[12] , \mprj_io_holdover[11] , \mprj_io_holdover[10] , \mprj_io_holdover[9] , \mprj_io_holdover[8] , \mprj_io_holdover[7] , \mprj_io_holdover[6] , \mprj_io_holdover[5] , \mprj_io_holdover[4] , \mprj_io_holdover[3] , \mprj_io_holdover[2] , \mprj_io_holdover[1] , \mprj_io_holdover[0] }),
4711 .mprj_io_ib_mode_sel({ \mprj_io_ib_mode_sel[37] , \mprj_io_ib_mode_sel[36] , \mprj_io_ib_mode_sel[35] , \mprj_io_ib_mode_sel[34] , \mprj_io_ib_mode_sel[33] , \mprj_io_ib_mode_sel[32] , \mprj_io_ib_mode_sel[31] , \mprj_io_ib_mode_sel[30] , \mprj_io_ib_mode_sel[29] , \mprj_io_ib_mode_sel[28] , \mprj_io_ib_mode_sel[27] , \mprj_io_ib_mode_sel[26] , \mprj_io_ib_mode_sel[25] , \mprj_io_ib_mode_sel[24] , \mprj_io_ib_mode_sel[23] , \mprj_io_ib_mode_sel[22] , \mprj_io_ib_mode_sel[21] , \mprj_io_ib_mode_sel[20] , \mprj_io_ib_mode_sel[19] , \mprj_io_ib_mode_sel[18] , \mprj_io_ib_mode_sel[17] , \mprj_io_ib_mode_sel[16] , \mprj_io_ib_mode_sel[15] , \mprj_io_ib_mode_sel[14] , \mprj_io_ib_mode_sel[13] , \mprj_io_ib_mode_sel[12] , \mprj_io_ib_mode_sel[11] , \mprj_io_ib_mode_sel[10] , \mprj_io_ib_mode_sel[9] , \mprj_io_ib_mode_sel[8] , \mprj_io_ib_mode_sel[7] , \mprj_io_ib_mode_sel[6] , \mprj_io_ib_mode_sel[5] , \mprj_io_ib_mode_sel[4] , \mprj_io_ib_mode_sel[3] , \mprj_io_ib_mode_sel[2] , \mprj_io_ib_mode_sel[1] , \mprj_io_ib_mode_sel[0] }),
4712 .mprj_io_in({ \mprj_io_in[37] , \mprj_io_in[36] , \mprj_io_in[35] , \mprj_io_in[34] , \mprj_io_in[33] , \mprj_io_in[32] , \mprj_io_in[31] , \mprj_io_in[30] , \mprj_io_in[29] , \mprj_io_in[28] , \mprj_io_in[27] , \mprj_io_in[26] , \mprj_io_in[25] , \mprj_io_in[24] , \mprj_io_in[23] , \mprj_io_in[22] , \mprj_io_in[21] , \mprj_io_in[20] , \mprj_io_in[19] , \mprj_io_in[18] , \mprj_io_in[17] , \mprj_io_in[16] , \mprj_io_in[15] , \mprj_io_in[14] , \mprj_io_in[13] , \mprj_io_in[12] , \mprj_io_in[11] , \mprj_io_in[10] , \mprj_io_in[9] , \mprj_io_in[8] , \mprj_io_in[7] , \mprj_io_in[6] , \mprj_io_in[5] , \mprj_io_in[4] , \mprj_io_in[3] , \mprj_io_in[2] , \mprj_io_in[1] , \mprj_io_in[0] }),
4713 .mprj_io_inp_dis({ \mprj_io_inp_dis[37] , \mprj_io_inp_dis[36] , \mprj_io_inp_dis[35] , \mprj_io_inp_dis[34] , \mprj_io_inp_dis[33] , \mprj_io_inp_dis[32] , \mprj_io_inp_dis[31] , \mprj_io_inp_dis[30] , \mprj_io_inp_dis[29] , \mprj_io_inp_dis[28] , \mprj_io_inp_dis[27] , \mprj_io_inp_dis[26] , \mprj_io_inp_dis[25] , \mprj_io_inp_dis[24] , \mprj_io_inp_dis[23] , \mprj_io_inp_dis[22] , \mprj_io_inp_dis[21] , \mprj_io_inp_dis[20] , \mprj_io_inp_dis[19] , \mprj_io_inp_dis[18] , \mprj_io_inp_dis[17] , \mprj_io_inp_dis[16] , \mprj_io_inp_dis[15] , \mprj_io_inp_dis[14] , \mprj_io_inp_dis[13] , \mprj_io_inp_dis[12] , \mprj_io_inp_dis[11] , \mprj_io_inp_dis[10] , \mprj_io_inp_dis[9] , \mprj_io_inp_dis[8] , \mprj_io_inp_dis[7] , \mprj_io_inp_dis[6] , \mprj_io_inp_dis[5] , \mprj_io_inp_dis[4] , \mprj_io_inp_dis[3] , \mprj_io_inp_dis[2] , \mprj_io_inp_dis[1] , \mprj_io_inp_dis[0] }),
4714 .mprj_io_oeb({ \mprj_io_oeb[37] , \mprj_io_oeb[36] , \mprj_io_oeb[35] , \mprj_io_oeb[34] , \mprj_io_oeb[33] , \mprj_io_oeb[32] , \mprj_io_oeb[31] , \mprj_io_oeb[30] , \mprj_io_oeb[29] , \mprj_io_oeb[28] , \mprj_io_oeb[27] , \mprj_io_oeb[26] , \mprj_io_oeb[25] , \mprj_io_oeb[24] , \mprj_io_oeb[23] , \mprj_io_oeb[22] , \mprj_io_oeb[21] , \mprj_io_oeb[20] , \mprj_io_oeb[19] , \mprj_io_oeb[18] , \mprj_io_oeb[17] , \mprj_io_oeb[16] , \mprj_io_oeb[15] , \mprj_io_oeb[14] , \mprj_io_oeb[13] , \mprj_io_oeb[12] , \mprj_io_oeb[11] , \mprj_io_oeb[10] , \mprj_io_oeb[9] , \mprj_io_oeb[8] , \mprj_io_oeb[7] , \mprj_io_oeb[6] , \mprj_io_oeb[5] , \mprj_io_oeb[4] , \mprj_io_oeb[3] , \mprj_io_oeb[2] , \mprj_io_oeb[1] , \mprj_io_oeb[0] }),
4715 .mprj_io_out({ \mprj_io_out[37] , \mprj_io_out[36] , \mprj_io_out[35] , \mprj_io_out[34] , \mprj_io_out[33] , \mprj_io_out[32] , \mprj_io_out[31] , \mprj_io_out[30] , \mprj_io_out[29] , \mprj_io_out[28] , \mprj_io_out[27] , \mprj_io_out[26] , \mprj_io_out[25] , \mprj_io_out[24] , \mprj_io_out[23] , \mprj_io_out[22] , \mprj_io_out[21] , \mprj_io_out[20] , \mprj_io_out[19] , \mprj_io_out[18] , \mprj_io_out[17] , \mprj_io_out[16] , \mprj_io_out[15] , \mprj_io_out[14] , \mprj_io_out[13] , \mprj_io_out[12] , \mprj_io_out[11] , \mprj_io_out[10] , \mprj_io_out[9] , \mprj_io_out[8] , \mprj_io_out[7] , \mprj_io_out[6] , \mprj_io_out[5] , \mprj_io_out[4] , \mprj_io_out[3] , \mprj_io_out[2] , \mprj_io_out[1] , \mprj_io_out[0] }),
4716 .mprj_io_slow_sel({ \mprj_io_slow_sel[37] , \mprj_io_slow_sel[36] , \mprj_io_slow_sel[35] , \mprj_io_slow_sel[34] , \mprj_io_slow_sel[33] , \mprj_io_slow_sel[32] , \mprj_io_slow_sel[31] , \mprj_io_slow_sel[30] , \mprj_io_slow_sel[29] , \mprj_io_slow_sel[28] , \mprj_io_slow_sel[27] , \mprj_io_slow_sel[26] , \mprj_io_slow_sel[25] , \mprj_io_slow_sel[24] , \mprj_io_slow_sel[23] , \mprj_io_slow_sel[22] , \mprj_io_slow_sel[21] , \mprj_io_slow_sel[20] , \mprj_io_slow_sel[19] , \mprj_io_slow_sel[18] , \mprj_io_slow_sel[17] , \mprj_io_slow_sel[16] , \mprj_io_slow_sel[15] , \mprj_io_slow_sel[14] , \mprj_io_slow_sel[13] , \mprj_io_slow_sel[12] , \mprj_io_slow_sel[11] , \mprj_io_slow_sel[10] , \mprj_io_slow_sel[9] , \mprj_io_slow_sel[8] , \mprj_io_slow_sel[7] , \mprj_io_slow_sel[6] , \mprj_io_slow_sel[5] , \mprj_io_slow_sel[4] , \mprj_io_slow_sel[3] , \mprj_io_slow_sel[2] , \mprj_io_slow_sel[1] , \mprj_io_slow_sel[0] }),
4717 .mprj_io_vtrip_sel({ \mprj_io_vtrip_sel[37] , \mprj_io_vtrip_sel[36] , \mprj_io_vtrip_sel[35] , \mprj_io_vtrip_sel[34] , \mprj_io_vtrip_sel[33] , \mprj_io_vtrip_sel[32] , \mprj_io_vtrip_sel[31] , \mprj_io_vtrip_sel[30] , \mprj_io_vtrip_sel[29] , \mprj_io_vtrip_sel[28] , \mprj_io_vtrip_sel[27] , \mprj_io_vtrip_sel[26] , \mprj_io_vtrip_sel[25] , \mprj_io_vtrip_sel[24] , \mprj_io_vtrip_sel[23] , \mprj_io_vtrip_sel[22] , \mprj_io_vtrip_sel[21] , \mprj_io_vtrip_sel[20] , \mprj_io_vtrip_sel[19] , \mprj_io_vtrip_sel[18] , \mprj_io_vtrip_sel[17] , \mprj_io_vtrip_sel[16] , \mprj_io_vtrip_sel[15] , \mprj_io_vtrip_sel[14] , \mprj_io_vtrip_sel[13] , \mprj_io_vtrip_sel[12] , \mprj_io_vtrip_sel[11] , \mprj_io_vtrip_sel[10] , \mprj_io_vtrip_sel[9] , \mprj_io_vtrip_sel[8] , \mprj_io_vtrip_sel[7] , \mprj_io_vtrip_sel[6] , \mprj_io_vtrip_sel[5] , \mprj_io_vtrip_sel[4] , \mprj_io_vtrip_sel[3] , \mprj_io_vtrip_sel[2] , \mprj_io_vtrip_sel[1] , \mprj_io_vtrip_sel[0] }),
4718 .por(por_l),
4719 .porb_h(porb_h),
4720 .resetb(resetb),
4721 .resetb_core_h(rstb_h),
4722 .vccd(vccd_core),
4723 .vccd1(vccd1_core),
4724 .vccd1_pad(vccd1),
4725 .vccd2(vccd2_core),
4726 .vccd2_pad(vccd2),
4727 .vccd_pad(vccd),
4728 .vdda(vdda_core),
4729 .vdda1(vdda1_core),
4730 .vdda1_pad(vdda1),
4731 .vdda1_pad2(vdda1_2),
4732 .vdda2(vdda2_core),
4733 .vdda2_pad(vdda2),
4734 .vdda_pad(vdda),
4735 .vddio(vddio_core),
4736 .vddio_pad(vddio),
4737 .vddio_pad2(vddio_2),
4738 .vssa(vssa_core),
4739 .vssa1(vssa1_core),
4740 .vssa1_pad(vssa1),
4741 .vssa1_pad2(vssa1_2),
4742 .vssa2(vssa2_core),
4743 .vssa2_pad(vssa2),
4744 .vssa_pad(vssa),
4745 .vssd(vssd_core),
4746 .vssd1(vssd1_core),
4747 .vssd1_pad(vssd1),
4748 .vssd2(vssd2_core),
4749 .vssd2_pad(vssd2),
4750 .vssd_pad(vssd),
4751 .vssio(vssio_core),
4752 .vssio_pad(vssio),
4753 .vssio_pad2(vssio_2)
4754 );
4755 digital_pll pll (
4756 .VGND(vssd_core),
4757 .VPWR(vccd_core),
4758 .clockp({ pll_clk, pll_clk90 }),
4759 .dco(spi_pll_dco_ena),
4760 .div({ \spi_pll_div[4] , \spi_pll_div[3] , \spi_pll_div[2] , \spi_pll_div[1] , \spi_pll_div[0] }),
4761 .enable(spi_pll_ena),
4762 .ext_trim({ \spi_pll_trim[25] , \spi_pll_trim[24] , \spi_pll_trim[23] , \spi_pll_trim[22] , \spi_pll_trim[21] , \spi_pll_trim[20] , \spi_pll_trim[19] , \spi_pll_trim[18] , \spi_pll_trim[17] , \spi_pll_trim[16] , \spi_pll_trim[15] , \spi_pll_trim[14] , \spi_pll_trim[13] , \spi_pll_trim[12] , \spi_pll_trim[11] , \spi_pll_trim[10] , \spi_pll_trim[9] , \spi_pll_trim[8] , \spi_pll_trim[7] , \spi_pll_trim[6] , \spi_pll_trim[5] , \spi_pll_trim[4] , \spi_pll_trim[3] , \spi_pll_trim[2] , \spi_pll_trim[1] , \spi_pll_trim[0] }),
4763 .osc(clock_core),
4764 .resetb(rstb_l)
4765 );
4766 simple_por por (
4767 .por_l(por_l),
4768 .porb_h(porb_h),
4769 .porb_l(porb_l),
4770 .vdd1v8(vccd_core),
4771 .vdd3v3(vddio_core),
4772 .vss3v3(vssio_core),
4773 .vss1v8(vssd_core)
4774 );
4775 xres_buf rstb_level (
4776 .A(rstb_h),
4777 .LVGND(vssd_core),
4778 .LVPWR(vccd_core),
4779 .VGND(vssio_core),
4780 .VPWR(vddio_core),
4781 .X(rstb_l)
4782 );
4783 mgmt_core_wrapper soc (
4784 .VGND(vssd_core),
4785 .VPWR(vccd_core),
4786 .core_clk(caravel_clk),
4787 .core_rstn(caravel_rstn),
4788 .debug_in(debug_in),
4789 .debug_mode(debug_mode),
4790 .debug_oeb(debug_oeb),
4791 .debug_out(debug_out),
4792 .flash_clk(flash_clk_core),
4793 .flash_csb(flash_csb_core),
4794 .flash_io0_di(flash_io0_di_core),
4795 .flash_io0_do(flash_io0_do_core),
4796 .flash_io0_oeb(flash_io0_oeb_core),
4797 .flash_io1_di(flash_io1_di_core),
4798 .flash_io1_do(flash_io1_do_core),
4799 .flash_io1_oeb(flash_io1_oeb_core),
4800 .flash_io2_di(flash_io2_di_core),
4801 .flash_io2_do(flash_io2_do_core),
4802 .flash_io2_oeb(flash_io2_oeb_core),
4803 .flash_io3_di(flash_io3_di_core),
4804 .flash_io3_do(flash_io3_do_core),
4805 .flash_io3_oeb(flash_io3_oeb_core),
4806 .gpio_in_pad(gpio_in_core),
4807 .gpio_inenb_pad(gpio_inenb_core),
4808 .gpio_mode0_pad(gpio_mode0_core),
4809 .gpio_mode1_pad(gpio_mode1_core),
4810 .gpio_out_pad(gpio_out_core),
4811 .gpio_outenb_pad(gpio_outenb_core),
4812 .hk_ack_i(hk_ack_i),
4813 .hk_dat_i({ \hk_dat_i[31] , \hk_dat_i[30] , \hk_dat_i[29] , \hk_dat_i[28] , \hk_dat_i[27] , \hk_dat_i[26] , \hk_dat_i[25] , \hk_dat_i[24] , \hk_dat_i[23] , \hk_dat_i[22] , \hk_dat_i[21] , \hk_dat_i[20] , \hk_dat_i[19] , \hk_dat_i[18] , \hk_dat_i[17] , \hk_dat_i[16] , \hk_dat_i[15] , \hk_dat_i[14] , \hk_dat_i[13] , \hk_dat_i[12] , \hk_dat_i[11] , \hk_dat_i[10] , \hk_dat_i[9] , \hk_dat_i[8] , \hk_dat_i[7] , \hk_dat_i[6] , \hk_dat_i[5] , \hk_dat_i[4] , \hk_dat_i[3] , \hk_dat_i[2] , \hk_dat_i[1] , \hk_dat_i[0] }),
4814 .hk_stb_o(hk_stb_o),
4815 .hk_cyc_o(hk_cyc_o),
4816 .irq({ \irq_spi[2] , \irq_spi[1] , \irq_spi[0] , \user_irq[2] , \user_irq[1] , \user_irq[0] }),
4817 .la_iena({ \la_iena_mprj[127] , \la_iena_mprj[126] , \la_iena_mprj[125] , \la_iena_mprj[124] , \la_iena_mprj[123] , \la_iena_mprj[122] , \la_iena_mprj[121] , \la_iena_mprj[120] , \la_iena_mprj[119] , \la_iena_mprj[118] , \la_iena_mprj[117] , \la_iena_mprj[116] , \la_iena_mprj[115] , \la_iena_mprj[114] , \la_iena_mprj[113] , \la_iena_mprj[112] , \la_iena_mprj[111] , \la_iena_mprj[110] , \la_iena_mprj[109] , \la_iena_mprj[108] , \la_iena_mprj[107] , \la_iena_mprj[106] , \la_iena_mprj[105] , \la_iena_mprj[104] , \la_iena_mprj[103] , \la_iena_mprj[102] , \la_iena_mprj[101] , \la_iena_mprj[100] , \la_iena_mprj[99] , \la_iena_mprj[98] , \la_iena_mprj[97] , \la_iena_mprj[96] , \la_iena_mprj[95] , \la_iena_mprj[94] , \la_iena_mprj[93] , \la_iena_mprj[92] , \la_iena_mprj[91] , \la_iena_mprj[90] , \la_iena_mprj[89] , \la_iena_mprj[88] , \la_iena_mprj[87] , \la_iena_mprj[86] , \la_iena_mprj[85] , \la_iena_mprj[84] , \la_iena_mprj[83] , \la_iena_mprj[82] , \la_iena_mprj[81] , \la_iena_mprj[80] , \la_iena_mprj[79] , \la_iena_mprj[78] , \la_iena_mprj[77] , \la_iena_mprj[76] , \la_iena_mprj[75] , \la_iena_mprj[74] , \la_iena_mprj[73] , \la_iena_mprj[72] , \la_iena_mprj[71] , \la_iena_mprj[70] , \la_iena_mprj[69] , \la_iena_mprj[68] , \la_iena_mprj[67] , \la_iena_mprj[66] , \la_iena_mprj[65] , \la_iena_mprj[64] , \la_iena_mprj[63] , \la_iena_mprj[62] , \la_iena_mprj[61] , \la_iena_mprj[60] , \la_iena_mprj[59] , \la_iena_mprj[58] , \la_iena_mprj[57] , \la_iena_mprj[56] , \la_iena_mprj[55] , \la_iena_mprj[54] , \la_iena_mprj[53] , \la_iena_mprj[52] , \la_iena_mprj[51] , \la_iena_mprj[50] , \la_iena_mprj[49] , \la_iena_mprj[48] , \la_iena_mprj[47] , \la_iena_mprj[46] , \la_iena_mprj[45] , \la_iena_mprj[44] , \la_iena_mprj[43] , \la_iena_mprj[42] , \la_iena_mprj[41] , \la_iena_mprj[40] , \la_iena_mprj[39] , \la_iena_mprj[38] , \la_iena_mprj[37] , \la_iena_mprj[36] , \la_iena_mprj[35] , \la_iena_mprj[34] , \la_iena_mprj[33] , \la_iena_mprj[32] , \la_iena_mprj[31] , \la_iena_mprj[30] , \la_iena_mprj[29] , \la_iena_mprj[28] , \la_iena_mprj[27] , \la_iena_mprj[26] , \la_iena_mprj[25] , \la_iena_mprj[24] , \la_iena_mprj[23] , \la_iena_mprj[22] , \la_iena_mprj[21] , \la_iena_mprj[20] , \la_iena_mprj[19] , \la_iena_mprj[18] , \la_iena_mprj[17] , \la_iena_mprj[16] , \la_iena_mprj[15] , \la_iena_mprj[14] , \la_iena_mprj[13] , \la_iena_mprj[12] , \la_iena_mprj[11] , \la_iena_mprj[10] , \la_iena_mprj[9] , \la_iena_mprj[8] , \la_iena_mprj[7] , \la_iena_mprj[6] , \la_iena_mprj[5] , \la_iena_mprj[4] , \la_iena_mprj[3] , \la_iena_mprj[2] , \la_iena_mprj[1] , \la_iena_mprj[0] }),
4818 .la_input({ \la_data_in_mprj[127] , \la_data_in_mprj[126] , \la_data_in_mprj[125] , \la_data_in_mprj[124] , \la_data_in_mprj[123] , \la_data_in_mprj[122] , \la_data_in_mprj[121] , \la_data_in_mprj[120] , \la_data_in_mprj[119] , \la_data_in_mprj[118] , \la_data_in_mprj[117] , \la_data_in_mprj[116] , \la_data_in_mprj[115] , \la_data_in_mprj[114] , \la_data_in_mprj[113] , \la_data_in_mprj[112] , \la_data_in_mprj[111] , \la_data_in_mprj[110] , \la_data_in_mprj[109] , \la_data_in_mprj[108] , \la_data_in_mprj[107] , \la_data_in_mprj[106] , \la_data_in_mprj[105] , \la_data_in_mprj[104] , \la_data_in_mprj[103] , \la_data_in_mprj[102] , \la_data_in_mprj[101] , \la_data_in_mprj[100] , \la_data_in_mprj[99] , \la_data_in_mprj[98] , \la_data_in_mprj[97] , \la_data_in_mprj[96] , \la_data_in_mprj[95] , \la_data_in_mprj[94] , \la_data_in_mprj[93] , \la_data_in_mprj[92] , \la_data_in_mprj[91] , \la_data_in_mprj[90] , \la_data_in_mprj[89] , \la_data_in_mprj[88] , \la_data_in_mprj[87] , \la_data_in_mprj[86] , \la_data_in_mprj[85] , \la_data_in_mprj[84] , \la_data_in_mprj[83] , \la_data_in_mprj[82] , \la_data_in_mprj[81] , \la_data_in_mprj[80] , \la_data_in_mprj[79] , \la_data_in_mprj[78] , \la_data_in_mprj[77] , \la_data_in_mprj[76] , \la_data_in_mprj[75] , \la_data_in_mprj[74] , \la_data_in_mprj[73] , \la_data_in_mprj[72] , \la_data_in_mprj[71] , \la_data_in_mprj[70] , \la_data_in_mprj[69] , \la_data_in_mprj[68] , \la_data_in_mprj[67] , \la_data_in_mprj[66] , \la_data_in_mprj[65] , \la_data_in_mprj[64] , \la_data_in_mprj[63] , \la_data_in_mprj[62] , \la_data_in_mprj[61] , \la_data_in_mprj[60] , \la_data_in_mprj[59] , \la_data_in_mprj[58] , \la_data_in_mprj[57] , \la_data_in_mprj[56] , \la_data_in_mprj[55] , \la_data_in_mprj[54] , \la_data_in_mprj[53] , \la_data_in_mprj[52] , \la_data_in_mprj[51] , \la_data_in_mprj[50] , \la_data_in_mprj[49] , \la_data_in_mprj[48] , \la_data_in_mprj[47] , \la_data_in_mprj[46] , \la_data_in_mprj[45] , \la_data_in_mprj[44] , \la_data_in_mprj[43] , \la_data_in_mprj[42] , \la_data_in_mprj[41] , \la_data_in_mprj[40] , \la_data_in_mprj[39] , \la_data_in_mprj[38] , \la_data_in_mprj[37] , \la_data_in_mprj[36] , \la_data_in_mprj[35] , \la_data_in_mprj[34] , \la_data_in_mprj[33] , \la_data_in_mprj[32] , \la_data_in_mprj[31] , \la_data_in_mprj[30] , \la_data_in_mprj[29] , \la_data_in_mprj[28] , \la_data_in_mprj[27] , \la_data_in_mprj[26] , \la_data_in_mprj[25] , \la_data_in_mprj[24] , \la_data_in_mprj[23] , \la_data_in_mprj[22] , \la_data_in_mprj[21] , \la_data_in_mprj[20] , \la_data_in_mprj[19] , \la_data_in_mprj[18] , \la_data_in_mprj[17] , \la_data_in_mprj[16] , \la_data_in_mprj[15] , \la_data_in_mprj[14] , \la_data_in_mprj[13] , \la_data_in_mprj[12] , \la_data_in_mprj[11] , \la_data_in_mprj[10] , \la_data_in_mprj[9] , \la_data_in_mprj[8] , \la_data_in_mprj[7] , \la_data_in_mprj[6] , \la_data_in_mprj[5] , \la_data_in_mprj[4] , \la_data_in_mprj[3] , \la_data_in_mprj[2] , \la_data_in_mprj[1] , \la_data_in_mprj[0] }),
4819 .la_oenb({ \la_oenb_mprj[127] , \la_oenb_mprj[126] , \la_oenb_mprj[125] , \la_oenb_mprj[124] , \la_oenb_mprj[123] , \la_oenb_mprj[122] , \la_oenb_mprj[121] , \la_oenb_mprj[120] , \la_oenb_mprj[119] , \la_oenb_mprj[118] , \la_oenb_mprj[117] , \la_oenb_mprj[116] , \la_oenb_mprj[115] , \la_oenb_mprj[114] , \la_oenb_mprj[113] , \la_oenb_mprj[112] , \la_oenb_mprj[111] , \la_oenb_mprj[110] , \la_oenb_mprj[109] , \la_oenb_mprj[108] , \la_oenb_mprj[107] , \la_oenb_mprj[106] , \la_oenb_mprj[105] , \la_oenb_mprj[104] , \la_oenb_mprj[103] , \la_oenb_mprj[102] , \la_oenb_mprj[101] , \la_oenb_mprj[100] , \la_oenb_mprj[99] , \la_oenb_mprj[98] , \la_oenb_mprj[97] , \la_oenb_mprj[96] , \la_oenb_mprj[95] , \la_oenb_mprj[94] , \la_oenb_mprj[93] , \la_oenb_mprj[92] , \la_oenb_mprj[91] , \la_oenb_mprj[90] , \la_oenb_mprj[89] , \la_oenb_mprj[88] , \la_oenb_mprj[87] , \la_oenb_mprj[86] , \la_oenb_mprj[85] , \la_oenb_mprj[84] , \la_oenb_mprj[83] , \la_oenb_mprj[82] , \la_oenb_mprj[81] , \la_oenb_mprj[80] , \la_oenb_mprj[79] , \la_oenb_mprj[78] , \la_oenb_mprj[77] , \la_oenb_mprj[76] , \la_oenb_mprj[75] , \la_oenb_mprj[74] , \la_oenb_mprj[73] , \la_oenb_mprj[72] , \la_oenb_mprj[71] , \la_oenb_mprj[70] , \la_oenb_mprj[69] , \la_oenb_mprj[68] , \la_oenb_mprj[67] , \la_oenb_mprj[66] , \la_oenb_mprj[65] , \la_oenb_mprj[64] , \la_oenb_mprj[63] , \la_oenb_mprj[62] , \la_oenb_mprj[61] , \la_oenb_mprj[60] , \la_oenb_mprj[59] , \la_oenb_mprj[58] , \la_oenb_mprj[57] , \la_oenb_mprj[56] , \la_oenb_mprj[55] , \la_oenb_mprj[54] , \la_oenb_mprj[53] , \la_oenb_mprj[52] , \la_oenb_mprj[51] , \la_oenb_mprj[50] , \la_oenb_mprj[49] , \la_oenb_mprj[48] , \la_oenb_mprj[47] , \la_oenb_mprj[46] , \la_oenb_mprj[45] , \la_oenb_mprj[44] , \la_oenb_mprj[43] , \la_oenb_mprj[42] , \la_oenb_mprj[41] , \la_oenb_mprj[40] , \la_oenb_mprj[39] , \la_oenb_mprj[38] , \la_oenb_mprj[37] , \la_oenb_mprj[36] , \la_oenb_mprj[35] , \la_oenb_mprj[34] , \la_oenb_mprj[33] , \la_oenb_mprj[32] , \la_oenb_mprj[31] , \la_oenb_mprj[30] , \la_oenb_mprj[29] , \la_oenb_mprj[28] , \la_oenb_mprj[27] , \la_oenb_mprj[26] , \la_oenb_mprj[25] , \la_oenb_mprj[24] , \la_oenb_mprj[23] , \la_oenb_mprj[22] , \la_oenb_mprj[21] , \la_oenb_mprj[20] , \la_oenb_mprj[19] , \la_oenb_mprj[18] , \la_oenb_mprj[17] , \la_oenb_mprj[16] , \la_oenb_mprj[15] , \la_oenb_mprj[14] , \la_oenb_mprj[13] , \la_oenb_mprj[12] , \la_oenb_mprj[11] , \la_oenb_mprj[10] , \la_oenb_mprj[9] , \la_oenb_mprj[8] , \la_oenb_mprj[7] , \la_oenb_mprj[6] , \la_oenb_mprj[5] , \la_oenb_mprj[4] , \la_oenb_mprj[3] , \la_oenb_mprj[2] , \la_oenb_mprj[1] , \la_oenb_mprj[0] }),
4820 .la_output({ \la_data_out_mprj[127] , \la_data_out_mprj[126] , \la_data_out_mprj[125] , \la_data_out_mprj[124] , \la_data_out_mprj[123] , \la_data_out_mprj[122] , \la_data_out_mprj[121] , \la_data_out_mprj[120] , \la_data_out_mprj[119] , \la_data_out_mprj[118] , \la_data_out_mprj[117] , \la_data_out_mprj[116] , \la_data_out_mprj[115] , \la_data_out_mprj[114] , \la_data_out_mprj[113] , \la_data_out_mprj[112] , \la_data_out_mprj[111] , \la_data_out_mprj[110] , \la_data_out_mprj[109] , \la_data_out_mprj[108] , \la_data_out_mprj[107] , \la_data_out_mprj[106] , \la_data_out_mprj[105] , \la_data_out_mprj[104] , \la_data_out_mprj[103] , \la_data_out_mprj[102] , \la_data_out_mprj[101] , \la_data_out_mprj[100] , \la_data_out_mprj[99] , \la_data_out_mprj[98] , \la_data_out_mprj[97] , \la_data_out_mprj[96] , \la_data_out_mprj[95] , \la_data_out_mprj[94] , \la_data_out_mprj[93] , \la_data_out_mprj[92] , \la_data_out_mprj[91] , \la_data_out_mprj[90] , \la_data_out_mprj[89] , \la_data_out_mprj[88] , \la_data_out_mprj[87] , \la_data_out_mprj[86] , \la_data_out_mprj[85] , \la_data_out_mprj[84] , \la_data_out_mprj[83] , \la_data_out_mprj[82] , \la_data_out_mprj[81] , \la_data_out_mprj[80] , \la_data_out_mprj[79] , \la_data_out_mprj[78] , \la_data_out_mprj[77] , \la_data_out_mprj[76] , \la_data_out_mprj[75] , \la_data_out_mprj[74] , \la_data_out_mprj[73] , \la_data_out_mprj[72] , \la_data_out_mprj[71] , \la_data_out_mprj[70] , \la_data_out_mprj[69] , \la_data_out_mprj[68] , \la_data_out_mprj[67] , \la_data_out_mprj[66] , \la_data_out_mprj[65] , \la_data_out_mprj[64] , \la_data_out_mprj[63] , \la_data_out_mprj[62] , \la_data_out_mprj[61] , \la_data_out_mprj[60] , \la_data_out_mprj[59] , \la_data_out_mprj[58] , \la_data_out_mprj[57] , \la_data_out_mprj[56] , \la_data_out_mprj[55] , \la_data_out_mprj[54] , \la_data_out_mprj[53] , \la_data_out_mprj[52] , \la_data_out_mprj[51] , \la_data_out_mprj[50] , \la_data_out_mprj[49] , \la_data_out_mprj[48] , \la_data_out_mprj[47] , \la_data_out_mprj[46] , \la_data_out_mprj[45] , \la_data_out_mprj[44] , \la_data_out_mprj[43] , \la_data_out_mprj[42] , \la_data_out_mprj[41] , \la_data_out_mprj[40] , \la_data_out_mprj[39] , \la_data_out_mprj[38] , \la_data_out_mprj[37] , \la_data_out_mprj[36] , \la_data_out_mprj[35] , \la_data_out_mprj[34] , \la_data_out_mprj[33] , \la_data_out_mprj[32] , \la_data_out_mprj[31] , \la_data_out_mprj[30] , \la_data_out_mprj[29] , \la_data_out_mprj[28] , \la_data_out_mprj[27] , \la_data_out_mprj[26] , \la_data_out_mprj[25] , \la_data_out_mprj[24] , \la_data_out_mprj[23] , \la_data_out_mprj[22] , \la_data_out_mprj[21] , \la_data_out_mprj[20] , \la_data_out_mprj[19] , \la_data_out_mprj[18] , \la_data_out_mprj[17] , \la_data_out_mprj[16] , \la_data_out_mprj[15] , \la_data_out_mprj[14] , \la_data_out_mprj[13] , \la_data_out_mprj[12] , \la_data_out_mprj[11] , \la_data_out_mprj[10] , \la_data_out_mprj[9] , \la_data_out_mprj[8] , \la_data_out_mprj[7] , \la_data_out_mprj[6] , \la_data_out_mprj[5] , \la_data_out_mprj[4] , \la_data_out_mprj[3] , \la_data_out_mprj[2] , \la_data_out_mprj[1] , \la_data_out_mprj[0] }),
4821 .mprj_ack_i(mprj_ack_i_core),
4822 .mprj_adr_o({ \mprj_adr_o_core[31] , \mprj_adr_o_core[30] , \mprj_adr_o_core[29] , \mprj_adr_o_core[28] , \mprj_adr_o_core[27] , \mprj_adr_o_core[26] , \mprj_adr_o_core[25] , \mprj_adr_o_core[24] , \mprj_adr_o_core[23] , \mprj_adr_o_core[22] , \mprj_adr_o_core[21] , \mprj_adr_o_core[20] , \mprj_adr_o_core[19] , \mprj_adr_o_core[18] , \mprj_adr_o_core[17] , \mprj_adr_o_core[16] , \mprj_adr_o_core[15] , \mprj_adr_o_core[14] , \mprj_adr_o_core[13] , \mprj_adr_o_core[12] , \mprj_adr_o_core[11] , \mprj_adr_o_core[10] , \mprj_adr_o_core[9] , \mprj_adr_o_core[8] , \mprj_adr_o_core[7] , \mprj_adr_o_core[6] , \mprj_adr_o_core[5] , \mprj_adr_o_core[4] , \mprj_adr_o_core[3] , \mprj_adr_o_core[2] , \mprj_adr_o_core[1] , \mprj_adr_o_core[0] }),
4823 .mprj_cyc_o(mprj_cyc_o_core),
4824 .mprj_dat_i({ \mprj_dat_i_core[31] , \mprj_dat_i_core[30] , \mprj_dat_i_core[29] , \mprj_dat_i_core[28] , \mprj_dat_i_core[27] , \mprj_dat_i_core[26] , \mprj_dat_i_core[25] , \mprj_dat_i_core[24] , \mprj_dat_i_core[23] , \mprj_dat_i_core[22] , \mprj_dat_i_core[21] , \mprj_dat_i_core[20] , \mprj_dat_i_core[19] , \mprj_dat_i_core[18] , \mprj_dat_i_core[17] , \mprj_dat_i_core[16] , \mprj_dat_i_core[15] , \mprj_dat_i_core[14] , \mprj_dat_i_core[13] , \mprj_dat_i_core[12] , \mprj_dat_i_core[11] , \mprj_dat_i_core[10] , \mprj_dat_i_core[9] , \mprj_dat_i_core[8] , \mprj_dat_i_core[7] , \mprj_dat_i_core[6] , \mprj_dat_i_core[5] , \mprj_dat_i_core[4] , \mprj_dat_i_core[3] , \mprj_dat_i_core[2] , \mprj_dat_i_core[1] , \mprj_dat_i_core[0] }),
4825 .mprj_dat_o({ \mprj_dat_o_core[31] , \mprj_dat_o_core[30] , \mprj_dat_o_core[29] , \mprj_dat_o_core[28] , \mprj_dat_o_core[27] , \mprj_dat_o_core[26] , \mprj_dat_o_core[25] , \mprj_dat_o_core[24] , \mprj_dat_o_core[23] , \mprj_dat_o_core[22] , \mprj_dat_o_core[21] , \mprj_dat_o_core[20] , \mprj_dat_o_core[19] , \mprj_dat_o_core[18] , \mprj_dat_o_core[17] , \mprj_dat_o_core[16] , \mprj_dat_o_core[15] , \mprj_dat_o_core[14] , \mprj_dat_o_core[13] , \mprj_dat_o_core[12] , \mprj_dat_o_core[11] , \mprj_dat_o_core[10] , \mprj_dat_o_core[9] , \mprj_dat_o_core[8] , \mprj_dat_o_core[7] , \mprj_dat_o_core[6] , \mprj_dat_o_core[5] , \mprj_dat_o_core[4] , \mprj_dat_o_core[3] , \mprj_dat_o_core[2] , \mprj_dat_o_core[1] , \mprj_dat_o_core[0] }),
4826 .mprj_sel_o({ \mprj_sel_o_core[3] , \mprj_sel_o_core[2] , \mprj_sel_o_core[1] , \mprj_sel_o_core[0] }),
4827 .mprj_stb_o(mprj_stb_o_core),
4828 .mprj_wb_iena(mprj_iena_wb),
4829 .mprj_we_o(mprj_we_o_core),
4830 .qspi_enabled(qspi_enabled),
4831 .ser_rx(ser_rx),
4832 .ser_tx(ser_tx),
4833 .spi_csb(spi_csb),
4834 .spi_enabled(spi_enabled),
4835 .spi_sck(spi_sck),
4836 .spi_sdi(spi_sdi),
4837 .spi_sdo(spi_sdo),
4838 .spi_sdoenb(spi_sdoenb),
4839 .sram_ro_addr({ \hkspi_sram_addr[7] , \hkspi_sram_addr[6] , \hkspi_sram_addr[5] , \hkspi_sram_addr[4] , \hkspi_sram_addr[3] , \hkspi_sram_addr[2] , \hkspi_sram_addr[1] , \hkspi_sram_addr[0] }),
4840 .sram_ro_clk(hkspi_sram_clk),
4841 .sram_ro_csb(hkspi_sram_csb),
4842 .sram_ro_data({ \hkspi_sram_data[31] , \hkspi_sram_data[30] , \hkspi_sram_data[29] , \hkspi_sram_data[28] , \hkspi_sram_data[27] , \hkspi_sram_data[26] , \hkspi_sram_data[25] , \hkspi_sram_data[24] , \hkspi_sram_data[23] , \hkspi_sram_data[22] , \hkspi_sram_data[21] , \hkspi_sram_data[20] , \hkspi_sram_data[19] , \hkspi_sram_data[18] , \hkspi_sram_data[17] , \hkspi_sram_data[16] , \hkspi_sram_data[15] , \hkspi_sram_data[14] , \hkspi_sram_data[13] , \hkspi_sram_data[12] , \hkspi_sram_data[11] , \hkspi_sram_data[10] , \hkspi_sram_data[9] , \hkspi_sram_data[8] , \hkspi_sram_data[7] , \hkspi_sram_data[6] , \hkspi_sram_data[5] , \hkspi_sram_data[4] , \hkspi_sram_data[3] , \hkspi_sram_data[2] , \hkspi_sram_data[1] , \hkspi_sram_data[0] }),
4843 .trap(trap),
4844 .uart_enabled(uart_enabled),
4845 .user_irq_ena({ \user_irq_ena[2] , \user_irq_ena[1] , \user_irq_ena[0] })
4846 );
4847 user_id_programming user_id_value (
4848 .VGND(vssd_core),
4849 .VPWR(vccd_core),
4850 .mask_rev({ \mask_rev[31] , \mask_rev[30] , \mask_rev[29] , \mask_rev[28] , \mask_rev[27] , \mask_rev[26] , \mask_rev[25] , \mask_rev[24] , \mask_rev[23] , \mask_rev[22] , \mask_rev[21] , \mask_rev[20] , \mask_rev[19] , \mask_rev[18] , \mask_rev[17] , \mask_rev[16] , \mask_rev[15] , \mask_rev[14] , \mask_rev[13] , \mask_rev[12] , \mask_rev[11] , \mask_rev[10] , \mask_rev[9] , \mask_rev[8] , \mask_rev[7] , \mask_rev[6] , \mask_rev[5] , \mask_rev[4] , \mask_rev[3] , \mask_rev[2] , \mask_rev[1] , \mask_rev[0] })
4851 );
4852 spare_logic_block \spare_logic[0] (
4853 .vssd(vssd_core),
4854 .vccd(vccd_core),
4855 .spare_xz(),
4856 .spare_xi(),
4857 .spare_xib(),
4858 .spare_xna(),
4859 .spare_xno(),
4860 .spare_xmx(),
4861 .spare_xfq(),
4862 .spare_xfqn()
4863 );
4864 spare_logic_block \spare_logic[1] (
4865 .vssd(vssd_core),
4866 .vccd(vccd_core),
4867 .spare_xz(),
4868 .spare_xi(),
4869 .spare_xib(),
4870 .spare_xna(),
4871 .spare_xno(),
4872 .spare_xmx(),
4873 .spare_xfq(),
4874 .spare_xfqn()
4875 );
4876 spare_logic_block \spare_logic[2] (
4877 .vssd(vssd_core),
4878 .vccd(vccd_core),
4879 .spare_xz(),
4880 .spare_xi(),
4881 .spare_xib(),
4882 .spare_xna(),
4883 .spare_xno(),
4884 .spare_xmx(),
4885 .spare_xfq(),
4886 .spare_xfqn()
4887 );
4888 spare_logic_block \spare_logic[3] (
4889 .vssd(vssd_core),
4890 .vccd(vccd_core),
4891 .spare_xz(),
4892 .spare_xi(),
4893 .spare_xib(),
4894 .spare_xna(),
4895 .spare_xno(),
4896 .spare_xmx(),
4897 .spare_xfq(),
4898 .spare_xfqn()
4899 );
4900
4901 assign \gpio_resetn_1_shifted[14] = \gpio_resetn_1[13] ;
4902 assign \gpio_resetn_1_shifted[13] = \gpio_resetn_1[12] ;
4903 assign \gpio_resetn_1_shifted[12] = \gpio_resetn_1[11] ;
4904 assign \gpio_resetn_1_shifted[11] = \gpio_resetn_1[10] ;
4905 assign \gpio_resetn_1_shifted[10] = \gpio_resetn_1[9] ;
4906 assign \gpio_resetn_1_shifted[9] = \gpio_resetn_1[8] ;
4907 assign \gpio_resetn_1_shifted[8] = \gpio_resetn_1[7] ;
4908 assign \gpio_resetn_1_shifted[7] = \gpio_resetn_1[6] ;
4909 assign \gpio_resetn_1_shifted[6] = \gpio_resetn_1[5] ;
4910 assign \gpio_resetn_1_shifted[5] = \gpio_resetn_1[4] ;
4911 assign \gpio_resetn_1_shifted[4] = \gpio_resetn_1[3] ;
4912 assign \gpio_resetn_1_shifted[3] = \gpio_resetn_1[2] ;
4913 assign \gpio_resetn_1_shifted[2] = \gpio_resetn_1[1] ;
4914 assign \gpio_resetn_1_shifted[1] = \gpio_resetn_1[0] ;
4915 assign \gpio_load_1_shifted[18] = \gpio_load_1[17] ;
4916 assign \gpio_load_1_shifted[17] = \gpio_load_1[16] ;
4917 assign \gpio_load_1_shifted[16] = \gpio_load_1[15] ;
4918 assign \gpio_load_1_shifted[15] = \gpio_load_1[14] ;
4919 assign \gpio_load_1_shifted[14] = \gpio_load_1[13] ;
4920 assign \gpio_load_1_shifted[13] = \gpio_load_1[12] ;
4921 assign \gpio_load_1_shifted[12] = \gpio_load_1[11] ;
4922 assign \gpio_load_1_shifted[11] = \gpio_load_1[10] ;
4923 assign \gpio_load_1_shifted[10] = \gpio_load_1[9] ;
4924 assign \gpio_load_1_shifted[9] = \gpio_load_1[8] ;
4925 assign \gpio_load_1_shifted[8] = \gpio_load_1[7] ;
4926 assign \gpio_load_1_shifted[7] = \gpio_load_1[6] ;
4927 assign \gpio_load_1_shifted[6] = \gpio_load_1[5] ;
4928 assign \gpio_load_1_shifted[5] = \gpio_load_1[4] ;
4929 assign \gpio_load_1_shifted[4] = \gpio_load_1[3] ;
4930 assign \gpio_load_1_shifted[3] = \gpio_load_1[2] ;
4931 assign \gpio_load_1_shifted[2] = \gpio_load_1[1] ;
4932 assign \gpio_load_1_shifted[1] = \gpio_load_1[0] ;
4933 assign \gpio_load_2_shifted[18] = \gpio_load_1_shifted[0] ;
4934 assign \gpio_load_2_shifted[17] = \gpio_load_2[18] ;
4935 assign \gpio_load_2_shifted[16] = \gpio_load_2[17] ;
4936 assign \gpio_load_2_shifted[15] = \gpio_load_2[16] ;
4937 assign \gpio_load_2_shifted[14] = \gpio_load_2[15] ;
4938 assign \gpio_load_2_shifted[13] = \gpio_load_2[14] ;
4939 assign \gpio_load_2_shifted[12] = \gpio_load_2[13] ;
4940 assign \gpio_load_2_shifted[11] = \gpio_load_2[12] ;
4941 assign \gpio_load_2_shifted[10] = \gpio_load_2[11] ;
4942 assign \gpio_load_2_shifted[9] = \gpio_load_2[10] ;
4943 assign \gpio_load_2_shifted[8] = \gpio_load_2[9] ;
4944 assign \gpio_load_2_shifted[7] = \gpio_load_2[8] ;
4945 assign \gpio_load_2_shifted[6] = \gpio_load_2[7] ;
4946 assign \gpio_load_2_shifted[5] = \gpio_load_2[6] ;
4947 assign \gpio_load_2_shifted[4] = \gpio_load_2[5] ;
4948 assign \gpio_load_2_shifted[3] = \gpio_load_2[4] ;
4949 assign \gpio_load_2_shifted[2] = \gpio_load_2[3] ;
4950 assign \gpio_load_2_shifted[1] = \gpio_load_2[2] ;
4951 assign \gpio_load_2_shifted[0] = \gpio_load_2[1] ;
4952 assign \gpio_resetn_2_shifted[18] = \gpio_resetn_1_shifted[0] ;
4953 assign \gpio_resetn_2_shifted[17] = \gpio_resetn_2[18] ;
4954 assign \gpio_resetn_2_shifted[16] = \gpio_resetn_2[17] ;
4955 assign \gpio_resetn_2_shifted[15] = \gpio_resetn_2[16] ;
4956 assign \gpio_resetn_2_shifted[14] = \gpio_resetn_2[15] ;
4957 assign \gpio_resetn_2_shifted[13] = \gpio_resetn_2[14] ;
4958 assign \gpio_resetn_2_shifted[12] = \gpio_resetn_2[13] ;
4959 assign \gpio_resetn_2_shifted[11] = \gpio_resetn_2[12] ;
4960 assign \gpio_resetn_2_shifted[10] = \gpio_resetn_2[11] ;
4961 assign \gpio_resetn_2_shifted[9] = \gpio_resetn_2[10] ;
4962 assign \gpio_resetn_2_shifted[8] = \gpio_resetn_2[9] ;
4963 assign \gpio_resetn_2_shifted[7] = \gpio_resetn_2[8] ;
4964 assign \gpio_resetn_2_shifted[6] = \gpio_resetn_2[7] ;
4965 assign \gpio_resetn_2_shifted[5] = \gpio_resetn_2[6] ;
4966 assign \gpio_resetn_2_shifted[4] = \gpio_resetn_2[5] ;
4967 assign \gpio_resetn_2_shifted[3] = \gpio_resetn_2[4] ;
4968 assign \gpio_resetn_2_shifted[2] = \gpio_resetn_2[3] ;
4969 assign \gpio_resetn_2_shifted[1] = \gpio_resetn_2[2] ;
4970 assign \gpio_resetn_2_shifted[0] = \gpio_resetn_2[1] ;
4971 assign \gpio_serial_link_2_shifted[17] = \gpio_serial_link_2[18] ;
4972 assign \gpio_serial_link_2_shifted[16] = \gpio_serial_link_2[17] ;
4973 assign \gpio_serial_link_2_shifted[15] = \gpio_serial_link_2[16] ;
4974 assign \gpio_serial_link_2_shifted[14] = \gpio_serial_link_2[15] ;
4975 assign \gpio_serial_link_2_shifted[13] = \gpio_serial_link_2[14] ;
4976 assign \gpio_serial_link_2_shifted[12] = \gpio_serial_link_2[13] ;
4977 assign \gpio_serial_link_2_shifted[11] = \gpio_serial_link_2[12] ;
4978 assign \gpio_serial_link_2_shifted[10] = \gpio_serial_link_2[11] ;
4979 assign \gpio_serial_link_2_shifted[9] = \gpio_serial_link_2[10] ;
4980 assign \gpio_serial_link_2_shifted[8] = \gpio_serial_link_2[9] ;
4981 assign \gpio_serial_link_2_shifted[7] = \gpio_serial_link_2[8] ;
4982 assign \gpio_serial_link_2_shifted[6] = \gpio_serial_link_2[7] ;
4983 assign \gpio_serial_link_2_shifted[5] = \gpio_serial_link_2[6] ;
4984 assign \gpio_serial_link_2_shifted[4] = \gpio_serial_link_2[5] ;
4985 assign \gpio_serial_link_2_shifted[3] = \gpio_serial_link_2[4] ;
4986 assign \gpio_serial_link_2_shifted[2] = \gpio_serial_link_2[3] ;
4987 assign \gpio_serial_link_2_shifted[1] = \gpio_serial_link_2[2] ;
4988 assign \gpio_serial_link_2_shifted[0] = \gpio_serial_link_2[1] ;
4989 assign \gpio_serial_link_1_shifted[18] = \gpio_serial_link_1[17] ;
4990 assign \gpio_serial_link_1_shifted[17] = \gpio_serial_link_1[16] ;
4991 assign \gpio_serial_link_1_shifted[16] = \gpio_serial_link_1[15] ;
4992 assign \gpio_serial_link_1_shifted[15] = \gpio_serial_link_1[14] ;
4993 assign \gpio_serial_link_1_shifted[14] = \gpio_serial_link_1[13] ;
4994 assign \gpio_serial_link_1_shifted[13] = \gpio_serial_link_1[12] ;
4995 assign \gpio_serial_link_1_shifted[12] = \gpio_serial_link_1[11] ;
4996 assign \gpio_serial_link_1_shifted[11] = \gpio_serial_link_1[10] ;
4997 assign \gpio_serial_link_1_shifted[10] = \gpio_serial_link_1[9] ;
4998 assign \gpio_serial_link_1_shifted[9] = \gpio_serial_link_1[8] ;
4999 assign \gpio_serial_link_1_shifted[8] = \gpio_serial_link_1[7] ;
5000 assign \gpio_serial_link_1_shifted[7] = \gpio_serial_link_1[6] ;
5001 assign \gpio_serial_link_1_shifted[6] = \gpio_serial_link_1[5] ;
5002 assign \gpio_serial_link_1_shifted[5] = \gpio_serial_link_1[4] ;
5003 assign \gpio_serial_link_1_shifted[4] = \gpio_serial_link_1[3] ;
5004 assign \gpio_serial_link_1_shifted[3] = \gpio_serial_link_1[2] ;
5005 assign \gpio_serial_link_1_shifted[2] = \gpio_serial_link_1[1] ;
5006 assign \gpio_serial_link_1_shifted[1] = \gpio_serial_link_1[0] ;
5007 assign \gpio_resetn_1_shifted[15] = \gpio_resetn_1[14] ;
5008 assign \gpio_clock_2_shifted[14] = \gpio_clock_2[15] ;
5009 assign \gpio_clock_1_shifted[5] = \gpio_clock_1[4] ;
5010 assign \gpio_clock_1_shifted[2] = \gpio_clock_1[1] ;
5011 assign \gpio_clock_1_shifted[3] = \gpio_clock_1[2] ;
5012 assign \gpio_clock_2_shifted[2] = \gpio_clock_2[3] ;
5013 assign \gpio_clock_1_shifted[12] = \gpio_clock_1[11] ;
5014 assign \gpio_clock_1_shifted[4] = \gpio_clock_1[3] ;
5015 assign \gpio_clock_2_shifted[7] = \gpio_clock_2[8] ;
5016 assign \gpio_clock_2_shifted[12] = \gpio_clock_2[13] ;
5017 assign \gpio_clock_2_shifted[11] = \gpio_clock_2[12] ;
5018 assign \gpio_clock_1_shifted[16] = \gpio_clock_1[15] ;
5019 assign \gpio_clock_1_shifted[14] = \gpio_clock_1[13] ;
5020 assign \gpio_clock_1_shifted[7] = \gpio_clock_1[6] ;
5021 assign \gpio_clock_2_shifted[5] = \gpio_clock_2[6] ;
5022 assign \gpio_clock_1_shifted[6] = \gpio_clock_1[5] ;
5023 assign \gpio_clock_2_shifted[4] = \gpio_clock_2[5] ;
5024 assign \gpio_clock_2_shifted[13] = \gpio_clock_2[14] ;
5025 assign \gpio_clock_2_shifted[0] = \gpio_clock_2[1] ;
5026 assign \gpio_clock_1_shifted[17] = \gpio_clock_1[16] ;
5027 assign \gpio_resetn_1_shifted[17] = \gpio_resetn_1[16] ;
5028 assign \gpio_clock_2_shifted[3] = \gpio_clock_2[4] ;
5029 assign \gpio_resetn_1_shifted[18] = \gpio_resetn_1[17] ;
5030 assign \gpio_clock_2_shifted[1] = \gpio_clock_2[2] ;
5031 assign \gpio_clock_2_shifted[15] = \gpio_clock_2[16] ;
5032 assign \gpio_clock_1_shifted[13] = \gpio_clock_1[12] ;
5033 assign \gpio_clock_1_shifted[11] = \gpio_clock_1[10] ;
5034 assign mprj_io_loader_data_2 = \gpio_serial_link_2_shifted[18] ;
5035 assign mprj_io_loader_data_1 = \gpio_serial_link_1_shifted[0] ;
5036 assign mprj_io_loader_strobe = \gpio_load_1_shifted[0] ;
5037 assign mprj_io_loader_clock = \gpio_clock_1_shifted[0] ;
5038 assign mprj_io_loader_resetn = \gpio_resetn_1_shifted[0] ;
5039 assign \gpio_clock_1_shifted[1] = \gpio_clock_1[0] ;
5040 assign \gpio_clock_1_shifted[9] = \gpio_clock_1[8] ;
5041 assign \gpio_resetn_1_shifted[16] = \gpio_resetn_1[15] ;
5042 assign \gpio_clock_1_shifted[15] = \gpio_clock_1[14] ;
5043 assign \gpio_clock_1_shifted[8] = \gpio_clock_1[7] ;
5044 assign \gpio_clock_1_shifted[10] = \gpio_clock_1[9] ;
5045 assign \gpio_clock_2_shifted[8] = \gpio_clock_2[9] ;
5046 assign \gpio_clock_2_shifted[9] = \gpio_clock_2[10] ;
5047 assign \gpio_clock_1_shifted[18] = \gpio_clock_1[17] ;
5048 assign \gpio_clock_2_shifted[16] = \gpio_clock_2[17] ;
5049 assign \gpio_clock_2_shifted[6] = \gpio_clock_2[7] ;
5050 assign \gpio_clock_2_shifted[17] = \gpio_clock_2[18] ;
5051 assign \gpio_clock_2_shifted[10] = \gpio_clock_2[11] ;
5052 assign \gpio_clock_2_shifted[18] = \gpio_clock_1_shifted[0] ;
5053endmodule