blob: e4e92e97687b2be8e4482ec3fd3f8dca3aeed9ef [file] [log] [blame]
shalanfd13eb52020-08-21 16:48:07 +02001module gpio_wb # (
2 parameter BASE_ADR = 32'h 2100_0000,
3 parameter GPIO_DATA = 8'h 00,
4 parameter GPIO_ENA = 8'h 04,
5 parameter GPIO_PU = 8'h 08,
6 parameter GPIO_PD = 8'h 0c
7) (
8 input wb_clk_i,
9 input wb_rst_i,
10
11 input [31:0] wb_dat_i,
12 input [31:0] wb_adr_i,
13 input [3:0] wb_sel_i,
14 input wb_cyc_i,
15 input wb_stb_i,
16 input wb_we_i,
17
18 output [31:0] wb_dat_o,
19 output wb_ack_o,
20
Tim Edwards04ba17f2020-10-02 22:27:50 -040021 input gpio_in_pad,
22 output gpio,
23 output gpio_oeb,
24 output gpio_pu,
25 output gpio_pd
shalanfd13eb52020-08-21 16:48:07 +020026);
27
28 wire resetn;
29 wire valid;
30 wire ready;
31 wire [3:0] iomem_we;
32
33 assign resetn = ~wb_rst_i;
34 assign valid = wb_stb_i && wb_cyc_i;
35
36 assign iomem_we = wb_sel_i & {4{wb_we_i}};
37 assign wb_ack_o = ready;
38
39 gpio #(
40 .BASE_ADR(BASE_ADR),
41 .GPIO_DATA(GPIO_DATA),
42 .GPIO_ENA(GPIO_ENA),
43 .GPIO_PD(GPIO_PD),
44 .GPIO_PU(GPIO_PU)
45 ) gpio_ctrl (
46 .clk(wb_clk_i),
47 .resetn(resetn),
48
49 .gpio_in_pad(gpio_in_pad),
50
51 .iomem_addr(wb_adr_i),
52 .iomem_valid(valid),
Tim Edwards04ba17f2020-10-02 22:27:50 -040053 .iomem_wstrb(iomem_we[0]),
shalanfd13eb52020-08-21 16:48:07 +020054 .iomem_wdata(wb_dat_i),
55 .iomem_rdata(wb_dat_o),
56 .iomem_ready(ready),
57
58 .gpio(gpio),
59 .gpio_oeb(gpio_oeb),
60 .gpio_pu(gpio_pu),
61 .gpio_pd(gpio_pd)
62 );
63
64endmodule
65
66module gpio #(
67 parameter BASE_ADR = 32'h 2100_0000,
68 parameter GPIO_DATA = 8'h 00,
69 parameter GPIO_ENA = 8'h 04,
70 parameter GPIO_PU = 8'h 08,
71 parameter GPIO_PD = 8'h 0c
72) (
73 input clk,
74 input resetn,
75
Tim Edwards04ba17f2020-10-02 22:27:50 -040076 input gpio_in_pad,
shalanfd13eb52020-08-21 16:48:07 +020077
78 input [31:0] iomem_addr,
79 input iomem_valid,
Tim Edwards04ba17f2020-10-02 22:27:50 -040080 input iomem_wstrb,
shalanfd13eb52020-08-21 16:48:07 +020081 input [31:0] iomem_wdata,
82 output reg [31:0] iomem_rdata,
83 output reg iomem_ready,
84
Tim Edwards04ba17f2020-10-02 22:27:50 -040085 output gpio,
86 output gpio_oeb,
87 output gpio_pu,
88 output gpio_pd
shalanfd13eb52020-08-21 16:48:07 +020089);
90
Tim Edwards04ba17f2020-10-02 22:27:50 -040091 reg gpio; // GPIO output data
92 reg gpio_pu; // GPIO pull-up enable
93 reg gpio_pd; // GPIO pull-down enable
94 reg gpio_oeb; // GPIO output enable (sense negative)
shalanfd13eb52020-08-21 16:48:07 +020095
96 wire gpio_sel;
97 wire gpio_oeb_sel;
98 wire gpio_pu_sel;
99 wire gpio_pd_sel;
100
101 assign gpio_sel = (iomem_addr[7:0] == GPIO_DATA);
102 assign gpio_oeb_sel = (iomem_addr[7:0] == GPIO_ENA);
103 assign gpio_pu_sel = (iomem_addr[7:0] == GPIO_PU);
104 assign gpio_pd_sel = (iomem_addr[7:0] == GPIO_PD);
105
106 always @(posedge clk) begin
107 if (!resetn) begin
108 gpio <= 0;
109 gpio_oeb <= 16'hffff;
110 gpio_pu <= 0;
111 gpio_pd <= 0;
112 end else begin
113 iomem_ready <= 0;
114 if (iomem_valid && !iomem_ready && iomem_addr[31:8] == BASE_ADR[31:8]) begin
115 iomem_ready <= 1'b 1;
116
117 if (gpio_sel) begin
Tim Edwards04ba17f2020-10-02 22:27:50 -0400118 iomem_rdata <= {30'd0, gpio, gpio_in_pad};
119 if (iomem_wstrb) gpio <= iomem_wdata[0];
shalanfd13eb52020-08-21 16:48:07 +0200120
121 end else if (gpio_oeb_sel) begin
Tim Edwards04ba17f2020-10-02 22:27:50 -0400122 iomem_rdata <= {31'd0, gpio_oeb};
123 if (iomem_wstrb) gpio_oeb <= iomem_wdata[0];
shalanfd13eb52020-08-21 16:48:07 +0200124
125 end else if (gpio_pu_sel) begin
Tim Edwards04ba17f2020-10-02 22:27:50 -0400126 iomem_rdata <= {31'd0, gpio_pu};
127 if (iomem_wstrb) gpio_pu <= iomem_wdata[0];
shalanfd13eb52020-08-21 16:48:07 +0200128
129 end else if (gpio_pd_sel) begin
Tim Edwards04ba17f2020-10-02 22:27:50 -0400130 iomem_rdata <= {31'd0, gpio_pd};
131 if (iomem_wstrb) gpio_pd <= iomem_wdata[0];
shalanfd13eb52020-08-21 16:48:07 +0200132
133 end
134
135 end
136 end
137 end
138
Tim Edwardsc5265b82020-09-25 17:08:59 -0400139endmodule