| # Macro PDN Connections |
| set ::env(FP_PDN_MACRO_HOOKS) "\ |
| j202_soc_core_memory0_g_ram_0__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_1__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_2__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_3__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_4__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_5__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_6__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_7__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_8__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_9__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_10__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_11__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_12__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_13__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_14__ram vccd1 vssd1 vccd1 vssd1,\ |
| j202_soc_core_memory0_g_ram_15__ram vccd1 vssd1 vccd1 vssd1" |