blob: 21d55cfa63668fea4ddae6525c7a9c6280edf7d5 [file] [log] [blame]
/root/sramtestvehicleg3/Makefile
/root/sramtestvehicleg3/dodo.py
/root/sramtestvehicleg3/docs/Makefile
/root/sramtestvehicleg3/docs/environment.yml
/root/sramtestvehicleg3/docs/source/conf.py
/root/sramtestvehicleg3/docs/source/index.rst
/root/sramtestvehicleg3/doitcode/__init__.py
/root/sramtestvehicleg3/doitcode/bandgap.py
/root/sramtestvehicleg3/doitcode/frame.py
/root/sramtestvehicleg3/doitcode/generate.py
/root/sramtestvehicleg3/doitcode/sram.py
/root/sramtestvehicleg3/verilog/dv/Makefile
/root/sramtestvehicleg3/verilog/dv/mprj_por/Makefile
/root/sramtestvehicleg3/verilog/dv/mprj_por/mprj_por.c
/root/sramtestvehicleg3/verilog/dv/mprj_por/mprj_por_tb.v
/root/sramtestvehicleg3/verilog/rtl/blocks.v
/root/sramtestvehicleg3/verilog/rtl/uprj_analog_netlists.v
/root/sramtestvehicleg3/verilog/rtl/user_analog_project_wrapper.v
/root/sramtestvehicleg3/verilog/rtl/user_defines.v
/root/sramtestvehicleg3/xschem/.spiceinit
/root/sramtestvehicleg3/xschem/analog_wrapper_tb.sch
/root/sramtestvehicleg3/xschem/example_por.sch
/root/sramtestvehicleg3/xschem/example_por.sym
/root/sramtestvehicleg3/xschem/example_por_tb.sch
/root/sramtestvehicleg3/xschem/example_por_tb.spice.orig
/root/sramtestvehicleg3/xschem/test.data
/root/sramtestvehicleg3/xschem/user_analog_project_wrapper.sch
/root/sramtestvehicleg3/xschem/user_analog_project_wrapper.sym
/root/sramtestvehicleg3/xschem/xschemrc