| Flattening unmatched subcell sky130_ef_io__com_bus_slice_20um in circuit chip_io (0)(420 instances) |
| Flattening unmatched subcell sky130_ef_io__com_bus_slice_1um in circuit chip_io (0)(111 instances) |
| Flattening unmatched subcell sky130_ef_io__com_bus_slice_5um in circuit chip_io (0)(82 instances) |
| Flattening unmatched subcell sky130_ef_io__com_bus_slice_10um in circuit chip_io (0)(60 instances) |
| Flattening unmatched subcell sky130_ef_io__disconnect_vdda_slice_5um in circuit chip_io (0)(3 instances) |
| Flattening unmatched subcell sky130_ef_io__connect_vcchib_vccd_and_vswitch_vddio_slice_20um in circuit chip_io (0)(72 instances) |
| Flattening unmatched subcell sky130_ef_io__disconnect_vccd_slice_5um in circuit chip_io (0)(3 instances) |
| |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ANALOG_EN |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ANALOG_POL |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ANALOG_SEL |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: DM[2] |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: DM[1] |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: DM[0] |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ENABLE_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ENABLE_INP_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ENABLE_VDDA_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ENABLE_VDDIO |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: ENABLE_VSWITCH_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: HLD_H_N |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: HLD_OVR |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: IB_MODE_SEL |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: IN |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: IN_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: INP_DIS |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: OE_N |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: OUT |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: PAD |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: PAD_A_ESD_0_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: PAD_A_ESD_1_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: PAD_A_NOESD_H |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: SLOW |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: TIE_HI_ESD |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: TIE_LO_ESD |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VCCD |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VCCHIB |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VDDA |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VDDIO |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VDDIO_Q |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VSSA |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VSSD |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VSSIO |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VSSIO_Q |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VSWITCH |
| Cell sky130_ef_io__gpiov2_pad_wrapped disconnected node: VTRIP_SEL |
| Warning: Equate pins: cell sky130_ef_io__gpiov2_pad_wrapped has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__gpiov2_pad_wrappe |Circuit 2: sky130_ef_io__gpiov2_pad_wrappe |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| ANALOG_EN |ANALOG_EN |
| ANALOG_POL |ANALOG_POL |
| ANALOG_SEL |ANALOG_SEL |
| DM[2] |DM[2] |
| DM[1] |DM[1] |
| DM[0] |DM[0] |
| ENABLE_H |ENABLE_H |
| ENABLE_INP_H |ENABLE_INP_H |
| ENABLE_VDDA_H |ENABLE_VDDA_H |
| ENABLE_VDDIO |ENABLE_VDDIO |
| ENABLE_VSWITCH_H |ENABLE_VSWITCH_H |
| HLD_H_N |HLD_H_N |
| HLD_OVR |HLD_OVR |
| IB_MODE_SEL |IB_MODE_SEL |
| IN |IN |
| IN_H |IN_H |
| INP_DIS |INP_DIS |
| OE_N |OE_N |
| OUT |OUT |
| PAD |PAD |
| PAD_A_ESD_0_H |PAD_A_ESD_0_H |
| PAD_A_ESD_1_H |PAD_A_ESD_1_H |
| PAD_A_NOESD_H |PAD_A_NOESD_H |
| SLOW |SLOW |
| TIE_HI_ESD |TIE_HI_ESD |
| TIE_LO_ESD |TIE_LO_ESD |
| VCCD |VCCD |
| VCCHIB |VCCHIB |
| VDDA |VDDA |
| VDDIO |VDDIO |
| VDDIO_Q |VDDIO_Q |
| VSSA |VSSA |
| VSSD |VSSD |
| VSSIO |VSSIO |
| VSSIO_Q |VSSIO_Q |
| VSWITCH |VSWITCH |
| VTRIP_SEL |VTRIP_SEL |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__gpiov2_pad_wrapped and sky130_ef_io__gpiov2_pad_wrapped are equivalent. |
| |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: DRN_LVC1 |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: DRN_LVC2 |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: SRC_BDY_LVC1 |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: SRC_BDY_LVC2 |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: BDY2_B2B |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VSSA |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VDDA |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VDDIO |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VCCD |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VSSIO |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VSSD |
| Cell sky130_ef_io__vccd_lvc_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__vccd_lvc_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__vccd_lvc_pad |Circuit 2: sky130_ef_io__vccd_lvc_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| DRN_LVC1 |DRN_LVC1 |
| DRN_LVC2 |DRN_LVC2 |
| SRC_BDY_LVC1 |SRC_BDY_LVC1 |
| SRC_BDY_LVC2 |SRC_BDY_LVC2 |
| BDY2_B2B |BDY2_B2B |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__vccd_lvc_pad and sky130_ef_io__vccd_lvc_pad are equivalent. |
| |
| Cell sky130_ef_io__corner_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__corner_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__corner_pad disconnected node: VSSA |
| Cell sky130_ef_io__corner_pad disconnected node: VDDA |
| Cell sky130_ef_io__corner_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__corner_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__corner_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__corner_pad disconnected node: VDDIO |
| Cell sky130_ef_io__corner_pad disconnected node: VCCD |
| Cell sky130_ef_io__corner_pad disconnected node: VSSIO |
| Cell sky130_ef_io__corner_pad disconnected node: VSSD |
| Cell sky130_ef_io__corner_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__corner_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__corner_pad |Circuit 2: sky130_ef_io__corner_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__corner_pad and sky130_ef_io__corner_pad are equivalent. |
| |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: DRN_HVC |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: SRC_BDY_HVC |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VSSA |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VDDA |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VDDIO |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VCCD |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VSSIO |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VSSD |
| Cell sky130_ef_io__vddio_hvc_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__vddio_hvc_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__vddio_hvc_pad |Circuit 2: sky130_ef_io__vddio_hvc_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| DRN_HVC |DRN_HVC |
| SRC_BDY_HVC |SRC_BDY_HVC |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__vddio_hvc_pad and sky130_ef_io__vddio_hvc_pad are equivalent. |
| |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: DRN_HVC |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: SRC_BDY_HVC |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VSSA |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VDDA |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VDDIO |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VCCD |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VSSIO |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VSSD |
| Cell sky130_ef_io__vssio_hvc_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__vssio_hvc_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__vssio_hvc_pad |Circuit 2: sky130_ef_io__vssio_hvc_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| DRN_HVC |DRN_HVC |
| SRC_BDY_HVC |SRC_BDY_HVC |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__vssio_hvc_pad and sky130_ef_io__vssio_hvc_pad are equivalent. |
| |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: DRN_HVC |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: SRC_BDY_HVC |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VSSA |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VDDA |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VDDIO |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VCCD |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VSSIO |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VSSD |
| Cell sky130_ef_io__vdda_hvc_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__vdda_hvc_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__vdda_hvc_pad |Circuit 2: sky130_ef_io__vdda_hvc_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| DRN_HVC |DRN_HVC |
| SRC_BDY_HVC |SRC_BDY_HVC |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__vdda_hvc_pad and sky130_ef_io__vdda_hvc_pad are equivalent. |
| |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: DRN_HVC |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: SRC_BDY_HVC |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VSSA |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VDDA |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VDDIO |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VCCD |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VSSIO |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VSSD |
| Cell sky130_ef_io__vssa_hvc_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__vssa_hvc_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__vssa_hvc_pad |Circuit 2: sky130_ef_io__vssa_hvc_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| DRN_HVC |DRN_HVC |
| SRC_BDY_HVC |SRC_BDY_HVC |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__vssa_hvc_pad and sky130_ef_io__vssa_hvc_pad are equivalent. |
| |
| Cell sky130_fd_io__top_xres4v2 disconnected node: DISABLE_PULLUP_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: EN_VDDIO_SIG_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: ENABLE_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: ENABLE_VDDIO |
| Cell sky130_fd_io__top_xres4v2 disconnected node: FILT_IN_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: INP_SEL_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VCCD |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VCCHIB |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VDDA |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VDDIO |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VDDIO_Q |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VSSA |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VSSD |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VSSIO |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VSSIO_Q |
| Cell sky130_fd_io__top_xres4v2 disconnected node: VSWITCH |
| Cell sky130_fd_io__top_xres4v2 disconnected node: TIE_HI_ESD |
| Cell sky130_fd_io__top_xres4v2 disconnected node: TIE_LO_ESD |
| Cell sky130_fd_io__top_xres4v2 disconnected node: XRES_H_N |
| Cell sky130_fd_io__top_xres4v2 disconnected node: AMUXBUS_A |
| Cell sky130_fd_io__top_xres4v2 disconnected node: AMUXBUS_B |
| Cell sky130_fd_io__top_xres4v2 disconnected node: PAD |
| Cell sky130_fd_io__top_xres4v2 disconnected node: PAD_A_ESD_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: PULLUP_H |
| Cell sky130_fd_io__top_xres4v2 disconnected node: TIE_WEAK_HI_H |
| Warning: Equate pins: cell sky130_fd_io__top_xres4v2 has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_fd_io__top_xres4v2 |Circuit 2: sky130_fd_io__top_xres4v2 |
| -------------------------------------------|------------------------------------------- |
| DISABLE_PULLUP_H |DISABLE_PULLUP_H |
| EN_VDDIO_SIG_H |EN_VDDIO_SIG_H |
| ENABLE_H |ENABLE_H |
| ENABLE_VDDIO |ENABLE_VDDIO |
| FILT_IN_H |FILT_IN_H |
| INP_SEL_H |INP_SEL_H |
| VCCD |VCCD |
| VCCHIB |VCCHIB |
| VDDA |VDDA |
| VDDIO |VDDIO |
| VDDIO_Q |VDDIO_Q |
| VSSA |VSSA |
| VSSD |VSSD |
| VSSIO |VSSIO |
| VSSIO_Q |VSSIO_Q |
| VSWITCH |VSWITCH |
| TIE_HI_ESD |TIE_HI_ESD |
| TIE_LO_ESD |TIE_LO_ESD |
| XRES_H_N |XRES_H_N |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| PAD |PAD |
| PAD_A_ESD_H |PAD_A_ESD_H |
| PULLUP_H |PULLUP_H |
| TIE_WEAK_HI_H |TIE_WEAK_HI_H |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_fd_io__top_xres4v2 and sky130_fd_io__top_xres4v2 are equivalent. |
| |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: AMUXBUS_A |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: AMUXBUS_B |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: DRN_LVC1 |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: DRN_LVC2 |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: SRC_BDY_LVC1 |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: SRC_BDY_LVC2 |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: BDY2_B2B |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VSSA |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VDDA |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VSWITCH |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VDDIO_Q |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VCCHIB |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VDDIO |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VCCD |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VSSIO |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VSSD |
| Cell sky130_ef_io__vssd_lvc_pad disconnected node: VSSIO_Q |
| Warning: Equate pins: cell sky130_ef_io__vssd_lvc_pad has no definition, treated as a black box. |
| |
| Subcircuit pins: |
| Circuit 1: sky130_ef_io__vssd_lvc_pad |Circuit 2: sky130_ef_io__vssd_lvc_pad |
| -------------------------------------------|------------------------------------------- |
| AMUXBUS_A |AMUXBUS_A |
| AMUXBUS_B |AMUXBUS_B |
| DRN_LVC1 |DRN_LVC1 |
| DRN_LVC2 |DRN_LVC2 |
| SRC_BDY_LVC1 |SRC_BDY_LVC1 |
| SRC_BDY_LVC2 |SRC_BDY_LVC2 |
| BDY2_B2B |BDY2_B2B |
| VSSA |VSSA |
| VDDA |VDDA |
| VSWITCH |VSWITCH |
| VDDIO_Q |VDDIO_Q |
| VCCHIB |VCCHIB |
| VDDIO |VDDIO |
| VCCD |VCCD |
| VSSIO |VSSIO |
| VSSD |VSSD |
| VSSIO_Q |VSSIO_Q |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes sky130_ef_io__vssd_lvc_pad and sky130_ef_io__vssd_lvc_pad are equivalent. |
| |
| Subcircuit summary: |
| Circuit 1: chip_io |Circuit 2: chip_io |
| -------------------------------------------|------------------------------------------- |
| sky130_ef_io__gpiov2_pad_wrapped (44) |sky130_ef_io__gpiov2_pad_wrapped (44) |
| sky130_ef_io__vccd_lvc_pad (3) |sky130_ef_io__vccd_lvc_pad (3) |
| sky130_ef_io__corner_pad (4) |sky130_ef_io__corner_pad (4) |
| sky130_ef_io__vddio_hvc_pad (2) |sky130_ef_io__vddio_hvc_pad (2) |
| sky130_ef_io__vssio_hvc_pad (2) |sky130_ef_io__vssio_hvc_pad (2) |
| sky130_ef_io__vdda_hvc_pad (4) |sky130_ef_io__vdda_hvc_pad (4) |
| sky130_ef_io__vssa_hvc_pad (4) |sky130_ef_io__vssa_hvc_pad (4) |
| sky130_fd_io__top_xres4v2 (1) |sky130_fd_io__top_xres4v2 (1) |
| sky130_ef_io__vssd_lvc_pad (3) |sky130_ef_io__vssd_lvc_pad (3) |
| Number of devices: 67 |Number of devices: 67 |
| Number of nets: 964 |Number of nets: 964 |
| --------------------------------------------------------------------------------------- |
| Resolving automorphisms by property value. |
| Resolving automorphisms by pin name. |
| Netlists match with 3 symmetries. |
| Circuits match correctly. |
| |
| Subcircuit pins: |
| Circuit 1: chip_io |Circuit 2: chip_io |
| -------------------------------------------|------------------------------------------- |
| flash_io0_ieb_core |flash_io0_ieb_core |
| flash_io1_ieb_core |flash_io1_ieb_core |
| vssd1 |vssd1 |
| vdda |vdda |
| clock_core |clock_core |
| por |por |
| clock |clock |
| flash_clk_ieb_core |flash_clk_ieb_core |
| flash_csb_ieb_core |flash_csb_ieb_core |
| flash_clk_oeb_core |flash_clk_oeb_core |
| flash_csb_oeb_core |flash_csb_oeb_core |
| flash_clk_core |flash_clk_core |
| flash_csb_core |flash_csb_core |
| flash_clk |flash_clk |
| flash_csb |flash_csb |
| flash_io0_di_core |flash_io0_di_core |
| flash_io1_di_core |flash_io1_di_core |
| flash_io0_do_core |flash_io0_do_core |
| flash_io1_do_core |flash_io1_do_core |
| flash_io0 |flash_io0 |
| flash_io1 |flash_io1 |
| gpio_mode0_core |gpio_mode0_core |
| gpio_in_core |gpio_in_core |
| gpio_inenb_core |gpio_inenb_core |
| gpio_outenb_core |gpio_outenb_core |
| gpio_out_core |gpio_out_core |
| gpio |gpio |
| mprj_io_analog_en[13] |mprj_io_analog_en[13] |
| mprj_io_analog_en[9] |mprj_io_analog_en[9] |
| mprj_io_analog_en[15] |mprj_io_analog_en[15] |
| mprj_io_analog_en[0] |mprj_io_analog_en[0] |
| mprj_io_analog_en[17] |mprj_io_analog_en[17] |
| mprj_io_analog_en[2] |mprj_io_analog_en[2] |
| mprj_io_analog_en[4] |mprj_io_analog_en[4] |
| mprj_io_analog_en[10] |mprj_io_analog_en[10] |
| mprj_io_analog_en[6] |mprj_io_analog_en[6] |
| mprj_io_analog_en[12] |mprj_io_analog_en[12] |
| mprj_io_analog_en[8] |mprj_io_analog_en[8] |
| mprj_io_analog_en[14] |mprj_io_analog_en[14] |
| mprj_io_analog_en[16] |mprj_io_analog_en[16] |
| mprj_io_analog_en[1] |mprj_io_analog_en[1] |
| mprj_io_analog_en[3] |mprj_io_analog_en[3] |
| mprj_io_analog_en[5] |mprj_io_analog_en[5] |
| mprj_io_analog_en[11] |mprj_io_analog_en[11] |
| mprj_io_analog_en[7] |mprj_io_analog_en[7] |
| mprj_io_analog_pol[13] |mprj_io_analog_pol[13] |
| mprj_io_analog_pol[9] |mprj_io_analog_pol[9] |
| mprj_io_analog_pol[15] |mprj_io_analog_pol[15] |
| mprj_io_analog_pol[0] |mprj_io_analog_pol[0] |
| mprj_io_analog_pol[17] |mprj_io_analog_pol[17] |
| mprj_io_analog_pol[2] |mprj_io_analog_pol[2] |
| mprj_io_analog_pol[4] |mprj_io_analog_pol[4] |
| mprj_io_analog_pol[10] |mprj_io_analog_pol[10] |
| mprj_io_analog_pol[6] |mprj_io_analog_pol[6] |
| mprj_io_analog_pol[12] |mprj_io_analog_pol[12] |
| mprj_io_analog_pol[8] |mprj_io_analog_pol[8] |
| mprj_io_analog_pol[14] |mprj_io_analog_pol[14] |
| mprj_io_analog_pol[16] |mprj_io_analog_pol[16] |
| mprj_io_analog_pol[1] |mprj_io_analog_pol[1] |
| mprj_io_analog_pol[3] |mprj_io_analog_pol[3] |
| mprj_io_analog_pol[5] |mprj_io_analog_pol[5] |
| mprj_io_analog_pol[11] |mprj_io_analog_pol[11] |
| mprj_io_analog_pol[7] |mprj_io_analog_pol[7] |
| mprj_io_analog_sel[13] |mprj_io_analog_sel[13] |
| mprj_io_analog_sel[9] |mprj_io_analog_sel[9] |
| mprj_io_analog_sel[15] |mprj_io_analog_sel[15] |
| mprj_io_analog_sel[0] |mprj_io_analog_sel[0] |
| mprj_io_analog_sel[17] |mprj_io_analog_sel[17] |
| mprj_io_analog_sel[2] |mprj_io_analog_sel[2] |
| mprj_io_analog_sel[4] |mprj_io_analog_sel[4] |
| mprj_io_analog_sel[10] |mprj_io_analog_sel[10] |
| mprj_io_analog_sel[6] |mprj_io_analog_sel[6] |
| mprj_io_analog_sel[12] |mprj_io_analog_sel[12] |
| mprj_io_analog_sel[8] |mprj_io_analog_sel[8] |
| mprj_io_analog_sel[14] |mprj_io_analog_sel[14] |
| mprj_io_analog_sel[16] |mprj_io_analog_sel[16] |
| mprj_io_analog_sel[1] |mprj_io_analog_sel[1] |
| mprj_io_analog_sel[3] |mprj_io_analog_sel[3] |
| mprj_io_analog_sel[5] |mprj_io_analog_sel[5] |
| mprj_io_analog_sel[11] |mprj_io_analog_sel[11] |
| mprj_io_analog_sel[7] |mprj_io_analog_sel[7] |
| mprj_io_dm[41] |mprj_io_dm[41] |
| mprj_io_dm[29] |mprj_io_dm[29] |
| mprj_io_dm[47] |mprj_io_dm[47] |
| mprj_io_dm[2] |mprj_io_dm[2] |
| mprj_io_dm[53] |mprj_io_dm[53] |
| mprj_io_dm[8] |mprj_io_dm[8] |
| mprj_io_dm[14] |mprj_io_dm[14] |
| mprj_io_dm[32] |mprj_io_dm[32] |
| mprj_io_dm[20] |mprj_io_dm[20] |
| mprj_io_dm[38] |mprj_io_dm[38] |
| mprj_io_dm[26] |mprj_io_dm[26] |
| mprj_io_dm[44] |mprj_io_dm[44] |
| mprj_io_dm[50] |mprj_io_dm[50] |
| mprj_io_dm[5] |mprj_io_dm[5] |
| mprj_io_dm[11] |mprj_io_dm[11] |
| mprj_io_dm[17] |mprj_io_dm[17] |
| mprj_io_dm[35] |mprj_io_dm[35] |
| mprj_io_dm[23] |mprj_io_dm[23] |
| mprj_io_dm[40] |mprj_io_dm[40] |
| mprj_io_dm[28] |mprj_io_dm[28] |
| mprj_io_dm[46] |mprj_io_dm[46] |
| mprj_io_dm[1] |mprj_io_dm[1] |
| mprj_io_dm[52] |mprj_io_dm[52] |
| mprj_io_dm[7] |mprj_io_dm[7] |
| mprj_io_dm[13] |mprj_io_dm[13] |
| mprj_io_dm[31] |mprj_io_dm[31] |
| mprj_io_dm[19] |mprj_io_dm[19] |
| mprj_io_dm[37] |mprj_io_dm[37] |
| mprj_io_dm[25] |mprj_io_dm[25] |
| mprj_io_dm[43] |mprj_io_dm[43] |
| mprj_io_dm[49] |mprj_io_dm[49] |
| mprj_io_dm[4] |mprj_io_dm[4] |
| mprj_io_dm[10] |mprj_io_dm[10] |
| mprj_io_dm[16] |mprj_io_dm[16] |
| mprj_io_dm[34] |mprj_io_dm[34] |
| mprj_io_dm[22] |mprj_io_dm[22] |
| mprj_io_dm[39] |mprj_io_dm[39] |
| mprj_io_dm[27] |mprj_io_dm[27] |
| mprj_io_dm[45] |mprj_io_dm[45] |
| mprj_io_dm[0] |mprj_io_dm[0] |
| mprj_io_dm[51] |mprj_io_dm[51] |
| mprj_io_dm[6] |mprj_io_dm[6] |
| mprj_io_dm[12] |mprj_io_dm[12] |
| mprj_io_dm[30] |mprj_io_dm[30] |
| mprj_io_dm[18] |mprj_io_dm[18] |
| mprj_io_dm[36] |mprj_io_dm[36] |
| mprj_io_dm[24] |mprj_io_dm[24] |
| mprj_io_dm[42] |mprj_io_dm[42] |
| mprj_io_dm[48] |mprj_io_dm[48] |
| mprj_io_dm[3] |mprj_io_dm[3] |
| mprj_io_dm[9] |mprj_io_dm[9] |
| mprj_io_dm[15] |mprj_io_dm[15] |
| mprj_io_dm[33] |mprj_io_dm[33] |
| mprj_io_dm[21] |mprj_io_dm[21] |
| mprj_io_enh[13] |mprj_io_enh[13] |
| mprj_io_enh[9] |mprj_io_enh[9] |
| mprj_io_enh[15] |mprj_io_enh[15] |
| mprj_io_enh[0] |mprj_io_enh[0] |
| mprj_io_enh[17] |mprj_io_enh[17] |
| mprj_io_enh[2] |mprj_io_enh[2] |
| mprj_io_enh[4] |mprj_io_enh[4] |
| mprj_io_enh[10] |mprj_io_enh[10] |
| mprj_io_enh[6] |mprj_io_enh[6] |
| mprj_io_enh[12] |mprj_io_enh[12] |
| mprj_io_enh[8] |mprj_io_enh[8] |
| mprj_io_enh[14] |mprj_io_enh[14] |
| mprj_io_enh[16] |mprj_io_enh[16] |
| mprj_io_enh[1] |mprj_io_enh[1] |
| mprj_io_enh[3] |mprj_io_enh[3] |
| mprj_io_enh[5] |mprj_io_enh[5] |
| mprj_io_enh[11] |mprj_io_enh[11] |
| mprj_io_enh[7] |mprj_io_enh[7] |
| mprj_io_hldh_n[13] |mprj_io_hldh_n[13] |
| mprj_io_hldh_n[9] |mprj_io_hldh_n[9] |
| mprj_io_hldh_n[15] |mprj_io_hldh_n[15] |
| mprj_io_hldh_n[0] |mprj_io_hldh_n[0] |
| mprj_io_hldh_n[17] |mprj_io_hldh_n[17] |
| mprj_io_hldh_n[2] |mprj_io_hldh_n[2] |
| mprj_io_hldh_n[4] |mprj_io_hldh_n[4] |
| mprj_io_hldh_n[10] |mprj_io_hldh_n[10] |
| mprj_io_hldh_n[6] |mprj_io_hldh_n[6] |
| mprj_io_hldh_n[12] |mprj_io_hldh_n[12] |
| mprj_io_hldh_n[8] |mprj_io_hldh_n[8] |
| mprj_io_hldh_n[14] |mprj_io_hldh_n[14] |
| mprj_io_hldh_n[16] |mprj_io_hldh_n[16] |
| mprj_io_hldh_n[1] |mprj_io_hldh_n[1] |
| mprj_io_hldh_n[3] |mprj_io_hldh_n[3] |
| mprj_io_hldh_n[5] |mprj_io_hldh_n[5] |
| mprj_io_hldh_n[11] |mprj_io_hldh_n[11] |
| mprj_io_hldh_n[7] |mprj_io_hldh_n[7] |
| mprj_io_holdover[13] |mprj_io_holdover[13] |
| mprj_io_holdover[9] |mprj_io_holdover[9] |
| mprj_io_holdover[15] |mprj_io_holdover[15] |
| mprj_io_holdover[0] |mprj_io_holdover[0] |
| mprj_io_holdover[17] |mprj_io_holdover[17] |
| mprj_io_holdover[2] |mprj_io_holdover[2] |
| mprj_io_holdover[4] |mprj_io_holdover[4] |
| mprj_io_holdover[10] |mprj_io_holdover[10] |
| mprj_io_holdover[6] |mprj_io_holdover[6] |
| mprj_io_holdover[12] |mprj_io_holdover[12] |
| mprj_io_holdover[8] |mprj_io_holdover[8] |
| mprj_io_holdover[14] |mprj_io_holdover[14] |
| mprj_io_holdover[16] |mprj_io_holdover[16] |
| mprj_io_holdover[1] |mprj_io_holdover[1] |
| mprj_io_holdover[3] |mprj_io_holdover[3] |
| mprj_io_holdover[5] |mprj_io_holdover[5] |
| mprj_io_holdover[11] |mprj_io_holdover[11] |
| mprj_io_holdover[7] |mprj_io_holdover[7] |
| mprj_io_ib_mode_sel[13] |mprj_io_ib_mode_sel[13] |
| mprj_io_ib_mode_sel[9] |mprj_io_ib_mode_sel[9] |
| mprj_io_ib_mode_sel[15] |mprj_io_ib_mode_sel[15] |
| mprj_io_ib_mode_sel[0] |mprj_io_ib_mode_sel[0] |
| mprj_io_ib_mode_sel[17] |mprj_io_ib_mode_sel[17] |
| mprj_io_ib_mode_sel[2] |mprj_io_ib_mode_sel[2] |
| mprj_io_ib_mode_sel[4] |mprj_io_ib_mode_sel[4] |
| mprj_io_ib_mode_sel[10] |mprj_io_ib_mode_sel[10] |
| mprj_io_ib_mode_sel[6] |mprj_io_ib_mode_sel[6] |
| mprj_io_ib_mode_sel[12] |mprj_io_ib_mode_sel[12] |
| mprj_io_ib_mode_sel[8] |mprj_io_ib_mode_sel[8] |
| mprj_io_ib_mode_sel[14] |mprj_io_ib_mode_sel[14] |
| mprj_io_ib_mode_sel[16] |mprj_io_ib_mode_sel[16] |
| mprj_io_ib_mode_sel[1] |mprj_io_ib_mode_sel[1] |
| mprj_io_ib_mode_sel[3] |mprj_io_ib_mode_sel[3] |
| mprj_io_ib_mode_sel[5] |mprj_io_ib_mode_sel[5] |
| mprj_io_ib_mode_sel[11] |mprj_io_ib_mode_sel[11] |
| mprj_io_ib_mode_sel[7] |mprj_io_ib_mode_sel[7] |
| mprj_io_in[13] |mprj_io_in[13] |
| mprj_io_in[9] |mprj_io_in[9] |
| mprj_io_in[15] |mprj_io_in[15] |
| mprj_io_in[0] |mprj_io_in[0] |
| mprj_io_in[17] |mprj_io_in[17] |
| mprj_io_in[2] |mprj_io_in[2] |
| mprj_io_in[4] |mprj_io_in[4] |
| mprj_io_in[10] |mprj_io_in[10] |
| mprj_io_in[6] |mprj_io_in[6] |
| mprj_io_in[12] |mprj_io_in[12] |
| mprj_io_in[8] |mprj_io_in[8] |
| mprj_io_in[14] |mprj_io_in[14] |
| mprj_io_in[16] |mprj_io_in[16] |
| mprj_io_in[1] |mprj_io_in[1] |
| mprj_io_in[3] |mprj_io_in[3] |
| mprj_io_in[5] |mprj_io_in[5] |
| mprj_io_in[11] |mprj_io_in[11] |
| mprj_io_in[7] |mprj_io_in[7] |
| mprj_io_inp_dis[13] |mprj_io_inp_dis[13] |
| mprj_io_inp_dis[9] |mprj_io_inp_dis[9] |
| mprj_io_inp_dis[15] |mprj_io_inp_dis[15] |
| mprj_io_inp_dis[0] |mprj_io_inp_dis[0] |
| mprj_io_inp_dis[17] |mprj_io_inp_dis[17] |
| mprj_io_inp_dis[2] |mprj_io_inp_dis[2] |
| mprj_io_inp_dis[4] |mprj_io_inp_dis[4] |
| mprj_io_inp_dis[10] |mprj_io_inp_dis[10] |
| mprj_io_inp_dis[6] |mprj_io_inp_dis[6] |
| mprj_io_inp_dis[12] |mprj_io_inp_dis[12] |
| mprj_io_inp_dis[8] |mprj_io_inp_dis[8] |
| mprj_io_inp_dis[14] |mprj_io_inp_dis[14] |
| mprj_io_inp_dis[16] |mprj_io_inp_dis[16] |
| mprj_io_inp_dis[1] |mprj_io_inp_dis[1] |
| mprj_io_inp_dis[3] |mprj_io_inp_dis[3] |
| mprj_io_inp_dis[5] |mprj_io_inp_dis[5] |
| mprj_io_inp_dis[11] |mprj_io_inp_dis[11] |
| mprj_io_inp_dis[7] |mprj_io_inp_dis[7] |
| mprj_io_oeb[13] |mprj_io_oeb[13] |
| mprj_io_oeb[9] |mprj_io_oeb[9] |
| mprj_io_oeb[15] |mprj_io_oeb[15] |
| mprj_io_oeb[0] |mprj_io_oeb[0] |
| mprj_io_oeb[17] |mprj_io_oeb[17] |
| mprj_io_oeb[2] |mprj_io_oeb[2] |
| mprj_io_oeb[4] |mprj_io_oeb[4] |
| mprj_io_oeb[10] |mprj_io_oeb[10] |
| mprj_io_oeb[6] |mprj_io_oeb[6] |
| mprj_io_oeb[12] |mprj_io_oeb[12] |
| mprj_io_oeb[8] |mprj_io_oeb[8] |
| mprj_io_oeb[14] |mprj_io_oeb[14] |
| mprj_io_oeb[16] |mprj_io_oeb[16] |
| mprj_io_oeb[1] |mprj_io_oeb[1] |
| mprj_io_oeb[3] |mprj_io_oeb[3] |
| mprj_io_oeb[5] |mprj_io_oeb[5] |
| mprj_io_oeb[11] |mprj_io_oeb[11] |
| mprj_io_oeb[7] |mprj_io_oeb[7] |
| mprj_io_out[13] |mprj_io_out[13] |
| mprj_io_out[9] |mprj_io_out[9] |
| mprj_io_out[15] |mprj_io_out[15] |
| mprj_io_out[0] |mprj_io_out[0] |
| mprj_io_out[17] |mprj_io_out[17] |
| mprj_io_out[2] |mprj_io_out[2] |
| mprj_io_out[4] |mprj_io_out[4] |
| mprj_io_out[10] |mprj_io_out[10] |
| mprj_io_out[6] |mprj_io_out[6] |
| mprj_io_out[12] |mprj_io_out[12] |
| mprj_io_out[8] |mprj_io_out[8] |
| mprj_io_out[14] |mprj_io_out[14] |
| mprj_io_out[16] |mprj_io_out[16] |
| mprj_io_out[1] |mprj_io_out[1] |
| mprj_io_out[3] |mprj_io_out[3] |
| mprj_io_out[5] |mprj_io_out[5] |
| mprj_io_out[11] |mprj_io_out[11] |
| mprj_io_out[7] |mprj_io_out[7] |
| mprj_io[13] |mprj_io[13] |
| mprj_io[9] |mprj_io[9] |
| mprj_io[15] |mprj_io[15] |
| mprj_io[0] |mprj_io[0] |
| mprj_io[17] |mprj_io[17] |
| mprj_io[2] |mprj_io[2] |
| mprj_io[4] |mprj_io[4] |
| mprj_io[10] |mprj_io[10] |
| mprj_io[6] |mprj_io[6] |
| mprj_io[12] |mprj_io[12] |
| mprj_io[8] |mprj_io[8] |
| mprj_io[14] |mprj_io[14] |
| mprj_io[16] |mprj_io[16] |
| mprj_io[1] |mprj_io[1] |
| mprj_io[3] |mprj_io[3] |
| mprj_io[5] |mprj_io[5] |
| mprj_io[11] |mprj_io[11] |
| mprj_io[7] |mprj_io[7] |
| mprj_analog_io[6] |mprj_analog_io[6] |
| mprj_analog_io[2] |mprj_analog_io[2] |
| mprj_analog_io[8] |mprj_analog_io[8] |
| mprj_analog_io[10] |mprj_analog_io[10] |
| mprj_analog_io[3] |mprj_analog_io[3] |
| mprj_analog_io[5] |mprj_analog_io[5] |
| mprj_analog_io[1] |mprj_analog_io[1] |
| mprj_analog_io[7] |mprj_analog_io[7] |
| mprj_analog_io[9] |mprj_analog_io[9] |
| mprj_analog_io[4] |mprj_analog_io[4] |
| mprj_analog_io[0] |mprj_analog_io[0] |
| mprj_io_slow_sel[13] |mprj_io_slow_sel[13] |
| mprj_io_slow_sel[9] |mprj_io_slow_sel[9] |
| mprj_io_slow_sel[15] |mprj_io_slow_sel[15] |
| mprj_io_slow_sel[0] |mprj_io_slow_sel[0] |
| mprj_io_slow_sel[17] |mprj_io_slow_sel[17] |
| mprj_io_slow_sel[2] |mprj_io_slow_sel[2] |
| mprj_io_slow_sel[4] |mprj_io_slow_sel[4] |
| mprj_io_slow_sel[10] |mprj_io_slow_sel[10] |
| mprj_io_slow_sel[6] |mprj_io_slow_sel[6] |
| mprj_io_slow_sel[12] |mprj_io_slow_sel[12] |
| mprj_io_slow_sel[8] |mprj_io_slow_sel[8] |
| mprj_io_slow_sel[14] |mprj_io_slow_sel[14] |
| mprj_io_slow_sel[16] |mprj_io_slow_sel[16] |
| mprj_io_slow_sel[1] |mprj_io_slow_sel[1] |
| mprj_io_slow_sel[3] |mprj_io_slow_sel[3] |
| mprj_io_slow_sel[5] |mprj_io_slow_sel[5] |
| mprj_io_slow_sel[11] |mprj_io_slow_sel[11] |
| mprj_io_slow_sel[7] |mprj_io_slow_sel[7] |
| mprj_io_vtrip_sel[13] |mprj_io_vtrip_sel[13] |
| mprj_io_vtrip_sel[9] |mprj_io_vtrip_sel[9] |
| mprj_io_vtrip_sel[15] |mprj_io_vtrip_sel[15] |
| mprj_io_vtrip_sel[0] |mprj_io_vtrip_sel[0] |
| mprj_io_vtrip_sel[17] |mprj_io_vtrip_sel[17] |
| mprj_io_vtrip_sel[2] |mprj_io_vtrip_sel[2] |
| mprj_io_vtrip_sel[4] |mprj_io_vtrip_sel[4] |
| mprj_io_vtrip_sel[10] |mprj_io_vtrip_sel[10] |
| mprj_io_vtrip_sel[6] |mprj_io_vtrip_sel[6] |
| mprj_io_vtrip_sel[12] |mprj_io_vtrip_sel[12] |
| mprj_io_vtrip_sel[8] |mprj_io_vtrip_sel[8] |
| mprj_io_vtrip_sel[14] |mprj_io_vtrip_sel[14] |
| mprj_io_vtrip_sel[16] |mprj_io_vtrip_sel[16] |
| mprj_io_vtrip_sel[1] |mprj_io_vtrip_sel[1] |
| mprj_io_vtrip_sel[3] |mprj_io_vtrip_sel[3] |
| mprj_io_vtrip_sel[5] |mprj_io_vtrip_sel[5] |
| mprj_io_vtrip_sel[11] |mprj_io_vtrip_sel[11] |
| mprj_io_vtrip_sel[7] |mprj_io_vtrip_sel[7] |
| mprj_io_analog_en[27] |mprj_io_analog_en[27] |
| mprj_io_analog_en[37] |mprj_io_analog_en[37] |
| mprj_io_analog_en[18] |mprj_io_analog_en[18] |
| mprj_io_analog_en[28] |mprj_io_analog_en[28] |
| mprj_io_analog_en[20] |mprj_io_analog_en[20] |
| mprj_io_analog_en[30] |mprj_io_analog_en[30] |
| mprj_io_analog_en[22] |mprj_io_analog_en[22] |
| mprj_io_analog_en[32] |mprj_io_analog_en[32] |
| mprj_io_analog_en[24] |mprj_io_analog_en[24] |
| mprj_io_analog_en[34] |mprj_io_analog_en[34] |
| mprj_io_analog_en[26] |mprj_io_analog_en[26] |
| mprj_io_analog_en[36] |mprj_io_analog_en[36] |
| mprj_io_analog_en[19] |mprj_io_analog_en[19] |
| mprj_io_analog_en[29] |mprj_io_analog_en[29] |
| mprj_io_analog_en[21] |mprj_io_analog_en[21] |
| mprj_io_analog_en[31] |mprj_io_analog_en[31] |
| mprj_io_analog_en[23] |mprj_io_analog_en[23] |
| mprj_io_analog_en[33] |mprj_io_analog_en[33] |
| mprj_io_analog_en[25] |mprj_io_analog_en[25] |
| mprj_io_analog_en[35] |mprj_io_analog_en[35] |
| mprj_io_analog_pol[27] |mprj_io_analog_pol[27] |
| mprj_io_analog_pol[37] |mprj_io_analog_pol[37] |
| mprj_io_analog_pol[18] |mprj_io_analog_pol[18] |
| mprj_io_analog_pol[28] |mprj_io_analog_pol[28] |
| mprj_io_analog_pol[20] |mprj_io_analog_pol[20] |
| mprj_io_analog_pol[30] |mprj_io_analog_pol[30] |
| mprj_io_analog_pol[22] |mprj_io_analog_pol[22] |
| mprj_io_analog_pol[32] |mprj_io_analog_pol[32] |
| mprj_io_analog_pol[24] |mprj_io_analog_pol[24] |
| mprj_io_analog_pol[34] |mprj_io_analog_pol[34] |
| mprj_io_analog_pol[26] |mprj_io_analog_pol[26] |
| mprj_io_analog_pol[36] |mprj_io_analog_pol[36] |
| mprj_io_analog_pol[19] |mprj_io_analog_pol[19] |
| mprj_io_analog_pol[29] |mprj_io_analog_pol[29] |
| mprj_io_analog_pol[21] |mprj_io_analog_pol[21] |
| mprj_io_analog_pol[31] |mprj_io_analog_pol[31] |
| mprj_io_analog_pol[23] |mprj_io_analog_pol[23] |
| mprj_io_analog_pol[33] |mprj_io_analog_pol[33] |
| mprj_io_analog_pol[25] |mprj_io_analog_pol[25] |
| mprj_io_analog_pol[35] |mprj_io_analog_pol[35] |
| mprj_io_analog_sel[27] |mprj_io_analog_sel[27] |
| mprj_io_analog_sel[37] |mprj_io_analog_sel[37] |
| mprj_io_analog_sel[18] |mprj_io_analog_sel[18] |
| mprj_io_analog_sel[28] |mprj_io_analog_sel[28] |
| mprj_io_analog_sel[20] |mprj_io_analog_sel[20] |
| mprj_io_analog_sel[30] |mprj_io_analog_sel[30] |
| mprj_io_analog_sel[22] |mprj_io_analog_sel[22] |
| mprj_io_analog_sel[32] |mprj_io_analog_sel[32] |
| mprj_io_analog_sel[24] |mprj_io_analog_sel[24] |
| mprj_io_analog_sel[34] |mprj_io_analog_sel[34] |
| mprj_io_analog_sel[26] |mprj_io_analog_sel[26] |
| mprj_io_analog_sel[36] |mprj_io_analog_sel[36] |
| mprj_io_analog_sel[19] |mprj_io_analog_sel[19] |
| mprj_io_analog_sel[29] |mprj_io_analog_sel[29] |
| mprj_io_analog_sel[21] |mprj_io_analog_sel[21] |
| mprj_io_analog_sel[31] |mprj_io_analog_sel[31] |
| mprj_io_analog_sel[23] |mprj_io_analog_sel[23] |
| mprj_io_analog_sel[33] |mprj_io_analog_sel[33] |
| mprj_io_analog_sel[25] |mprj_io_analog_sel[25] |
| mprj_io_analog_sel[35] |mprj_io_analog_sel[35] |
| mprj_io_dm[83] |mprj_io_dm[83] |
| mprj_io_dm[113] |mprj_io_dm[113] |
| mprj_io_dm[56] |mprj_io_dm[56] |
| mprj_io_dm[86] |mprj_io_dm[86] |
| mprj_io_dm[62] |mprj_io_dm[62] |
| mprj_io_dm[92] |mprj_io_dm[92] |
| mprj_io_dm[68] |mprj_io_dm[68] |
| mprj_io_dm[98] |mprj_io_dm[98] |
| mprj_io_dm[74] |mprj_io_dm[74] |
| mprj_io_dm[104] |mprj_io_dm[104] |
| mprj_io_dm[80] |mprj_io_dm[80] |
| mprj_io_dm[110] |mprj_io_dm[110] |
| mprj_io_dm[59] |mprj_io_dm[59] |
| mprj_io_dm[89] |mprj_io_dm[89] |
| mprj_io_dm[65] |mprj_io_dm[65] |
| mprj_io_dm[95] |mprj_io_dm[95] |
| mprj_io_dm[71] |mprj_io_dm[71] |
| mprj_io_dm[101] |mprj_io_dm[101] |
| mprj_io_dm[77] |mprj_io_dm[77] |
| mprj_io_dm[107] |mprj_io_dm[107] |
| mprj_io_dm[82] |mprj_io_dm[82] |
| mprj_io_dm[112] |mprj_io_dm[112] |
| mprj_io_dm[55] |mprj_io_dm[55] |
| mprj_io_dm[85] |mprj_io_dm[85] |
| mprj_io_dm[61] |mprj_io_dm[61] |
| mprj_io_dm[91] |mprj_io_dm[91] |
| mprj_io_dm[67] |mprj_io_dm[67] |
| mprj_io_dm[97] |mprj_io_dm[97] |
| mprj_io_dm[73] |mprj_io_dm[73] |
| mprj_io_dm[103] |mprj_io_dm[103] |
| mprj_io_dm[79] |mprj_io_dm[79] |
| mprj_io_dm[109] |mprj_io_dm[109] |
| mprj_io_dm[58] |mprj_io_dm[58] |
| mprj_io_dm[88] |mprj_io_dm[88] |
| mprj_io_dm[64] |mprj_io_dm[64] |
| mprj_io_dm[94] |mprj_io_dm[94] |
| mprj_io_dm[70] |mprj_io_dm[70] |
| mprj_io_dm[100] |mprj_io_dm[100] |
| mprj_io_dm[76] |mprj_io_dm[76] |
| mprj_io_dm[106] |mprj_io_dm[106] |
| mprj_io_dm[81] |mprj_io_dm[81] |
| mprj_io_dm[111] |mprj_io_dm[111] |
| mprj_io_dm[54] |mprj_io_dm[54] |
| mprj_io_dm[84] |mprj_io_dm[84] |
| mprj_io_dm[60] |mprj_io_dm[60] |
| mprj_io_dm[90] |mprj_io_dm[90] |
| mprj_io_dm[66] |mprj_io_dm[66] |
| mprj_io_dm[96] |mprj_io_dm[96] |
| mprj_io_dm[72] |mprj_io_dm[72] |
| mprj_io_dm[102] |mprj_io_dm[102] |
| mprj_io_dm[78] |mprj_io_dm[78] |
| mprj_io_dm[108] |mprj_io_dm[108] |
| mprj_io_dm[57] |mprj_io_dm[57] |
| mprj_io_dm[87] |mprj_io_dm[87] |
| mprj_io_dm[63] |mprj_io_dm[63] |
| mprj_io_dm[93] |mprj_io_dm[93] |
| mprj_io_dm[69] |mprj_io_dm[69] |
| mprj_io_dm[99] |mprj_io_dm[99] |
| mprj_io_dm[75] |mprj_io_dm[75] |
| mprj_io_dm[105] |mprj_io_dm[105] |
| mprj_io_enh[27] |mprj_io_enh[27] |
| mprj_io_enh[37] |mprj_io_enh[37] |
| mprj_io_enh[18] |mprj_io_enh[18] |
| mprj_io_enh[28] |mprj_io_enh[28] |
| mprj_io_enh[20] |mprj_io_enh[20] |
| mprj_io_enh[30] |mprj_io_enh[30] |
| mprj_io_enh[22] |mprj_io_enh[22] |
| mprj_io_enh[32] |mprj_io_enh[32] |
| mprj_io_enh[24] |mprj_io_enh[24] |
| mprj_io_enh[34] |mprj_io_enh[34] |
| mprj_io_enh[26] |mprj_io_enh[26] |
| mprj_io_enh[36] |mprj_io_enh[36] |
| mprj_io_enh[19] |mprj_io_enh[19] |
| mprj_io_enh[29] |mprj_io_enh[29] |
| mprj_io_enh[21] |mprj_io_enh[21] |
| mprj_io_enh[31] |mprj_io_enh[31] |
| mprj_io_enh[23] |mprj_io_enh[23] |
| mprj_io_enh[33] |mprj_io_enh[33] |
| mprj_io_enh[25] |mprj_io_enh[25] |
| mprj_io_enh[35] |mprj_io_enh[35] |
| mprj_io_hldh_n[27] |mprj_io_hldh_n[27] |
| mprj_io_hldh_n[37] |mprj_io_hldh_n[37] |
| mprj_io_hldh_n[18] |mprj_io_hldh_n[18] |
| mprj_io_hldh_n[28] |mprj_io_hldh_n[28] |
| mprj_io_hldh_n[20] |mprj_io_hldh_n[20] |
| mprj_io_hldh_n[30] |mprj_io_hldh_n[30] |
| mprj_io_hldh_n[22] |mprj_io_hldh_n[22] |
| mprj_io_hldh_n[32] |mprj_io_hldh_n[32] |
| mprj_io_hldh_n[24] |mprj_io_hldh_n[24] |
| mprj_io_hldh_n[34] |mprj_io_hldh_n[34] |
| mprj_io_hldh_n[26] |mprj_io_hldh_n[26] |
| mprj_io_hldh_n[36] |mprj_io_hldh_n[36] |
| mprj_io_hldh_n[19] |mprj_io_hldh_n[19] |
| mprj_io_hldh_n[29] |mprj_io_hldh_n[29] |
| mprj_io_hldh_n[21] |mprj_io_hldh_n[21] |
| mprj_io_hldh_n[31] |mprj_io_hldh_n[31] |
| mprj_io_hldh_n[23] |mprj_io_hldh_n[23] |
| mprj_io_hldh_n[33] |mprj_io_hldh_n[33] |
| mprj_io_hldh_n[25] |mprj_io_hldh_n[25] |
| mprj_io_hldh_n[35] |mprj_io_hldh_n[35] |
| mprj_io_holdover[27] |mprj_io_holdover[27] |
| mprj_io_holdover[37] |mprj_io_holdover[37] |
| mprj_io_holdover[18] |mprj_io_holdover[18] |
| mprj_io_holdover[28] |mprj_io_holdover[28] |
| mprj_io_holdover[20] |mprj_io_holdover[20] |
| mprj_io_holdover[30] |mprj_io_holdover[30] |
| mprj_io_holdover[22] |mprj_io_holdover[22] |
| mprj_io_holdover[32] |mprj_io_holdover[32] |
| mprj_io_holdover[24] |mprj_io_holdover[24] |
| mprj_io_holdover[34] |mprj_io_holdover[34] |
| mprj_io_holdover[26] |mprj_io_holdover[26] |
| mprj_io_holdover[36] |mprj_io_holdover[36] |
| mprj_io_holdover[19] |mprj_io_holdover[19] |
| mprj_io_holdover[29] |mprj_io_holdover[29] |
| mprj_io_holdover[21] |mprj_io_holdover[21] |
| mprj_io_holdover[31] |mprj_io_holdover[31] |
| mprj_io_holdover[23] |mprj_io_holdover[23] |
| mprj_io_holdover[33] |mprj_io_holdover[33] |
| mprj_io_holdover[25] |mprj_io_holdover[25] |
| mprj_io_holdover[35] |mprj_io_holdover[35] |
| mprj_io_ib_mode_sel[27] |mprj_io_ib_mode_sel[27] |
| mprj_io_ib_mode_sel[37] |mprj_io_ib_mode_sel[37] |
| mprj_io_ib_mode_sel[18] |mprj_io_ib_mode_sel[18] |
| mprj_io_ib_mode_sel[28] |mprj_io_ib_mode_sel[28] |
| mprj_io_ib_mode_sel[20] |mprj_io_ib_mode_sel[20] |
| mprj_io_ib_mode_sel[30] |mprj_io_ib_mode_sel[30] |
| mprj_io_ib_mode_sel[22] |mprj_io_ib_mode_sel[22] |
| mprj_io_ib_mode_sel[32] |mprj_io_ib_mode_sel[32] |
| mprj_io_ib_mode_sel[24] |mprj_io_ib_mode_sel[24] |
| mprj_io_ib_mode_sel[34] |mprj_io_ib_mode_sel[34] |
| mprj_io_ib_mode_sel[26] |mprj_io_ib_mode_sel[26] |
| mprj_io_ib_mode_sel[36] |mprj_io_ib_mode_sel[36] |
| mprj_io_ib_mode_sel[19] |mprj_io_ib_mode_sel[19] |
| mprj_io_ib_mode_sel[29] |mprj_io_ib_mode_sel[29] |
| mprj_io_ib_mode_sel[21] |mprj_io_ib_mode_sel[21] |
| mprj_io_ib_mode_sel[31] |mprj_io_ib_mode_sel[31] |
| mprj_io_ib_mode_sel[23] |mprj_io_ib_mode_sel[23] |
| mprj_io_ib_mode_sel[33] |mprj_io_ib_mode_sel[33] |
| mprj_io_ib_mode_sel[25] |mprj_io_ib_mode_sel[25] |
| mprj_io_ib_mode_sel[35] |mprj_io_ib_mode_sel[35] |
| mprj_io_in[27] |mprj_io_in[27] |
| mprj_io_in[37] |mprj_io_in[37] |
| mprj_io_in[18] |mprj_io_in[18] |
| mprj_io_in[28] |mprj_io_in[28] |
| mprj_io_in[20] |mprj_io_in[20] |
| mprj_io_in[30] |mprj_io_in[30] |
| mprj_io_in[22] |mprj_io_in[22] |
| mprj_io_in[32] |mprj_io_in[32] |
| mprj_io_in[24] |mprj_io_in[24] |
| mprj_io_in[34] |mprj_io_in[34] |
| mprj_io_in[26] |mprj_io_in[26] |
| mprj_io_in[36] |mprj_io_in[36] |
| mprj_io_in[19] |mprj_io_in[19] |
| mprj_io_in[29] |mprj_io_in[29] |
| mprj_io_in[21] |mprj_io_in[21] |
| mprj_io_in[31] |mprj_io_in[31] |
| mprj_io_in[23] |mprj_io_in[23] |
| mprj_io_in[33] |mprj_io_in[33] |
| mprj_io_in[25] |mprj_io_in[25] |
| mprj_io_in[35] |mprj_io_in[35] |
| mprj_io_inp_dis[27] |mprj_io_inp_dis[27] |
| mprj_io_inp_dis[37] |mprj_io_inp_dis[37] |
| mprj_io_inp_dis[18] |mprj_io_inp_dis[18] |
| mprj_io_inp_dis[28] |mprj_io_inp_dis[28] |
| mprj_io_inp_dis[20] |mprj_io_inp_dis[20] |
| mprj_io_inp_dis[30] |mprj_io_inp_dis[30] |
| mprj_io_inp_dis[22] |mprj_io_inp_dis[22] |
| mprj_io_inp_dis[32] |mprj_io_inp_dis[32] |
| mprj_io_inp_dis[24] |mprj_io_inp_dis[24] |
| mprj_io_inp_dis[34] |mprj_io_inp_dis[34] |
| mprj_io_inp_dis[26] |mprj_io_inp_dis[26] |
| mprj_io_inp_dis[36] |mprj_io_inp_dis[36] |
| mprj_io_inp_dis[19] |mprj_io_inp_dis[19] |
| mprj_io_inp_dis[29] |mprj_io_inp_dis[29] |
| mprj_io_inp_dis[21] |mprj_io_inp_dis[21] |
| mprj_io_inp_dis[31] |mprj_io_inp_dis[31] |
| mprj_io_inp_dis[23] |mprj_io_inp_dis[23] |
| mprj_io_inp_dis[33] |mprj_io_inp_dis[33] |
| mprj_io_inp_dis[25] |mprj_io_inp_dis[25] |
| mprj_io_inp_dis[35] |mprj_io_inp_dis[35] |
| mprj_io_oeb[27] |mprj_io_oeb[27] |
| mprj_io_oeb[37] |mprj_io_oeb[37] |
| mprj_io_oeb[18] |mprj_io_oeb[18] |
| mprj_io_oeb[28] |mprj_io_oeb[28] |
| mprj_io_oeb[20] |mprj_io_oeb[20] |
| mprj_io_oeb[30] |mprj_io_oeb[30] |
| mprj_io_oeb[22] |mprj_io_oeb[22] |
| mprj_io_oeb[32] |mprj_io_oeb[32] |
| mprj_io_oeb[24] |mprj_io_oeb[24] |
| mprj_io_oeb[34] |mprj_io_oeb[34] |
| mprj_io_oeb[26] |mprj_io_oeb[26] |
| mprj_io_oeb[36] |mprj_io_oeb[36] |
| mprj_io_oeb[19] |mprj_io_oeb[19] |
| mprj_io_oeb[29] |mprj_io_oeb[29] |
| mprj_io_oeb[21] |mprj_io_oeb[21] |
| mprj_io_oeb[31] |mprj_io_oeb[31] |
| mprj_io_oeb[23] |mprj_io_oeb[23] |
| mprj_io_oeb[33] |mprj_io_oeb[33] |
| mprj_io_oeb[25] |mprj_io_oeb[25] |
| mprj_io_oeb[35] |mprj_io_oeb[35] |
| mprj_io_out[27] |mprj_io_out[27] |
| mprj_io_out[37] |mprj_io_out[37] |
| mprj_io_out[18] |mprj_io_out[18] |
| mprj_io_out[28] |mprj_io_out[28] |
| mprj_io_out[20] |mprj_io_out[20] |
| mprj_io_out[30] |mprj_io_out[30] |
| mprj_io_out[22] |mprj_io_out[22] |
| mprj_io_out[32] |mprj_io_out[32] |
| mprj_io_out[24] |mprj_io_out[24] |
| mprj_io_out[34] |mprj_io_out[34] |
| mprj_io_out[26] |mprj_io_out[26] |
| mprj_io_out[36] |mprj_io_out[36] |
| mprj_io_out[19] |mprj_io_out[19] |
| mprj_io_out[29] |mprj_io_out[29] |
| mprj_io_out[21] |mprj_io_out[21] |
| mprj_io_out[31] |mprj_io_out[31] |
| mprj_io_out[23] |mprj_io_out[23] |
| mprj_io_out[33] |mprj_io_out[33] |
| mprj_io_out[25] |mprj_io_out[25] |
| mprj_io_out[35] |mprj_io_out[35] |
| mprj_io[27] |mprj_io[27] |
| mprj_io[37] |mprj_io[37] |
| mprj_io[18] |mprj_io[18] |
| mprj_io[28] |mprj_io[28] |
| mprj_io[20] |mprj_io[20] |
| mprj_io[30] |mprj_io[30] |
| mprj_io[22] |mprj_io[22] |
| mprj_io[32] |mprj_io[32] |
| mprj_io[24] |mprj_io[24] |
| mprj_io[34] |mprj_io[34] |
| mprj_io[26] |mprj_io[26] |
| mprj_io[36] |mprj_io[36] |
| mprj_io[19] |mprj_io[19] |
| mprj_io[29] |mprj_io[29] |
| mprj_io[21] |mprj_io[21] |
| mprj_io[31] |mprj_io[31] |
| mprj_io[23] |mprj_io[23] |
| mprj_io[33] |mprj_io[33] |
| mprj_io[25] |mprj_io[25] |
| mprj_io[35] |mprj_io[35] |
| mprj_analog_io[20] |mprj_analog_io[20] |
| mprj_analog_io[30] |mprj_analog_io[30] |
| mprj_analog_io[11] |mprj_analog_io[11] |
| mprj_analog_io[21] |mprj_analog_io[21] |
| mprj_analog_io[13] |mprj_analog_io[13] |
| mprj_analog_io[23] |mprj_analog_io[23] |
| mprj_analog_io[15] |mprj_analog_io[15] |
| mprj_analog_io[25] |mprj_analog_io[25] |
| mprj_analog_io[17] |mprj_analog_io[17] |
| mprj_analog_io[27] |mprj_analog_io[27] |
| mprj_analog_io[19] |mprj_analog_io[19] |
| mprj_analog_io[29] |mprj_analog_io[29] |
| mprj_analog_io[12] |mprj_analog_io[12] |
| mprj_analog_io[22] |mprj_analog_io[22] |
| mprj_analog_io[14] |mprj_analog_io[14] |
| mprj_analog_io[24] |mprj_analog_io[24] |
| mprj_analog_io[16] |mprj_analog_io[16] |
| mprj_analog_io[26] |mprj_analog_io[26] |
| mprj_analog_io[18] |mprj_analog_io[18] |
| mprj_analog_io[28] |mprj_analog_io[28] |
| mprj_io_slow_sel[27] |mprj_io_slow_sel[27] |
| mprj_io_slow_sel[37] |mprj_io_slow_sel[37] |
| mprj_io_slow_sel[18] |mprj_io_slow_sel[18] |
| mprj_io_slow_sel[28] |mprj_io_slow_sel[28] |
| mprj_io_slow_sel[20] |mprj_io_slow_sel[20] |
| mprj_io_slow_sel[30] |mprj_io_slow_sel[30] |
| mprj_io_slow_sel[22] |mprj_io_slow_sel[22] |
| mprj_io_slow_sel[32] |mprj_io_slow_sel[32] |
| mprj_io_slow_sel[24] |mprj_io_slow_sel[24] |
| mprj_io_slow_sel[34] |mprj_io_slow_sel[34] |
| mprj_io_slow_sel[26] |mprj_io_slow_sel[26] |
| mprj_io_slow_sel[36] |mprj_io_slow_sel[36] |
| mprj_io_slow_sel[19] |mprj_io_slow_sel[19] |
| mprj_io_slow_sel[29] |mprj_io_slow_sel[29] |
| mprj_io_slow_sel[21] |mprj_io_slow_sel[21] |
| mprj_io_slow_sel[31] |mprj_io_slow_sel[31] |
| mprj_io_slow_sel[23] |mprj_io_slow_sel[23] |
| mprj_io_slow_sel[33] |mprj_io_slow_sel[33] |
| mprj_io_slow_sel[25] |mprj_io_slow_sel[25] |
| mprj_io_slow_sel[35] |mprj_io_slow_sel[35] |
| mprj_io_vtrip_sel[27] |mprj_io_vtrip_sel[27] |
| mprj_io_vtrip_sel[37] |mprj_io_vtrip_sel[37] |
| mprj_io_vtrip_sel[18] |mprj_io_vtrip_sel[18] |
| mprj_io_vtrip_sel[28] |mprj_io_vtrip_sel[28] |
| mprj_io_vtrip_sel[20] |mprj_io_vtrip_sel[20] |
| mprj_io_vtrip_sel[30] |mprj_io_vtrip_sel[30] |
| mprj_io_vtrip_sel[22] |mprj_io_vtrip_sel[22] |
| mprj_io_vtrip_sel[32] |mprj_io_vtrip_sel[32] |
| mprj_io_vtrip_sel[24] |mprj_io_vtrip_sel[24] |
| mprj_io_vtrip_sel[34] |mprj_io_vtrip_sel[34] |
| mprj_io_vtrip_sel[26] |mprj_io_vtrip_sel[26] |
| mprj_io_vtrip_sel[36] |mprj_io_vtrip_sel[36] |
| mprj_io_vtrip_sel[19] |mprj_io_vtrip_sel[19] |
| mprj_io_vtrip_sel[29] |mprj_io_vtrip_sel[29] |
| mprj_io_vtrip_sel[21] |mprj_io_vtrip_sel[21] |
| mprj_io_vtrip_sel[31] |mprj_io_vtrip_sel[31] |
| mprj_io_vtrip_sel[23] |mprj_io_vtrip_sel[23] |
| mprj_io_vtrip_sel[33] |mprj_io_vtrip_sel[33] |
| mprj_io_vtrip_sel[25] |mprj_io_vtrip_sel[25] |
| mprj_io_vtrip_sel[35] |mprj_io_vtrip_sel[35] |
| resetb |resetb |
| resetb_core_h |resetb_core_h |
| vssa |vssa |
| flash_io0_oeb_core |flash_io0_oeb_core |
| flash_io1_oeb_core |flash_io1_oeb_core |
| gpio_mode1_core |gpio_mode1_core |
| porb_h |porb_h |
| vssd |vssd |
| vssio |vssio |
| vccd2 |vccd2 |
| vccd |vccd |
| vddio |vddio |
| vdda2 |vdda2 |
| vssa2 |vssa2 |
| vssd2 |vssd2 |
| vccd1 |vccd1 |
| vdda1 |vdda1 |
| vssa1 |vssa1 |
| --------------------------------------------------------------------------------------- |
| Cell pin lists are equivalent. |
| Device classes chip_io and chip_io are equivalent. |
| Circuits match uniquely. |