blob: f453ae48c600efcc00ffe72f1cd93b9e7bf66f4b [file] [log] [blame]
module scs8hd_a2111o_1 ( X , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a2111o_2 ( X , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a2111o_4 ( X , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a2111oi_0 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a2111oi_1 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a2111oi_2 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a2111oi_4 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a211o_1 ( X , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a211o_2 ( X , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a211o_4 ( X , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a211oi_1 ( Y , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a211oi_2 ( Y , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a211oi_4 ( Y , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21bo_1 ( X , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a21bo_2 ( X , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a21bo_4 ( X , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a21boi_0 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21boi_1 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21boi_2 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21boi_4 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21o_1 ( X , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a21o_2 ( X , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a21o_4 ( X , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a21oi_1 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21oi_2 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a21oi_4 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a221o_1 ( X , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a221o_2 ( X , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a221o_4 ( X , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a221oi_1 ( Y , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a221oi_2 ( Y , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a221oi_4 ( Y , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a222oi_1 ( Y , A1 , A2 , B1 , B2 , C1 , C2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input C2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a22o_1 ( X , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a22o_2 ( X , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a22o_4 ( X , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a22oi_1 ( Y , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a22oi_2 ( Y , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a22oi_4 ( Y , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a2bb2o_1 ( X , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a2bb2o_2 ( X , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a2bb2o_4 ( X , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a2bb2oi_1 ( Y , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a2bb2oi_2 ( Y , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a2bb2oi_4 ( Y , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a311o_1 ( X , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a311o_2 ( X , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a311o_4 ( X , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a311oi_1 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a311oi_2 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a311oi_4 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a31o_1 ( X , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a31o_2 ( X , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a31o_4 ( X , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a31oi_1 ( Y , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a31oi_2 ( Y , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a31oi_4 ( Y , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a32o_1 ( X , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a32o_2 ( X , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a32o_4 ( X , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a32oi_1 ( Y , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a32oi_2 ( Y , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a32oi_4 ( Y , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a41o_1 ( X , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a41o_2 ( X , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a41o_4 ( X , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_a41oi_1 ( Y , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a41oi_2 ( Y , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_a41oi_4 ( Y , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_and2_0 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and2_1 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and2_2 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and2_4 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and2b_1 ( X , AN , B , vpwr , vgnd);
input AN ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and2b_2 ( X , AN , B , vpwr , vgnd);
input AN ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and2b_4 ( X , AN , B , vpwr , vgnd);
input AN ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and3_1 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and3_2 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and3_4 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and3b_1 ( X , AN , B , C , vpwr , vgnd);
input AN ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and3b_2 ( X , AN , B , C , vpwr , vgnd);
input AN ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and3b_4 ( X , AN , B , C , vpwr , vgnd);
input AN ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4_1 ( X , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4_2 ( X , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4_4 ( X , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4b_1 ( X , AN , B , C , D , vpwr , vgnd);
input AN ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4b_2 ( X , AN , B , C , D , vpwr , vgnd);
input AN ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4b_4 ( X , AN , B , C , D , vpwr , vgnd);
input AN ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4bb_1 ( X , AN , BN , C , D , vpwr , vgnd);
input AN ;
input BN ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4bb_2 ( X , AN , BN , C , D , vpwr , vgnd);
input AN ;
input BN ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_and4bb_4 ( X , AN , BN , C , D , vpwr , vgnd);
input AN ;
input BN ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_buf_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_buf_16 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_buf_2 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_buf_4 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_buf_8 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_bufbuf_16 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_bufbuf_8 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_bufinv_16 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_bufinv_8 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkbuf_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkbuf_16 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkbuf_2 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkbuf_4 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkbuf_8 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s15_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s15_2 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s18_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s18_2 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s25_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s25_2 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s50_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkdlybuf4s50_2 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_clkinv_1 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkinv_16 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkinv_2 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkinv_4 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkinv_8 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkinvlp_2 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_clkinvlp_4 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_conb_1 ( HI , LO , vpwr , vgnd);
input vpwr ;
input vgnd ;
output HI ;
output LO ;
endmodule
module scs8hd_decap_12 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_decap_3 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_decap_4 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_decap_6 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_decap_8 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_dfbbn_1 ( Q , QN , D , CLKN , SETB , RESETB , vpwr , vgnd);
input D ;
input CLKN ;
input SETB ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfbbn_2 ( Q , QN , D , CLKN , SETB , RESETB , vpwr , vgnd);
input D ;
input CLKN ;
input SETB ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfbbp_1 ( Q , QN , D , CLK , SETB , RESETB , vpwr , vgnd);
input D ;
input CLK ;
input SETB ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfrbp_1 ( Q , QN , CLK , D , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfrbp_2 ( Q , QN , CLK , D , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfrtn_1 ( Q , CLKN , D , RESETB , vpwr , vgnd);
input CLKN ;
input D ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfrtp_1 ( Q , CLK , D , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfrtp_2 ( Q , CLK , D , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfrtp_4 ( Q , CLK , D , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfsbp_1 ( Q , QN , CLK , D , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfsbp_2 ( Q , QN , CLK , D , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfstp_1 ( Q , CLK , D , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfstp_2 ( Q , CLK , D , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfstp_4 ( Q , CLK , D , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfxbp_1 ( Q , QN , CLK , D , vpwr , vgnd);
input CLK ;
input D ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfxbp_2 ( Q , QN , CLK , D , vpwr , vgnd);
input CLK ;
input D ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dfxtp_1 ( Q , CLK , D , vpwr , vgnd);
input CLK ;
input D ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfxtp_2 ( Q , CLK , D , vpwr , vgnd);
input CLK ;
input D ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dfxtp_4 ( Q , CLK , D , vpwr , vgnd);
input CLK ;
input D ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_diode_2 ( DIODE , vpwr , vgnd);
input DIODE ;
input vpwr ;
input vgnd ;
endmodule
module scs8hd_dlclkp_1 ( GCLK , GATE , CLK , vpwr , vgnd);
input GATE ;
input CLK ;
input vpwr ;
input vgnd ;
output GCLK ;
endmodule
module scs8hd_dlclkp_2 ( GCLK , GATE , CLK , vpwr , vgnd);
input GATE ;
input CLK ;
input vpwr ;
input vgnd ;
output GCLK ;
endmodule
module scs8hd_dlclkp_4 ( GCLK , GATE , CLK , vpwr , vgnd);
input GATE ;
input CLK ;
input vpwr ;
input vgnd ;
output GCLK ;
endmodule
module scs8hd_dlrbn_1 ( Q , QN , RESETB , D , GATEN , vpwr , vgnd);
input RESETB ;
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlrbn_2 ( Q , QN , RESETB , D , GATEN , vpwr , vgnd);
input RESETB ;
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlrbp_1 ( Q , QN , RESETB , D , GATE , vpwr , vgnd);
input RESETB ;
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlrbp_2 ( Q , QN , RESETB , D , GATE , vpwr , vgnd);
input RESETB ;
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlrtn_1 ( Q , RESETB , D , GATEN , vpwr , vgnd);
input RESETB ;
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlrtn_2 ( Q , RESETB , D , GATEN , vpwr , vgnd);
input RESETB ;
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlrtn_4 ( Q , RESETB , D , GATEN , vpwr , vgnd);
input RESETB ;
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlrtp_1 ( Q , RESETB , D , GATE , vpwr , vgnd);
input RESETB ;
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlrtp_2 ( Q , RESETB , D , GATE , vpwr , vgnd);
input RESETB ;
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlrtp_4 ( Q , RESETB , D , GATE , vpwr , vgnd);
input RESETB ;
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlxbn_1 ( Q , QN , D , GATEN , vpwr , vgnd);
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlxbn_2 ( Q , QN , D , GATEN , vpwr , vgnd);
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlxbp_1 ( Q , QN , D , GATE , vpwr , vgnd);
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_dlxtn_1 ( Q , D , GATEN , vpwr , vgnd);
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlxtn_2 ( Q , D , GATEN , vpwr , vgnd);
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlxtn_4 ( Q , D , GATEN , vpwr , vgnd);
input D ;
input GATEN ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlxtp_1 ( Q , D , GATE , vpwr , vgnd);
input D ;
input GATE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_dlygate4sd1_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_dlygate4sd2_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_dlygate4sd3_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_dlymetal6s2s_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_dlymetal6s4s_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_dlymetal6s6s_1 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_ebufn_1 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_ebufn_2 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_ebufn_4 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_ebufn_8 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_edfxbp_1 ( Q , QN , CLK , D , DE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_edfxtp_1 ( Q , CLK , D , DE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_einvn_0 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvn_1 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvn_2 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvn_4 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvn_8 ( Z , A , TEB , vpwr , vgnd);
input A ;
input TEB ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvp_1 ( Z , A , TE , vpwr , vgnd);
input A ;
input TE ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvp_2 ( Z , A , TE , vpwr , vgnd);
input A ;
input TE ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvp_4 ( Z , A , TE , vpwr , vgnd);
input A ;
input TE ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_einvp_8 ( Z , A , TE , vpwr , vgnd);
input A ;
input TE ;
input vpwr ;
input vgnd ;
output Z ;
endmodule
module scs8hd_fa_1 ( COUT , SUM , A , B , CIN , vpwr , vgnd);
input A ;
input B ;
input CIN ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_fa_2 ( COUT , SUM , A , B , CIN , vpwr , vgnd);
input A ;
input B ;
input CIN ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_fa_4 ( COUT , SUM , A , B , CIN , vpwr , vgnd);
input A ;
input B ;
input CIN ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_fah_1 ( COUT , SUM , A , B , CI , vpwr , vgnd);
input A ;
input B ;
input CI ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_fahcin_1 ( COUT , SUM , A , B , CIN , vpwr , vgnd);
input A ;
input B ;
input CIN ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_fahcon_1 ( COUTN , SUM , A , B , CI , vpwr , vgnd);
input A ;
input B ;
input CI ;
input vpwr ;
input vgnd ;
output COUTN ;
output SUM ;
endmodule
module scs8hd_ha_1 ( COUT , SUM , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_ha_2 ( COUT , SUM , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_ha_4 ( COUT , SUM , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output COUT ;
output SUM ;
endmodule
module scs8hd_inv_1 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_inv_16 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_inv_2 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_inv_4 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_inv_8 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_lpflow_bleeder_1 ( short , vpwr , vgnd);
input short ;
input vgnd ;
inout vpwr ;
endmodule
module scs8hd_lpflow_clkbufkapwr_1 ( X , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_clkbufkapwr_16 ( X , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_clkbufkapwr_2 ( X , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_clkbufkapwr_4 ( X , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_clkbufkapwr_8 ( X , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_clkinvkapwr_1 ( Y , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_lpflow_clkinvkapwr_16 ( Y , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_lpflow_clkinvkapwr_2 ( Y , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_lpflow_clkinvkapwr_4 ( Y , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_lpflow_clkinvkapwr_8 ( Y , A , kapwr , vpwr , vgnd);
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_lpflow_decapkapwr_12 ( vpwr , kapwr , vgnd);
input vpwr ;
input kapwr ;
input vgnd ;
endmodule
module scs8hd_lpflow_decapkapwr_3 ( vpwr , kapwr , vgnd);
input vpwr ;
input kapwr ;
input vgnd ;
endmodule
module scs8hd_lpflow_decapkapwr_4 ( vpwr , kapwr , vgnd);
input vpwr ;
input kapwr ;
input vgnd ;
endmodule
module scs8hd_lpflow_decapkapwr_6 ( vpwr , kapwr , vgnd);
input vpwr ;
input kapwr ;
input vgnd ;
endmodule
module scs8hd_lpflow_decapkapwr_8 ( vpwr , kapwr , vgnd);
input vpwr ;
input kapwr ;
input vgnd ;
endmodule
module scs8hd_lpflow_inputiso0n_1 ( X , A , sleepb , vpwr , vgnd);
input A ;
input sleepb ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_inputiso0p_1 ( X , A , sleep , vpwr , vgnd);
input A ;
input sleep ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_inputiso1n_1 ( X , A , sleepb , vpwr , vgnd);
input A ;
input sleepb ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_inputiso1p_1 ( X , A , sleep , vpwr , vgnd);
input A ;
input sleep ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_inputisolatch_1 ( Q , D , SLEEPB , vpwr , vgnd);
input D ;
input SLEEPB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_lpflow_isobufsrc_1 ( X , SLEEP , A , vpwr , vgnd);
input SLEEP ;
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_isobufsrc_16 ( X , SLEEP , A , vpwr , vgnd);
input SLEEP ;
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_isobufsrc_2 ( X , SLEEP , A , vpwr , vgnd);
input SLEEP ;
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_isobufsrc_4 ( X , SLEEP , A , vpwr , vgnd);
input SLEEP ;
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_isobufsrc_8 ( X , SLEEP , A , vpwr , vgnd);
input SLEEP ;
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_isobufsrckapwr_16 ( X , SLEEP , A , kapwr , vpwr , vgnd);
input SLEEP ;
input A ;
input kapwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_isowell_4 ( X , A , lowlvpwr , vpwr , vgnd);
input A ;
input lowlvpwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_isowell_tap_1 ( X , A , lowlvpwr , vpwr , vgnd);
input A ;
input lowlvpwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_isowell_tap_2 ( X , A , lowlvpwr , vpwr , vgnd);
input A ;
input lowlvpwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_isowell_tap_4 ( X , A , lowlvpwr , vpwr , vgnd);
input A ;
input lowlvpwr ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_macro_sparecell ( LO , vgnd , vpwr);
input vgnd ;
input vpwr ;
output LO ;
endmodule
module scs8hd_maj3_1 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_maj3_2 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_maj3_4 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux2_1 ( X , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux2_2 ( X , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux2_4 ( X , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux2_8 ( X , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux2i_1 ( Y , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_mux2i_2 ( Y , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_mux2i_4 ( Y , A0 , A1 , S , vpwr , vgnd);
input A0 ;
input A1 ;
input S ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_mux4_1 ( X , A0 , A1 , A2 , A3 , S0 , S1 , vpwr , vgnd);
input A0 ;
input A1 ;
input A2 ;
input A3 ;
input S0 ;
input S1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux4_2 ( X , A0 , A1 , A2 , A3 , S0 , S1 , vpwr , vgnd);
input A0 ;
input A1 ;
input A2 ;
input A3 ;
input S0 ;
input S1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_mux4_4 ( X , A0 , A1 , A2 , A3 , S0 , S1 , vpwr , vgnd);
input A0 ;
input A1 ;
input A2 ;
input A3 ;
input S0 ;
input S1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_nand2_1 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand2_2 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand2_4 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand2_8 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand2b_1 ( Y , AN , B , vpwr , vgnd);
input AN ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand2b_2 ( Y , AN , B , vpwr , vgnd);
input AN ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand2b_4 ( Y , AN , B , vpwr , vgnd);
input AN ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand3_1 ( Y , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand3_2 ( Y , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand3_4 ( Y , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand3b_1 ( Y , AN , B , C , vpwr , vgnd);
input AN ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand3b_2 ( Y , AN , B , C , vpwr , vgnd);
input AN ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand3b_4 ( Y , AN , B , C , vpwr , vgnd);
input AN ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4_1 ( Y , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4_2 ( Y , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4_4 ( Y , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4b_1 ( Y , AN , B , C , D , vpwr , vgnd);
input AN ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4b_2 ( Y , AN , B , C , D , vpwr , vgnd);
input AN ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4b_4 ( Y , AN , B , C , D , vpwr , vgnd);
input AN ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4bb_1 ( Y , AN , BN , C , D , vpwr , vgnd);
input AN ;
input BN ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4bb_2 ( Y , AN , BN , C , D , vpwr , vgnd);
input AN ;
input BN ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nand4bb_4 ( Y , AN , BN , C , D , vpwr , vgnd);
input AN ;
input BN ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2_1 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2_2 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2_4 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2_8 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2b_1 ( Y , A , BN , vpwr , vgnd);
input A ;
input BN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2b_2 ( Y , A , BN , vpwr , vgnd);
input A ;
input BN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor2b_4 ( Y , A , BN , vpwr , vgnd);
input A ;
input BN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor3_1 ( Y , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor3_2 ( Y , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor3_4 ( Y , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor3b_1 ( Y , A , B , CN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor3b_2 ( Y , A , B , CN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor3b_4 ( Y , A , B , CN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4_1 ( Y , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4_2 ( Y , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4_4 ( Y , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4b_1 ( Y , A , B , C , DN , vpwr , vgnd);
input A ;
input B ;
input C ;
input DN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4b_2 ( Y , A , B , C , DN , vpwr , vgnd);
input A ;
input B ;
input C ;
input DN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4b_4 ( Y , A , B , C , DN , vpwr , vgnd);
input A ;
input B ;
input C ;
input DN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4bb_1 ( Y , A , B , CN , DN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input DN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4bb_2 ( Y , A , B , CN , DN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input DN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_nor4bb_4 ( Y , A , B , CN , DN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input DN ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o2111a_1 ( X , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o2111a_2 ( X , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o2111a_4 ( X , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o2111ai_1 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o2111ai_2 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o2111ai_4 ( Y , A1 , A2 , B1 , C1 , D1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input D1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o211a_1 ( X , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o211a_2 ( X , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o211a_4 ( X , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o211ai_1 ( Y , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o211ai_2 ( Y , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o211ai_4 ( Y , A1 , A2 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21a_1 ( X , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o21a_2 ( X , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o21a_4 ( X , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o21ai_0 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21ai_1 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21ai_2 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21ai_4 ( Y , A1 , A2 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21ba_1 ( X , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o21ba_2 ( X , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o21ba_4 ( X , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o21bai_1 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21bai_2 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o21bai_4 ( Y , A1 , A2 , B1N , vpwr , vgnd);
input A1 ;
input A2 ;
input B1N ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o221a_1 ( X , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o221a_2 ( X , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o221a_4 ( X , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o221ai_1 ( Y , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o221ai_2 ( Y , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o221ai_4 ( Y , A1 , A2 , B1 , B2 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o22a_1 ( X , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o22a_2 ( X , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o22a_4 ( X , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o22ai_1 ( Y , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o22ai_2 ( Y , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o22ai_4 ( Y , A1 , A2 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o2bb2a_1 ( X , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o2bb2a_2 ( X , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o2bb2a_4 ( X , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o2bb2ai_1 ( Y , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o2bb2ai_2 ( Y , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o2bb2ai_4 ( Y , A1N , A2N , B1 , B2 , vpwr , vgnd);
input A1N ;
input A2N ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o311a_1 ( X , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o311a_2 ( X , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o311a_4 ( X , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o311ai_0 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o311ai_1 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o311ai_2 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o311ai_4 ( Y , A1 , A2 , A3 , B1 , C1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input C1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o31a_1 ( X , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o31a_2 ( X , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o31a_4 ( X , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o31ai_1 ( Y , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o31ai_2 ( Y , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o31ai_4 ( Y , A1 , A2 , A3 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o32a_1 ( X , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o32a_2 ( X , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o32a_4 ( X , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o32ai_1 ( Y , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o32ai_2 ( Y , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o32ai_4 ( Y , A1 , A2 , A3 , B1 , B2 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input B1 ;
input B2 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o41a_1 ( X , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o41a_2 ( X , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o41a_4 ( X , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_o41ai_1 ( Y , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o41ai_2 ( Y , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_o41ai_4 ( Y , A1 , A2 , A3 , A4 , B1 , vpwr , vgnd);
input A1 ;
input A2 ;
input A3 ;
input A4 ;
input B1 ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_or2_0 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or2_1 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or2_2 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or2_4 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or2b_1 ( X , A , BN , vpwr , vgnd);
input A ;
input BN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or2b_2 ( X , A , BN , vpwr , vgnd);
input A ;
input BN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or2b_4 ( X , A , BN , vpwr , vgnd);
input A ;
input BN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or3_1 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or3_2 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or3_4 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or3b_1 ( X , A , B , CN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or3b_2 ( X , A , B , CN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or3b_4 ( X , A , B , CN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4_1 ( X , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4_2 ( X , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4_4 ( X , A , B , C , D , vpwr , vgnd);
input A ;
input B ;
input C ;
input D ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4b_1 ( X , A , B , C , DN , vpwr , vgnd);
input A ;
input B ;
input C ;
input DN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4b_2 ( X , A , B , C , DN , vpwr , vgnd);
input A ;
input B ;
input C ;
input DN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4b_4 ( X , A , B , C , DN , vpwr , vgnd);
input A ;
input B ;
input C ;
input DN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4bb_1 ( X , A , B , CN , DN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input DN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4bb_2 ( X , A , B , CN , DN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input DN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_or4bb_4 ( X , A , B , CN , DN , vpwr , vgnd);
input A ;
input B ;
input CN ;
input DN ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_probe_s8p_8 ( X , A , vgnd , vpwr);
input A ;
input vgnd ;
input vpwr ;
output X ;
endmodule
module scs8hd_probec_s8p_8 ( X , A , vgnd , vpwr);
input A ;
input vgnd ;
input vpwr ;
output X ;
endmodule
module scs8hd_sdfbbn_1 ( Q , QN , D , SCD , SCE , CLKN , SETB , RESETB , vpwr , vgnd);
input D ;
input SCD ;
input SCE ;
input CLKN ;
input SETB ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfbbn_2 ( Q , QN , D , SCD , SCE , CLKN , SETB , RESETB , vpwr , vgnd);
input D ;
input SCD ;
input SCE ;
input CLKN ;
input SETB ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfbbp_1 ( Q , QN , D , SCD , SCE , CLK , SETB , RESETB , vpwr , vgnd);
input D ;
input SCD ;
input SCE ;
input CLK ;
input SETB ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfrbp_1 ( Q , QN , CLK , D , SCD , SCE , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfrbp_2 ( Q , QN , CLK , D , SCD , SCE , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfrtn_1 ( Q , CLKN , D , SCD , SCE , RESETB , vpwr , vgnd);
input CLKN ;
input D ;
input SCD ;
input SCE ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfrtp_1 ( Q , CLK , D , SCD , SCE , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfrtp_2 ( Q , CLK , D , SCD , SCE , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfrtp_4 ( Q , CLK , D , SCD , SCE , RESETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input RESETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfsbp_1 ( Q , QN , CLK , D , SCD , SCE , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfsbp_2 ( Q , QN , CLK , D , SCD , SCE , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfstp_1 ( Q , CLK , D , SCD , SCE , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfstp_2 ( Q , CLK , D , SCD , SCE , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfstp_4 ( Q , CLK , D , SCD , SCE , SETB , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input SETB ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfxbp_1 ( Q , QN , CLK , D , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfxbp_2 ( Q , QN , CLK , D , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sdfxtp_1 ( Q , CLK , D , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfxtp_2 ( Q , CLK , D , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdfxtp_4 ( Q , CLK , D , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sdlclkp_1 ( GCLK , SCE , GATE , CLK , vpwr , vgnd);
input SCE ;
input GATE ;
input CLK ;
input vpwr ;
input vgnd ;
output GCLK ;
endmodule
module scs8hd_sdlclkp_2 ( GCLK , SCE , GATE , CLK , vpwr , vgnd);
input SCE ;
input GATE ;
input CLK ;
input vpwr ;
input vgnd ;
output GCLK ;
endmodule
module scs8hd_sdlclkp_4 ( GCLK , SCE , GATE , CLK , vpwr , vgnd);
input SCE ;
input GATE ;
input CLK ;
input vpwr ;
input vgnd ;
output GCLK ;
endmodule
module scs8hd_sedfxbp_1 ( Q , QN , CLK , D , DE , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sedfxbp_2 ( Q , QN , CLK , D , DE , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
output QN ;
endmodule
module scs8hd_sedfxtp_1 ( Q , CLK , D , DE , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sedfxtp_2 ( Q , CLK , D , DE , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_sedfxtp_4 ( Q , CLK , D , DE , SCD , SCE , vpwr , vgnd);
input CLK ;
input D ;
input DE ;
input SCD ;
input SCE ;
input vpwr ;
input vgnd ;
output Q ;
endmodule
module scs8hd_tap_1 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_tap_2 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_tapvgnd2_1 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_tapvgnd_1 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_tapvpwrvgnd_1 ( vpwr , vgnd);
input vpwr ;
input vgnd ;
endmodule
module scs8hd_xnor2_1 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_xnor2_2 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_xnor2_4 ( Y , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_xnor3_1 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xor2_1 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xor2_2 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xor2_4 ( X , A , B , vpwr , vgnd);
input A ;
input B ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xor3_1 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xor3_2 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xor3_4 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_inv_6 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_xnor3_2 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_xnor3_4 ( X , A , B , C , vpwr , vgnd);
input A ;
input B ;
input C ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_buf_12 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_inv_12 ( Y , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output Y ;
endmodule
module scs8hd_buf_6 ( X , A , vpwr , vgnd);
input A ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_hl_isowell_tap_1 ( X , A , vpwrin , vpwr , vgnd);
input A ;
input vpwrin ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_hl_isowell_tap_2 ( X , A , vpwrin , vpwr , vgnd);
input A ;
input vpwrin ;
input vpwr ;
input vgnd ;
output X ;
endmodule
module scs8hd_lpflow_lsbuf_lh_hl_isowell_tap_4 ( X , A , vpwrin , vpwr , vgnd);
input A ;
input vpwrin ;
input vpwr ;
input vgnd ;
output X ;
endmodule